chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RF電路布局要想降低寄生信號(hào)記住以下這八條規(guī)則

電子工程師 ? 來(lái)源:FPGA設(shè)計(jì)論壇 ? 作者:FPGA設(shè)計(jì)論壇 ? 2021-01-08 17:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

RF電路布局要想降低寄生信號(hào),需要RF工程師發(fā)揮創(chuàng)造性。記住以下這八條規(guī)則,不但有助于加速產(chǎn)品上市進(jìn)程,而且還可提高工作日程的可預(yù)見(jiàn)性。

1

接地通孔應(yīng)位于接地參考層開(kāi)關(guān)處

流經(jīng)所布線路的所有電流都有相等的回流。耦合策略固然很多,不過(guò)回流通常流經(jīng)相鄰的接地層或與信號(hào)線路并行布置的接地。在參考層繼續(xù)時(shí),所有耦合都僅限于傳輸線路,一切都非常正常。不過(guò),如果信號(hào)線路從頂層切換至內(nèi)部或底層時(shí),回流也必須獲得路徑。

圖1就是一個(gè)實(shí)例。頂層信號(hào)線路電流下面緊挨著就是回流。當(dāng)它轉(zhuǎn)移到底層時(shí),回流就通過(guò)附近的通孔。不過(guò),如果附近沒(méi)有用于回流的通孔時(shí),回流就要通過(guò)最近可用的接地通孔。

更遠(yuǎn)的距離會(huì)產(chǎn)生電流環(huán)路,形成電感器。如果這種不必要的電流路徑偏移,碰巧又同另一條線路交叉,那么干擾就會(huì)更嚴(yán)重。這種電流環(huán)路其實(shí)相當(dāng)于形成了一個(gè)天線!

圖1:信號(hào)電流從器件引腳經(jīng)過(guò)通孔流到較低層?;亓髟诒黄攘飨蜃罱赘淖冎敛煌瑓⒖紝又拔挥谛盘?hào)之下。

接地參考是最佳策略,但高速線路有時(shí)候可布置在內(nèi)部層上。接地參考層上下都放置非常困難,半導(dǎo)體廠商可能會(huì)受到引腳限制,把電源線安放在高速線路旁邊。參考電流要使需要在非DC耦合的各層或各網(wǎng)之間切換,應(yīng)緊挨著開(kāi)關(guān)點(diǎn)安放去耦電容。

2

將器件焊盤(pán)與頂層接地連接起來(lái)

許多器件在器件封裝底部都采用散熱接地焊盤(pán)。在RF器件上,這些通常都是電氣接地,而相鄰焊盤(pán)點(diǎn)有接地通孔陣列??蓪⑵骷副P(pán)直接連接至接地引腳,并通過(guò)頂層接地連接至任何灌銅。如有多個(gè)路徑,回流會(huì)按路徑阻抗比例拆分。通過(guò)焊盤(pán)進(jìn)行接地連接相對(duì)于引腳接地而言,路徑更短、阻抗更低。

電路板與器件焊盤(pán)之間良好的電氣連接至關(guān)重要。裝配時(shí),電路板通孔陣列中的未填充通孔也可能會(huì)抽走器件的焊膏,留下空隙。填滿通孔是保證焊接到位的好辦法。

在評(píng)測(cè)中,還要打開(kāi)焊接掩模層確認(rèn)沒(méi)有焊接掩模在器件下方的電路板接地上,因?yàn)楹附友谀?赡軙?huì)抬高器件或使其搖擺。

3

無(wú)參考層間隙

器件周邊到處都是通孔。電源網(wǎng)分解成本地去耦,然后降至電源層,通常提供多個(gè)通孔以最大限度減少電感,提高載流容量,同時(shí)控制總線可降至內(nèi)層。所有這些分解最終都會(huì)在器件附近完全被鉗住。

每個(gè)這些通孔都會(huì)在內(nèi)接地層上產(chǎn)生大于通孔直徑自身的禁入?yún)^(qū),提供制造空隙。這些禁入?yún)^(qū)很容易在回流路徑上造成中斷。一些通孔彼此靠近則會(huì)形成接地層溝,頂層CAD視圖看不見(jiàn),這將導(dǎo)致情況進(jìn)一步復(fù)雜化。

圖2兩個(gè)電源層通孔的接地層空隙可產(chǎn)生重疊的禁入?yún)^(qū),并在返回路徑上造成中斷?;亓髦荒苻D(zhuǎn)道繞過(guò)接地層禁入?yún)^(qū),形成現(xiàn)在常見(jiàn)的發(fā)射感應(yīng)路徑問(wèn)題。

圖2:通孔周?chē)拥貙拥慕雲(yún)^(qū)可能重疊,迫使回流遠(yuǎn)離信號(hào)路徑。即便沒(méi)有重疊,禁入?yún)^(qū)也會(huì)在接地層形成鼠咬阻抗中斷。

甚至“友好型”接地通孔也會(huì)為相關(guān)金屬焊盤(pán)帶來(lái)電路板制造工藝要求的最小尺寸規(guī)格。通孔如果非??拷盘?hào)線路,就會(huì)產(chǎn)生好像頂層接地空隙被老鼠咬掉一塊一樣的侵蝕。圖2是鼠咬示意圖。

由于禁入?yún)^(qū)由CAD軟件自動(dòng)生成,通孔在系統(tǒng)電路板上的使用又很頻繁,因此先期布局過(guò)程幾乎總會(huì)出現(xiàn)一些返回路徑中斷問(wèn)題。

布局評(píng)測(cè)時(shí)要跟蹤每條高速線路,檢查相關(guān)回流層以避免中斷。讓所有可在任何區(qū)域產(chǎn)生接地層干擾的通孔更靠近頂層接地空隙是一個(gè)不錯(cuò)的方法。

4

保持差分線路的差分性

回流路徑對(duì)信號(hào)線路性能至關(guān)重要,其應(yīng)視為信號(hào)路徑的一部分。與此同時(shí),差分對(duì)通常沒(méi)有緊密耦合,回流可能流經(jīng)相鄰層。兩個(gè)回流必須通過(guò)相等的電氣路徑布線。

即便在差分對(duì)的兩條線路不緊密耦合時(shí),鄰近與共享型設(shè)計(jì)限制也會(huì)讓回流處于相同層。要真正保持低寄生信號(hào),需要更好的匹配。差分組件下接地層的斷流器等任何計(jì)劃結(jié)構(gòu)都應(yīng)是對(duì)稱的。

同樣,長(zhǎng)度是否匹配可能也會(huì)產(chǎn)生信號(hào)線路中的波形曲線問(wèn)題?;亓鞑粫?huì)引起波形曲線問(wèn)題。一條差分線路的長(zhǎng)度匹配情況應(yīng)在其它差分線路中體現(xiàn)。

5

RF信號(hào)線路附近沒(méi)有時(shí)鐘或控制線路

時(shí)鐘和控制線路有時(shí)可視為沒(méi)什么影響的鄰居,因?yàn)槠涔ぷ魉俣鹊?,甚至接近DC。不過(guò),其開(kāi)關(guān)特性幾乎接近方波,可在奇數(shù)諧波頻率下生成獨(dú)特的音調(diào)。

方波發(fā)射能源的基本頻率雖然不會(huì)產(chǎn)生什么影響,但其銳利的邊緣可能會(huì)有影響。在數(shù)字系統(tǒng)設(shè)計(jì)中,轉(zhuǎn)折頻率可估算必須要考慮的最高頻率諧波,計(jì)算方式為:Fknee=0.5/Tr,這里的Tr是上升時(shí)間。

請(qǐng)注意,是上升時(shí)間,而不是信號(hào)頻率。不過(guò)銳利邊緣的方波也有強(qiáng)大的高階奇數(shù)諧波,其可能只在錯(cuò)誤頻率下下降并耦合在RF線路上,違反嚴(yán)格的傳輸掩模要求。

時(shí)鐘和控制線路應(yīng)由內(nèi)部接地層或頂層接地灌流(ground pour)與RF信號(hào)線路隔離。如果不能使用接地隔離信號(hào),那么線路布線應(yīng)確保直角交叉。因?yàn)闀r(shí)鐘或控制線路發(fā)射的磁通線路會(huì)圍繞干擾源線路的電流形成放射柱形等高線,它們將不會(huì)在接收器線路中產(chǎn)生電流。

放慢上升時(shí)間不但可降低轉(zhuǎn)折頻率,而且還有助于減少干擾源的干擾,但時(shí)鐘或控制線路也可充當(dāng)接收器線路。接收器線路仍可作為將寄生信號(hào)導(dǎo)入器件的導(dǎo)管。

6

使用接地隔離高速線路

微波傳輸帶與帶線大多數(shù)都與相鄰接地層耦合。一些通量線路仍沿水平方向散發(fā),并端接于相鄰跡線。一條高速線路或差分對(duì)上的音調(diào)在下一條跡線上終結(jié),但信號(hào)層上的接地灌流會(huì)為通量線路帶來(lái)較低阻抗的終點(diǎn),讓鄰近跡線不受音調(diào)干擾。

時(shí)鐘分布或合成器設(shè)備路由出來(lái)、用于承載相同頻率的跡線集群可能相鄰而行,因?yàn)楦蓴_源音調(diào)已經(jīng)存在于接收器線路上。不過(guò),分組的線路最終會(huì)分散。

分散時(shí),應(yīng)在分散線路之間提供接地灌流,并在其開(kāi)始分散的地方灌入通孔,以便感應(yīng)回流沿著額定回流路徑流回。在圖3中,接地島末端的通孔可使感應(yīng)電流流到參考層上。接地灌流上其它通孔之間的間隔不要超過(guò)一個(gè)波長(zhǎng)的十分之一,以確保接地不會(huì)成為共振結(jié)構(gòu)。

圖3:差分線路分散處的頂層接地通孔為回流提供流動(dòng)路徑。

7

不要在噪聲較大的電源層進(jìn)行RF線路布線

音調(diào)進(jìn)入電源層就會(huì)擴(kuò)散到每個(gè)地方。如果雜散音調(diào)進(jìn)入電源、緩沖器、混頻器、衰減器和振蕩器,就會(huì)對(duì)干擾頻率進(jìn)行調(diào)制。

同樣,當(dāng)電源到達(dá)電路板時(shí),它還沒(méi)有徹底被清空而實(shí)現(xiàn)對(duì)RF電路系統(tǒng)的驅(qū)動(dòng)。應(yīng)最大限度減少RF線路在電源層的暴露,特別是未過(guò)濾的電源層。

鄰近接地的大型電源層可創(chuàng)建高質(zhì)量嵌入式電容,使寄生信號(hào)衰減,并用于數(shù)字通信系統(tǒng)與某些RF系統(tǒng)。另一種方法是使用最小化電源層,有時(shí)更像是肥大跡線而不能說(shuō)是層,這樣RF線路更容易徹底避開(kāi)電源層。

這兩種方法都可行,不過(guò)決不能將二者的最差特性湊在一起,也就是既使用小型電源層,又在頂部走線RF線路。

8

讓去耦靠近器件

去耦不僅有助于避免雜散噪聲進(jìn)入器件,還可幫助消除器件內(nèi)部生成的音調(diào),避免其耦合到電源層上。去耦電容越靠近工作電路系統(tǒng),效率就越高。本地去耦受電路板跡線的寄生阻抗干擾較小,較短的跡線支持較小的天線,減少有害音調(diào)發(fā)射。

電容器安放要結(jié)合最高自共振頻率,通常最小值、最小外殼尺寸、最靠近器件,以及越大的電容器,離器件越遠(yuǎn)。在RF頻率下,電路板背面的電容器會(huì)產(chǎn)生通孔串連接地路徑的寄生電感,損失大量噪聲衰減優(yōu)勢(shì)。

9

總結(jié)

通過(guò)電路板布局評(píng)測(cè),我們可發(fā)現(xiàn)可能發(fā)射或接收雜散RF音調(diào)的結(jié)構(gòu)。要跟蹤每一條線路,有意識(shí)地明確其回流路徑,確保它能夠與線路并行,特別是要徹底檢查過(guò)渡。

此外,還要將潛在干擾源與接收器隔離。按照一些簡(jiǎn)單直觀的規(guī)則降低寄生信號(hào),可加速產(chǎn)品發(fā)布,降低調(diào)試成本。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電感器
    +關(guān)注

    關(guān)注

    20

    文章

    2560

    瀏覽量

    72007
  • 接地
    +關(guān)注

    關(guān)注

    7

    文章

    827

    瀏覽量

    46688
  • 寄生信號(hào)
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    8541

原文標(biāo)題:RF電路寄生信號(hào)如何降低,這8條規(guī)則收藏好了!

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    電源功率器件篇:線路寄生電感對(duì)開(kāi)關(guān)器件的影響

    影響,會(huì)嚴(yán)重影響電源系統(tǒng)的性能和可靠性。在實(shí)際應(yīng)用中,我們需要通過(guò)優(yōu)化電路布局、采用去耦電容與緩沖電路以及選擇合適的開(kāi)關(guān)器件等措施來(lái)有效降低線路寄生
    發(fā)表于 07-02 11:22

    MISRA C:2025新標(biāo)準(zhǔn)解析:新增規(guī)則、優(yōu)化點(diǎn)與靜態(tài)代碼分析工具支持(Perforce QAC、Klocwork)

    MISRA C:2025?發(fā)布!新增5條規(guī)則,并對(duì)部分現(xiàn)有規(guī)則進(jìn)行了擴(kuò)展、重組,以進(jìn)一步簡(jiǎn)化安全關(guān)鍵型系統(tǒng)的開(kāi)發(fā)流程。如何實(shí)現(xiàn)最新MISRA合規(guī)性?
    的頭像 發(fā)表于 05-08 17:58 ?886次閱讀
    MISRA C:2025新標(biāo)準(zhǔn)解析:新增<b class='flag-5'>規(guī)則</b>、優(yōu)化點(diǎn)與靜態(tài)代碼分析工具支持(Perforce QAC、Klocwork)

    干簧繼電器在RF信號(hào)衰減中的應(yīng)用與優(yōu)勢(shì)

    。這些電路的作用是調(diào)整RF信號(hào)的強(qiáng)度,以便測(cè)試設(shè)備能夠準(zhǔn)確地評(píng)估RF組件和RF電路的各個(gè)方面。衰
    的頭像 發(fā)表于 04-30 11:33 ?1199次閱讀
    干簧繼電器在<b class='flag-5'>RF</b><b class='flag-5'>信號(hào)</b>衰減中的應(yīng)用與優(yōu)勢(shì)

    ADS1247寄生振蕩怎么消除?

    使用AS1247測(cè)量mV級(jí)別的信號(hào)。在輸入端用RC加了RFI濾波電路,R為47歐姆,差模濾波電容103,共模濾波電容102,問(wèn)題表現(xiàn)如下: 當(dāng)采樣率大于20SPS時(shí),有寄生震蕩現(xiàn)象,周期大概4-5
    發(fā)表于 02-12 06:40

    射頻電路布局有哪些原則

    在射頻(RF電路設(shè)計(jì)領(lǐng)域,合理的布局是確保電路性能優(yōu)異、穩(wěn)定可靠的基石。一個(gè)精心規(guī)劃的布局能夠有效減少
    的頭像 發(fā)表于 02-05 15:55 ?584次閱讀

    噪聲在RF電路設(shè)計(jì)中會(huì)帶來(lái)哪些影響

    RF 電路設(shè)計(jì)領(lǐng)域,噪聲是一個(gè)不容忽視的關(guān)鍵因素,給電路性能帶來(lái)諸多負(fù)面影響。 首先,噪聲會(huì)嚴(yán)重干擾信號(hào)的接收與識(shí)別。RF
    的頭像 發(fā)表于 02-05 15:45 ?533次閱讀

    104關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動(dòng)布局布線。但是隨著
    的頭像 發(fā)表于 01-07 09:21 ?1099次閱讀
    104<b class='flag-5'>條</b>關(guān)于PCB<b class='flag-5'>布局</b>布線的小技巧

    RF到HDMI:傳統(tǒng)接口的現(xiàn)代優(yōu)化

    輸出)兩種標(biāo)識(shí)。 傳統(tǒng)視頻接口的PCB設(shè)計(jì) 一、RF射頻 以下RF射頻端子的PCB設(shè)計(jì)布局與布線的基本要求,具體情況需根據(jù)具體電路特性和
    發(fā)表于 12-03 20:45

    過(guò)孔寄生參數(shù)對(duì)PCB電路板性能有什么影響

    過(guò)孔寄生參數(shù)對(duì)PCB電路板性能有著顯著的影響,主要體現(xiàn)在以下幾個(gè)方面。
    的頭像 發(fā)表于 11-30 15:23 ?840次閱讀

    MOS管寄生參數(shù)的定義與分類

    MOS(金屬-氧化物-半導(dǎo)體)管的寄生參數(shù)是指在集成電路設(shè)計(jì)中,除MOS管基本電氣特性(如柵極電壓、漏極電壓、柵極電流等)外,由于制造工藝、封裝方式以及電路布局等因素而產(chǎn)生的額外參數(shù)。
    的頭像 發(fā)表于 10-29 18:11 ?2516次閱讀

    12PCB設(shè)計(jì)規(guī)則

    在電子設(shè)計(jì)的廣袤領(lǐng)域中,電磁兼容性(EMC)就如同一位神秘而又嚴(yán)格的考官,時(shí)刻檢驗(yàn)著 PCB 設(shè)計(jì)的優(yōu)劣。今天,我們就來(lái)揭開(kāi)那神秘的面紗,一同探索 12 能助你減少 EMC 的 PCB 設(shè)計(jì)規(guī)則,為你的電子設(shè)計(jì)之旅點(diǎn)亮明燈。
    的頭像 發(fā)表于 10-18 13:47 ?4636次閱讀
    12<b class='flag-5'>條</b>PCB設(shè)計(jì)<b class='flag-5'>規(guī)則</b>

    深入解析晶振時(shí)鐘信號(hào)干擾源:寄生電容、雜散電容與分布電容

    設(shè)計(jì)和PCB布局過(guò)程中,對(duì)寄生電容、雜散電容和分布電容的考慮和處理是至關(guān)重要的。特別是在處理高頻信號(hào)如晶振時(shí)鐘信號(hào)時(shí),通過(guò)上述措施可以有效減小這些電容效應(yīng)對(duì)
    發(fā)表于 09-26 14:49

    單級(jí)小信號(hào) RF 放大器設(shè)計(jì)

    本文要點(diǎn)小信號(hào)RF放大器的用途。用于小信號(hào)RF放大器的分壓器晶體管偏置電路。單級(jí)小信號(hào)
    的頭像 發(fā)表于 08-30 12:20 ?790次閱讀
    單級(jí)小<b class='flag-5'>信號(hào)</b> <b class='flag-5'>RF</b> 放大器設(shè)計(jì)

    規(guī)則音頻是一種連續(xù)變化的什么信號(hào)

    來(lái)描述,例如正弦波、方波、鋸齒波等。規(guī)則音頻信號(hào)的頻率、振幅和相位都是預(yù)先定義好的,這使得它們?cè)谔幚砗头治鰰r(shí)具有可預(yù)測(cè)性。 規(guī)則音頻信號(hào)的特點(diǎn) 周期性 :
    的頭像 發(fā)表于 08-25 15:41 ?619次閱讀

    昆山精鼎電子射頻電路PCB設(shè)計(jì)技巧

    布局。 器件位置布局的關(guān)鍵是固定位于RF路徑上的元器件,通過(guò)調(diào)整其方向,使RF路徑的長(zhǎng)度最小,并使輸入遠(yuǎn)離輸出,盡可能遠(yuǎn)地分離高功率電路和低
    發(fā)表于 08-20 11:44