chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在運放電路設計中降低電源噪聲的主要措施包括

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-22 11:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

噪聲可以是隨機信號或重復信號,內(nèi)部或外部產(chǎn)生,電壓或電流形式帶或?qū)拵?,高頻或低頻。(在這里,我們將噪聲定義為任何在運放輸出端的無用信號)

噪聲通常包括器件的固有噪聲和外部噪聲,固有噪聲包括:熱噪聲、散彈噪聲和低頻噪聲(1/f噪聲)等;外部的噪聲通常指電源噪聲、空間耦合干擾等,通常通過合理的設計可以避免或減小影響。降低外部噪聲的影響對發(fā)揮低噪聲運放的性能至關(guān)重要。

常見外部噪聲源

100043664-72111-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.26.png

電源紋波

在全波整流的線性穩(wěn)壓供電的電路中,100Hz紋波是主要的電源噪聲,對于運放電路,100Hz噪聲電平通常要求控制在10nV-100nV(RTI)內(nèi),這取決于三個因素:運放在100Hz時的電源抑制比(PSRR),穩(wěn)壓器的紋波抑制比及穩(wěn)壓器的輸入濾波電容的大小。

圖1是ADI高壓放大器OP77的PSRR-頻率曲線,可以看出,OP77在100Hz時PSRR大約是76dB,要獲得不大于100nV(RTI)的性能,供電電源的紋波必須小于0.6mV。常用的三端穩(wěn)壓一般能提供大約60dB的紋波抑制能力,在這種情況下,穩(wěn)壓器的輸入濾波電容必須足夠大,以將輸入端的紋波限制在0.6V以下。

100043664-72112-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.32.png

電源去耦

典型的串聯(lián)穩(wěn)壓器供電的電源中包含有幅度為150uV,頻率范圍為100Hz-100KHz的噪聲,開關(guān)型電源更嚴重,運放的PSRR在高頻時以20dB/Decade的速度降低,通過在電源腳加RC或LC去耦網(wǎng)絡,能濾除大部分噪聲,電路形式如圖3。在使用RC去耦時,應該注意負載電流的變化會導致對電源腳上電壓的調(diào)制。

100043664-72113-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.38.png

圖3:運放供電的RC去耦

電源調(diào)整率

任何電源電壓的變化都會引起運放輸入偏置電流的變化,圖1中OP77的PSRR在DC時是126dB(0.5uV/V),電源電壓的變化是一個潛在的低頻噪聲源。在低噪聲運放的應用中,降低電源的紋波和提高電源的調(diào)整率都很重要,電源調(diào)整率不足通常會引起討厭的低頻噪聲。

開關(guān)電源

開關(guān)電源是一個很嚴重的噪聲源,下圖是典型的開關(guān)電源輸出端的電壓波形:

100043664-72114-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.44.png

圖4. 開關(guān)電源輸出端電壓波形

可以看出,噪聲頻譜既包含開關(guān)頻率及其諧波成分,還包含開關(guān)回路諧振引起的阻尼振蕩的高頻成分,從幾十KHz一直延續(xù)到幾十MHz,而普通的運放在幾百Hz以上時PSRR開始急劇下降,到幾百KHz時幾乎為零,此時,出現(xiàn)在輸出端的電源噪聲將很嚴重。

影響途徑和對策:

除了注意對運放PSRR或CMRR參數(shù)的選擇和加強運放供電去耦(如采用RC去耦)外,在開關(guān)電源供電設計中,還應注意如下一些方面:

電源中的噪聲可能通過基準源或PCB的漏電直接耦合到放大器的輸入端。要注意對電壓基準源輸出的濾波,對于PCB漏電,可在信號輸入引線與電源走線間加地線防護;
噪聲可能通過PCB走線之間的分布電容直接耦合到放大器輸入端,造成干擾。在PCB布線時,要注意電源線與弱信號線不要貼近平行走線,線凈距大于線寬的3倍(3W原則),并在電源線或數(shù)字信號線與模擬小信號線之間加地線隔離;

接地處理不當,噪聲通過公共阻抗影響敏感電路部分。為了防止公共阻抗將電源噪聲引入信號回路,要注意如下幾點:接地上避免帶噪聲的大電流流過前級小信號地;單點接地,電源、模擬、數(shù)字電路分開接地;布板使用地平面層,最小化地線阻抗;開關(guān)電源輸出從最后一個濾波電容的地端引出電源地,避免從濾波電感前的電容的地端引出。

100043664-72115-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.51.png

圖5:共模阻抗噪聲耦合示意圖

開關(guān)管漏極開關(guān)電壓驅(qū)動的位移電流,通過初次級分布電容,次級電路,次級對大地與雜散電容,大地與初級地之間的雜散電容形成環(huán)路,次級模擬電路中流過的共模電流流過不平衡的阻抗轉(zhuǎn)換成差模,對放大電路造成干擾(如圖6)。共模方式引入的干擾一般為開關(guān)噪聲中的高頻分量(數(shù)MHz以上)。

措施主要有如下三點:

* 提供一條從開關(guān)電源次級地返回初級地的低阻抗噪聲旁路通道,通常使用1000p~2200p的安規(guī)電容
* 使用共模扼流圈加強開關(guān)電源的輸出的共模濾波;
* 使用隔離技術(shù),最小化回路中的共模電流。

100043664-72116-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.57.png

圖6. 開關(guān)電源中的共模電流回路

通過空間磁場耦合到具有一定環(huán)路面積的信號回路或地線環(huán)中,造成對信號的影響。另外來自開關(guān)電源或市電網(wǎng)絡的高頻干擾可能通過空間雜散電容直接耦合到信號回路。

設計中的考慮包括

* 合理的布局、調(diào)整電感線圈或變壓器放置方向、優(yōu)化布線,減小關(guān)鍵信號的回路面積,避免形成地環(huán)路可以減小干擾;
* 雙面或單面板布線,注意信號線和地線,電源線與地線一定要貼近平行走線;使用1000p電容射頻多點接地,可以兼顧EMC和低頻信噪比的需求;
* 對敏感電路加屏蔽,注意屏蔽層連接到被保護信號的參考地;
* 走線設計上注意電源線不要和信號線捆扎在一起。

小結(jié):在運放電路設計中降低電源噪聲的主要措施包括

* 通過去耦、濾波等措施降低電源輸出的紋波和噪聲成分
* 改善設計,提高電源電壓調(diào)整率
* 合理電路結(jié)構(gòu)、考究的PCB布線、合理的走線工藝
* 選擇在敏感噪聲頻段的PSRR或CMRR較高的器件

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6063

    瀏覽量

    177479
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    電源噪聲:電子設備的“隱形殺手”

    ,它直接影響著設備的性能和可靠性。想要有效降低噪聲,首先需要了解噪聲產(chǎn)生的原因,這樣才能采取針對性的措施進行抑制。1.噪聲的成因噪聲簡單來說
    的頭像 發(fā)表于 10-23 11:36 ?385次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>噪聲</b>:電子設備的“隱形殺手”

    三星電容在電源濾波噪聲問題及其解決方案

    出有效的解決方案。 ?一、三星電容噪聲問題的成因 電容本身的物理特性 :電容在充放電過程,由于介質(zhì)損耗、電極反應等因素,會產(chǎn)生一定的噪聲。這種噪聲
    的頭像 發(fā)表于 09-01 16:19 ?490次閱讀
    三星電容在<b class='flag-5'>電源</b>濾波<b class='flag-5'>中</b>的<b class='flag-5'>噪聲</b>問題及其解決方案

    風華貼片電容在電源濾波的應用

    電源濾波是電子電路設計至關(guān)重要的一環(huán),其目的是濾除電源噪聲和干擾,為后續(xù)
    的頭像 發(fā)表于 05-07 14:29 ?579次閱讀

    如何抑制電子電路噪聲

    在電子電路的運行過程噪聲如同不速之客,嚴重干擾信號的正常傳輸與處理,影響電路性能甚至導致系統(tǒng)故障。如何有效抑制電子電路
    的頭像 發(fā)表于 05-05 10:04 ?1348次閱讀

    基于運算放大器和模擬集成電路電路設計(第3版)

    內(nèi)容介紹: 本文全面闡述以運算放大器和模擬集成電路主要器件構(gòu)成的電路原理、設計方法和實際應用。電路設計以實際器件為背景,對實現(xiàn)的許多實際
    發(fā)表于 04-16 14:34

    頻域示波器在電源噪聲分析的應用

    措施并不能有效減小電源噪聲。 進一步分析發(fā)現(xiàn),11.3kHz應該是電源調(diào)整模塊(VRM)的管轄范圍。此處出現(xiàn)較大噪聲說明VRM
    發(fā)表于 03-14 15:03

    開關(guān)電源的緩沖電路設計

    主要通過兩種方法 :一是減小漏電感 ,二是耗散過電壓的能量 ,或者使能量反饋 回電源。減小漏感主要靠工藝 ;耗散過電壓 的能量通過與變壓器或者開關(guān)管并聯(lián)的緩 沖
    發(fā)表于 03-05 14:58

    高頻介電常數(shù)及介質(zhì)損耗測試儀的硬件電路,如何降低電磁干擾對測量結(jié)果的影響

    嚴謹?shù)?b class='flag-5'>措施。 多層印刷電路板(PCB)設計是整個硬件電路設計的基石。通過精心規(guī)劃電源層、地層和信號層,實現(xiàn)了不同信號之間的有效隔離,大大減少了信號之間的串擾。
    的頭像 發(fā)表于 02-25 09:08 ?594次閱讀
    高頻介電常數(shù)及介質(zhì)損耗測試儀的硬件<b class='flag-5'>電路</b><b class='flag-5'>中</b>,如何<b class='flag-5'>降低</b>電磁干擾對測量結(jié)果的影響

    如何降低顛轉(zhuǎn)儀在運行過程的能耗

    降低顛轉(zhuǎn)儀在運行過程的能耗,可從電機選型、傳動系統(tǒng)優(yōu)化以及控制系統(tǒng)設計這幾個關(guān)鍵維度入手。 在電機選型方面,永磁同步電機是極具優(yōu)勢的選擇。相較于普通異步電機,永磁同步電機的效率明顯更高。這
    的頭像 發(fā)表于 02-13 09:26 ?582次閱讀
    如何<b class='flag-5'>降低</b>顛轉(zhuǎn)儀<b class='flag-5'>在運</b>行過程<b class='flag-5'>中</b>的能耗

    在包含Σ-Δ型ADC的電路,在設計PCB時有哪些技巧可以降低電路噪聲,提高有效精度?

    各位大俠,小弟求教:在包含Σ-Δ型ADC的電路,在設計PCB時有哪些技巧可以降低電路噪聲,提高有效精度
    發(fā)表于 02-10 07:56

    噪聲在RF電路設計中會帶來哪些影響

    過程困難重重。例如,在無線通信接收機前端,外界環(huán)境噪聲、電路噪聲等與目標射頻信號一同進入接收鏈路。這些噪聲在頻譜上與信號相互混雜,降低了信
    的頭像 發(fā)表于 02-05 15:45 ?846次閱讀

    模擬電路設計的注意事項

    在現(xiàn)代電子技術(shù),模擬電路設計扮演著至關(guān)重要的角色。無論是在通信、音頻處理還是傳感器應用,模擬電路都是不可或缺的。然而,模擬電路設計也面臨
    的頭像 發(fā)表于 01-24 09:28 ?1052次閱讀

    噪聲運放應用于微分器電路設計

    噪聲運放應用于微分器電路設計
    的頭像 發(fā)表于 01-03 17:49 ?1047次閱讀
    低<b class='flag-5'>噪聲</b>運放應用于微分器<b class='flag-5'>電路設計</b>

    放電路電容的常見身影

    一、引言 運放電路電容的常見身影 在運放電路里,我們常常能看到電容出現(xiàn)在一些特定的位置,比如電源 VCC 到地之間,反饋輸入輸出引腳之間,
    的頭像 發(fā)表于 12-22 15:00 ?2951次閱讀
    運<b class='flag-5'>放電路</b><b class='flag-5'>中</b>電容的常見身影

    場效應管驅(qū)動電路設計 如何降低場效應管的噪聲

    在設計場效應管驅(qū)動電路時,降低場效應管的噪聲是至關(guān)重要的。以下是一些有效的措施降低場效應管的噪聲
    的頭像 發(fā)表于 12-09 16:17 ?1901次閱讀