chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

英特爾的最新技術(shù):堆疊納米晶體管

IEEE電氣電子工程師 ? 來源:IEEE電氣電子工程師學(xué)會 ? 作者:IEEE電氣電子工程師 ? 2021-01-26 14:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Image: IntelNMOS and PMOS devices usually sit side-by-side on chips. Intel has found a way to build them atop one another, compressing circuit sizes.

今,幾乎每一個數(shù)字設(shè)備背后的邏輯電路都依賴于NMOS和PMOS兩種晶體管的配對。同樣的電壓信號下,其中一個開啟另一個就會關(guān)閉,把它們放在一起意味著只有其中之一發(fā)生變化時電力才會流動,這大大降低了功耗。幾十年來,這對電子對一直并排在一起。隨著對芯片能力要求的不斷提升,電路就要繼續(xù)縮小。近日,在IEEE International Electron Devices Meeting(IEDM)會議上,英特爾展示了一種不同的方法:將電子對堆疊起來,使一對電子對位于另一對電子對之上。該方案有效地將簡單CMOS電路的占地面積減少了一半,這意味著未來集成電路的晶體管密度可能翻倍。

該方案首先采用了被廣泛認(rèn)可的下一代晶體管結(jié)構(gòu),根據(jù)參與人員的不同,這種結(jié)構(gòu)被稱為各種各樣的納米片、納米帶、納米線或柵極全方位器件。晶體管的主要部分不再像今天那樣由垂直的硅翅片組成,納米片的溝道區(qū)域是由多個水平納米片相互疊放而成。

英特爾的工程師們用這些器件構(gòu)建了最簡單的CMOS邏輯電路,即逆變器。它需要兩個晶體管、兩個電源連接、一個輸入互連和一個輸出。即使像今天這樣,晶體管并排放置,排列也非常緊湊。但通過堆疊晶體管和調(diào)整互連,逆變器的面積被削減了一半。

Photo: IntelCMOS devices have evolved from planar to FinFET. They will soon move to nanosheet. Shrinking circuits further will require stacking NMOS and PMOS devices.

英特爾制造堆疊納米片的配方被稱為自對準(zhǔn)過程,因為它在本質(zhì)上是同一步驟制造這兩個設(shè)備。這一點很重要,因為增加第二個步驟,比如,將它們構(gòu)建在單獨的晶圓上,然后將晶圓連接在一起,可能會導(dǎo)致未對準(zhǔn),從而破壞任何潛在的電路。

從本質(zhì)上講,這個過程的核心是對制造納米片狀晶體管步驟的修改。它從重復(fù)的硅和硅鍺層開始,將其雕刻成一個細(xì)長的鰭狀物,然后蝕刻掉硅鍺,留下一組懸浮的硅納米片。通常,所有的納米片都會形成一個晶體管。但是在這里,最上面的兩個納米片連接到摻磷硅上以形成NMOS器件,最下面的兩個納米片連接到摻硼硅鍺上以產(chǎn)生PMOS。

英特爾高級研究員兼組件研究總監(jiān)Robert Chau表示,完整的“集成流程”當(dāng)然更復(fù)雜,但英特爾研究人員努力使其盡可能簡單。集成流程不能太復(fù)雜,因為這將影響用堆疊式CMOS制造芯片的實用性。這是一個非常實際的流程。

“一旦我們掌握了竅門,下一步就是追求性能,”他說。這可能包括改進(jìn)PMOS器件,而PMOS器件目前在驅(qū)動電流的能力上落后于NMOS器件。這個問題的答案很可能是晶體管通道引入“應(yīng)變”,Chau說。其想法是扭曲硅晶體的晶格,使電荷載流子(本例中為空穴)更快地穿過。英特爾早在2002年就在其設(shè)備中引入了應(yīng)變。在IEDM的另一項研究中,英特爾展示了一種在納米帶晶體管中同時產(chǎn)生壓縮應(yīng)變和拉伸應(yīng)變的方法。

Photo: IntelThe inverter consists of two transistors on top of one another with some parts and interconnects in common.

其他研究機(jī)構(gòu)也在尋求堆疊納米片的設(shè)計,盡管它們有時被稱為互補場效應(yīng)晶體管(CFETs)。比利時研究機(jī)構(gòu)Imec率先提出了CFET概念,并在去年6月的IEEE VLSI研討會上報告了CFET的構(gòu)建。然而,Imec元件并非完全由納米片晶體管制成。取而代之的是,底層是一個FinFET,頂層是一個納米片。臺灣的研究人員報道了一種CFET結(jié)構(gòu)的生產(chǎn),這種結(jié)構(gòu)的PMOS和NMOS各有一個納米片。相比之下,英特爾的電路有一個兩納米片的NMO在一個三納米片的PMO上,這更接近于當(dāng)堆疊成為必要時設(shè)備的樣子。

責(zé)任編輯:xj

原文標(biāo)題:英特爾最新技術(shù) 堆疊納米晶體管可能成為摩爾定律的下一步

文章出處:【微信公眾號:IEEE電氣電子工程師學(xué)會】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10193

    瀏覽量

    174630
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    639

    瀏覽量

    79856
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10018

    瀏覽量

    141553

原文標(biāo)題:英特爾最新技術(shù) 堆疊納米晶體管可能成為摩爾定律的下一步

文章出處:【微信號:IEEE_China,微信公眾號:IEEE電氣電子工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    世紀(jì)大并購!傳高通有意整體收購英特爾,英特爾最新回應(yīng)

    電子發(fā)燒友網(wǎng)報道(文/吳子鵬)9月21日,《華爾街日報》發(fā)布博文稱,高通公司有意整體收購英特爾公司,而不是僅僅收購芯片設(shè)計部門?!白罱鼛滋?,高通已經(jīng)接觸了芯片制造商英特爾?!眻蟮婪Q,這筆交易還遠(yuǎn)未
    的頭像 發(fā)表于 09-22 05:21 ?3685次閱讀
    世紀(jì)大并購!傳高通有意整體收購<b class='flag-5'>英特爾</b>,<b class='flag-5'>英特爾</b>最新回應(yīng)

    下一代高速芯片晶體管解制造問題解決了!

    晶體管通?;?b class='flag-5'>納米片堆疊技術(shù),納米片作為晶體管的溝道部分,其厚度和寬度可以精確控制,以實現(xiàn)更好
    發(fā)表于 06-20 10:40

    英特爾持續(xù)推進(jìn)核心制程和先進(jìn)封裝技術(shù)創(chuàng)新,分享最新進(jìn)展

    ,英特爾代工已取得重要里程碑。例如,Intel 18A制程節(jié)點已進(jìn)入風(fēng)險試產(chǎn)階段,并計劃于今年內(nèi)實現(xiàn)正式量產(chǎn)。這一節(jié)點采用了PowerVia背面供電技術(shù)和RibbonFET全環(huán)繞柵極晶體管。
    的頭像 發(fā)表于 05-09 11:42 ?216次閱讀
    <b class='flag-5'>英特爾</b>持續(xù)推進(jìn)核心制程和先進(jìn)封裝<b class='flag-5'>技術(shù)</b>創(chuàng)新,分享最新進(jìn)展

    請問OpenVINO?工具套件英特爾?Distribution是否與Windows? 10物聯(lián)網(wǎng)企業(yè)版兼容?

    無法在基于 Windows? 10 物聯(lián)網(wǎng)企業(yè)版的目標(biāo)系統(tǒng)上使用 英特爾? Distribution OpenVINO? 2021* 版本推斷模型。
    發(fā)表于 03-05 08:32

    英特爾?獨立顯卡與OpenVINO?工具套件結(jié)合使用時,無法運行推理怎么解決?

    使用英特爾?獨立顯卡與OpenVINO?工具套件時無法運行推理
    發(fā)表于 03-05 06:56

    英特爾18A與臺積電N2工藝各有千秋

    TechInsights分析,臺積電N2工藝在晶體管密度方面表現(xiàn)突出,其高密度(HD)標(biāo)準(zhǔn)單元的晶體管密度高達(dá)313MTr/mm2,遠(yuǎn)超英特爾Intel 18A的238MTr/mm2和三星SF2/SF3P
    的頭像 發(fā)表于 02-17 13:52 ?498次閱讀

    英特爾IEDM 2024大曬封裝、晶體管、互連等領(lǐng)域技術(shù)突破

    芯東西12月16日報道,在IEDM 2024(2024年IEEE國際電子器件會議)上,英特爾代工展示了包括先進(jìn)封裝、晶體管微縮、互連縮放等在內(nèi)的多項技術(shù)突破,以助力推動半導(dǎo)體行業(yè)在下一個十年及更長
    的頭像 發(fā)表于 12-25 09:52 ?661次閱讀
    <b class='flag-5'>英特爾</b>IEDM 2024大曬封裝、<b class='flag-5'>晶體管</b>、互連等領(lǐng)域<b class='flag-5'>技術(shù)</b>突破

    英特爾展示互連微縮技術(shù)突破性進(jìn)展

    來源:英特爾 在IEDM2024上,英特爾代工的技術(shù)研究團(tuán)隊展示了晶體管和封裝技術(shù)的開拓性進(jìn)展,有助于滿足未來AI算力需求。 IEDM 20
    的頭像 發(fā)表于 12-10 10:41 ?373次閱讀

    英特爾推出全新英特爾銳炫B系列顯卡

    備受玩家青睞的價格提供卓越的性能與價值1,很好地滿足現(xiàn)代游戲需求,并為AI工作負(fù)載提供加速。其配備的英特爾Xe矩陣計算引擎(XMX),為新推出的XeSS 2提供強(qiáng)大支持。XeSS 2的三項核心技術(shù)協(xié)同工作,共同提高性能表現(xiàn)、增強(qiáng)視覺流暢性并加快響應(yīng)速度。 “ ? 全新
    的頭像 發(fā)表于 12-07 10:16 ?1421次閱讀
    <b class='flag-5'>英特爾</b>推出全新<b class='flag-5'>英特爾</b>銳炫B系列顯卡

    英特爾CEO Gelsinger宣布退休

    聯(lián)席首席執(zhí)行官,以確保公司的平穩(wěn)過渡。目前,英特爾的董事會正在積極尋找合適的人選,以填補這一重要職位的空缺。 Pat Gelsinger在英特爾度過了超過四十年的職業(yè)生涯,他的成長歷程堪稱傳奇。從最初的一名普通員工,他憑借出色的才華和不懈的努力,逐步晉升為首席
    的頭像 發(fā)表于 12-03 10:55 ?620次閱讀

    英特爾考慮出售Altera股權(quán)

    近日,英特爾(Intel)正積極尋求出售其可編程芯片制造子公司Altera的股權(quán),并考慮引入戰(zhàn)略投資或PE投資。據(jù)悉,英特爾對Altera的估值約為170億美元,而英特爾于2015年以167億美元的價格收購了這家公司。
    的頭像 發(fā)表于 10-21 15:42 ?885次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導(dǎo)體場效應(yīng)晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應(yīng)用場景等方面詳細(xì)闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?7756次閱讀

    技術(shù)前沿:“環(huán)抱”晶體管與“三明治”布線

    晶體管和PowerVia背面供電技術(shù)。這兩項技術(shù)首次成功集成于Intel 20A制程節(jié)點,也將用于Intel 18A。 RibbonFET:柵極“環(huán)抱”晶體管 通過RibbonFET
    的頭像 發(fā)表于 09-11 17:57 ?537次閱讀
    <b class='flag-5'>技術(shù)</b>前沿:“環(huán)抱”<b class='flag-5'>晶體管</b>與“三明治”布線

    英特爾IT的發(fā)展現(xiàn)狀和創(chuàng)新動向

    AI大模型的爆發(fā),客觀上給IT的發(fā)展帶來了巨大的機(jī)會。作為把IT發(fā)展上升為戰(zhàn)略高度的英特爾,自然在推動IT發(fā)展中注入了強(qiáng)勁動力。英特爾IT不僅專注于創(chuàng)新、AI和優(yōu)化,以及英特爾員工、最終用戶和
    的頭像 發(fā)表于 08-16 15:22 ?949次閱讀

    英特爾是如何實現(xiàn)玻璃基板的?

    在今年9月,英特爾宣布率先推出用于下一代先進(jìn)封裝的玻璃基板,并計劃在未來幾年內(nèi)向市場提供完整的解決方案,從而使單個封裝內(nèi)的晶體管數(shù)量不斷增加,繼續(xù)推動摩爾定律,滿足以數(shù)據(jù)為中心的應(yīng)用的算力需求
    的頭像 發(fā)表于 07-22 16:37 ?643次閱讀