chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

電路設計中為什么要盡量提高輸入阻抗?

GLeX_murata_eet ? 來源:村田中文技術社區(qū) ? 作者:村田中文技術社區(qū) ? 2021-03-02 10:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

輸入阻抗即輸入電壓與電流之比,即 Ri = U/I。在同樣的輸入電壓的情況下,如果輸入阻抗很低,就需要流過較大電流,這就要考驗前級的電流輸出能力了;而如果輸入阻抗很高,那么只需要很小的電流,這就為前級的電流輸出能力減少了很大負擔。所以電路設計中盡量提高輸入阻抗。

再說輸出阻抗,它可以看做輸出端內(nèi)阻 r,可以等效為一個理想信號源(電源)和這個內(nèi)阻 r 的串聯(lián)。把它和下級電路的輸入阻抗結合起來看,就相當于一個理想信號源(電源)和內(nèi)阻 r 還有下級輸入阻抗 Ri 組成的回路,內(nèi)阻 r 在回路中會起到分壓的作用,r 越大,就會有更大的電壓分配給它,而更小的分配給下級電路;反之,r 越小,則分配給下級電路的電壓越大,電路的效率越高。所以,當然把輸出阻抗 r 設計得越小越好了。

回過頭來再說,既然輸入阻抗越大越好,那么我們想辦法把它設計得很大很大,豈不是最好?不然,當輸入阻抗很大的時候,回路電流就會很小很小,而實際電路中,電流路徑是容易被干擾的(來自其他信號的串擾,或來自空中的電磁輻射),這時只要一個很小的擾動疊加到回路電流上就會嚴重的干擾到信號質(zhì)量。所以除非能夠保證信號被很好的屏蔽,不受外界干擾,否則也不要把輸入阻抗設計得過大。據(jù)說,據(jù)說啊~輸入阻抗一般設計成47K,當然在這個值附近的幾十K應該都可以吧~

那位說了,我選用的器件,輸入阻抗就是很小,或者輸出阻抗就是很大,我怎么辦啊?這個簡單,在輸入之前或者輸出之后加一級電壓跟隨器就解決了。

還得補充一句,前邊說的,都是指電壓信號,電流信號則要反過來看。如果是電流信號(電流源),那么下一級的輸入阻抗越小,前一級的負載就越小;而前一級的輸出阻抗則越大,就會有越多的電流進入下一級而不是消耗在本級內(nèi)。對于電流信號(電流源)的輸出阻抗 r,應該等效為理想電流源與之并聯(lián)吧,下一級的輸入阻抗再并聯(lián)到上邊去,基礎知識不扎實了,應該翻書考證一下。

要求輸出電壓不因負載變化而變化,輸出阻抗應盡量小,要求輸出電流不因負載變化而變化,輸出阻抗應盡量大。不是所有情況都要求輸出阻抗盡量小。

輸出阻抗與功率無關。

“阻抗匹配”是電路中搞得非?;靵y的一個概念,最好不用這個概念。

1、在什么情況下輸入阻抗應盡量大或盡量小?而輸出阻抗為什么盡量小?輸出阻抗與功率存在什么關系?

輸入輸出阻抗的確定是有前提的,無前提的說其是否應該盡量的大或盡量的小沒有意義。一般而言,如果強調(diào)的是電壓特性的話,通常要求具有較高的輸入阻抗和較低的輸出阻抗;而相對應的,如果強調(diào)的是電流特性的話,則通常要求具有較低的輸入阻抗和較高的輸出阻抗。另要注意的是,通常討論的是動態(tài)阻抗,而忽略直流偏置。

2、輸入輸出阻抗與阻抗匹配有什么關系?是否應考慮高低頻的情況?

電路中的電流和電壓是“左膀右臂”,缺了誰都不行。這個概念在電尺寸(波長)和電路尺寸相近的情況下特別重要。如在高頻電路中,孤立的電流和電壓通常被一個貌似特別的“功率波”替代就是例證。阻抗匹配原則上就是針對“功率波”提出的。

雖然阻抗匹配在電尺寸(波長)和電路尺寸相近的情況下(一般定為波長小于電路尺寸的十倍)必須予以考慮,但通常也只是考慮電路中的“走線”——傳輸線。因此,匹配只考慮器件間的連接上,即器件輸出和輸入的阻抗匹配,而將器件還是看成一個集總參數(shù)的東西。當然到了微波段時,情況可能變得更為復雜。

輸出阻抗越小,帶負載能力越強,輸入阻抗越大,與外部電路的隔離效果越好,阻抗匹配感覺就是為了消除各個電路功能模塊之間的影響。

簡單的說在射頻電路中,因為要獲得最大功率,所以負載阻抗和源的戴維南等效阻抗成共軛關系就行了。這樣電路電抗為零,實部相等,獲得最大功率。

輸入輸出阻抗,通常我們?nèi)菀撰@得的是電壓源,比如音頻功放電路,這樣就要求輸入阻抗大,輸出阻抗小,所以電路全局負反饋清一色的是電壓串聯(lián)負反饋。當然在光通信應用中很多時候是電流型的,這時情況就不一樣了。總之,采用何種形式的負反饋始終與輸入輸出阻抗有關。

阻抗定義

在具有電阻、電感和電容的電路里,對交流電所起的阻礙作用叫做阻抗。阻抗常用Z表示。阻抗由電阻、感抗和容抗三者組成,但不是三者簡單相加。阻抗的單位是歐。在直流電中,物體對電流阻礙的作用叫做電阻,世界上所有的物質(zhì)都有電阻,只是電阻值的大小差異而已。電阻很小的物質(zhì)稱作良導體,如金屬等;電阻極大的物質(zhì)稱作絕緣體,如木頭和塑料等。還有一種介于兩者之間的導體叫做半導體,而超導體則是一種電阻值幾近于零的物質(zhì)。但是在交流電的領域中則除了電阻會阻礙電流以外,電容及電感也會阻礙電流的流動,這種作用就稱之為電抗,意即抵抗電流的作用。電容及電感的電抗分別稱作電容抗及電感抗,簡稱容抗及感抗。它們的計量單位與電阻一樣是歐姆,而其值的大小則和交流電的頻率有關系,頻率愈高則容抗愈小感抗愈大,頻率愈低則容抗愈大而感抗愈小。此外電容抗和電感抗還有相位角度的問題,具有向量上的關系式,因此才會說:阻抗是電阻與電抗在向量上的和。對于一個具體電路,阻抗不是不變的,而是隨著頻率變化而變化。在電阻、電感和電容串聯(lián)電路中,電路的阻抗一般來說比電阻大。也就是阻抗減小到最小值。在電感和電容并聯(lián)電路中,諧振的時候阻抗增加到最大值,這和串聯(lián)電路相反。

輸入阻抗

輸入阻抗是指一個電路輸入端的等效阻抗。在輸入端上加上一個電壓源U,測量輸入端的電流I,則輸入阻抗Rin就是U/I。你可以把輸入端想象成一個電阻的兩端,這個電阻的阻值,就是輸入阻抗。

輸入阻抗跟一個普通的電抗元件沒什么兩樣,它反映了對電流阻礙作用的大小。對于電壓驅(qū)動的電路,輸入阻抗越大,則對電壓源的負載就越輕,因而就越容易驅(qū)動,也不會對信號源有影響;而對于電流驅(qū)動型的電路,輸入阻抗越小,則對電流源的負載就越輕。因此,我們可以這樣認為:如果是用電壓源來驅(qū)動的,則輸入阻抗越大越好;如果是用電流源來驅(qū)動的,則阻抗越小越好(注:只適合于低頻電路,在高頻電路中,還要考慮阻抗匹配問題。)另外如果要獲取最大輸出功率時,也要考慮 阻抗匹配問題。

輸出阻抗

無論信號源或放大器還有電源,都有輸出阻抗的問題。輸出阻抗就是一個信號源的內(nèi)阻。本來,對于一個理想的電壓源(包括電源),內(nèi)阻應該為0,或理想電流源的阻抗應當為無窮大。輸出阻抗在電路設計最特別需要注意。

但現(xiàn)實中的電壓源,則不能做到這一點。我們常用一個理想電壓源串聯(lián)一個電阻r的方式來等效一個實際的電壓源。這個跟理想電壓源串聯(lián)的電阻r,就是(信號源/放大器輸出/電源)的內(nèi)阻了。當這個電壓源給負載供電時,就會有電流I從這個負載上流過,并在這個電阻上產(chǎn)生I×r的電壓降。這將導致電源輸出電壓的下降,從而限制了最大輸出功率(關于為什么會限制最大輸出功率,請看后面的“阻抗匹配”一問)。同樣的,一個理想的電流源,輸出阻抗應該是無窮大,但實際的電路是不可能的。

原文標題:高人總結,告訴你輸入輸出阻抗是這么回事?

文章出處:【微信公眾號:村田中文技術社區(qū)】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電阻
    +關注

    關注

    88

    文章

    5735

    瀏覽量

    178570
  • 電容
    +關注

    關注

    100

    文章

    6437

    瀏覽量

    158031
  • 電壓
    +關注

    關注

    45

    文章

    5757

    瀏覽量

    120971

原文標題:高人總結,告訴你輸入輸出阻抗是這么回事?

文章出處:【微信號:murata-eetrend,微信公眾號:murata-eetrend】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    示波器探頭1MΩ和50Ω輸入阻抗的選用

    今天給大家分享一下示波器1MΩ和50Ω輸入阻抗使用問題。打開示波器通道,會發(fā)現(xiàn)這里有1MΩ和50Ω的選擇。大家可能會疑惑,如果用無源探頭接上它,是應該選擇1MΩ還是50Ω?接下來帶大家一起學習一下
    的頭像 發(fā)表于 07-16 17:34 ?2014次閱讀
    示波器探頭1MΩ和50Ω<b class='flag-5'>輸入阻抗</b>的選用

    100MΩ輸入阻抗示波器探頭技術特性及應用解析

    本文介紹100MΩ輸入阻抗探頭的技術優(yōu)勢、參數(shù)及選型要點,強調(diào)其對高阻抗電路和高壓測量的精準性與可靠性。
    的頭像 發(fā)表于 07-15 17:41 ?620次閱讀

    普源示波器DHO824輸入阻抗設置的關鍵步驟技巧

    輸入阻抗設置方法、應用場景及注意事項,幫助用戶在高頻信號測量與精密電路調(diào)試實現(xiàn)最佳性能。 一、輸入阻抗的基本概念與設置邏輯 示波器的輸入阻抗
    的頭像 發(fā)表于 05-29 10:12 ?971次閱讀

    如何確保模擬示波器的輸入阻抗匹配?

    匹配 50 Ω。 示例: 信號源 → 50 Ω 傳輸線 → 50 Ω 示波器輸入。 3. 示波器設置驗證 菜單檢查: 在示波器設置確認輸入阻抗模式與預期一致。 自動校準: 使用示波器自帶的校準
    發(fā)表于 04-08 15:25

    《典型電子電路設計與測試》閱讀體驗

    。應用場景:適用于需要高輸入阻抗的場合,如傳感器信號放大。用于電壓跟隨器(緩沖器),用于阻抗匹配。 2. 反向放大電路電路結構:輸入信號接入
    發(fā)表于 02-23 14:01

    請問ADS1232/4輸入阻抗是多少?

    如題,ADS1234的輸入阻抗怎么從手冊上看出來,找了半天也沒找到,有個阻抗5k左右的信號(硅壓阻傳感器),不加跟隨器直接接到AD管腳行嗎?如果不行會有什么影響?
    發(fā)表于 02-11 08:29

    ADC的輸入阻抗能達到多大,輸入阻抗很大是否更容易受干擾?

    目前正在使用ADS7841,將輸入信號反接,輸入-2V電壓信號,將ADC的輸出轉(zhuǎn)換成電壓,大約有50mV,按理應該為0才正確啊。另外: 1、ADC的輸入阻抗能達到多大,輸入阻抗很大是
    發(fā)表于 01-14 07:56

    ADS1258的輸入阻抗是多少?

    想請問下ADS1258這款芯片的輸入阻抗是多少,我在手冊上看到差分輸入阻抗是65KΩ,單端的沒有看到。我用萬用表測量了下單端輸入和地之間的阻抗,大約25MΩ,這個就是單端的
    發(fā)表于 01-13 06:15

    ADS1299的輸入阻抗為多少?

    我用ADS1299采集誘發(fā)腦電信號。查手冊查不到芯片的輸入阻抗為多少?只查到DC input impedance的數(shù)值。 煩請TI工程師告知ADS1299的輸入阻抗數(shù)值和解釋下DC input impedance!謝謝??!THANKS!
    發(fā)表于 01-06 06:00

    ADS1298產(chǎn)品的輸入阻抗不符合行業(yè)標準怎么解決?

    使用的是標準YY0885,在輸入阻抗一項,要求輸入阻抗大于10M,測試過程是 1.在導聯(lián)間輸入5mV的正弦波信號,測量輸出信號幅值 2.在輸入端串入620k電阻和4.7nF并聯(lián)的阻容
    發(fā)表于 01-03 08:28

    ADS8863輸入阻抗如何計算?

    輸入阻抗。但ADS8863手冊沒有相應的input impedance參數(shù)和曲線。請問應該如何估算其值? 應如何綜合考慮ADC輸入端的抗混疊RC濾波電路和ADC內(nèi)部等效
    發(fā)表于 12-19 07:02

    請問ADS1256的差分輸入阻抗怎么測試?

    datasheet 里面的 差分輸入阻抗,分為兩種情況。 第一種是關閉buffer,此時的不同PGA的差分輸入最骯不同,但基本都在 KΩ的級別。 第二種是開啟buffer,此時的差分輸入阻抗達到 80M 想問下這兩種差分
    發(fā)表于 12-13 14:41

    使用ads1292采集心電時,什么原因會造成輸入阻抗減?。?/a>

    在使用ads1292采集心電時,做了一個demo板,進行測試,輸入阻抗達標; 之后由于考慮到解決靜電的問題,進行了大量的鋪銅,其中信號輸入走線被地包裹;再測輸入阻抗,不達標了(前端電路
    發(fā)表于 12-13 09:34

    提高網(wǎng)絡性能的阻抗優(yōu)化技巧

    電路布線過程,應盡量減少信號線和地線之間的距離,以減小信號線和參考地之間的電感。 避免信號線與高速或高頻信號線、電源線、邊沿、換層或阻抗轉(zhuǎn)換點等產(chǎn)生交叉,以減少干擾和損耗。 選擇合適
    的頭像 發(fā)表于 12-10 10:09 ?1303次閱讀

    影響ADS1298輸入阻抗的外圍電路/因素有哪些?

    請問您能幫忙分享一下影響ADS1298輸入阻抗的外圍電路/因素嗎,多謝!
    發(fā)表于 12-09 07:15