chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

避免PCB中出現(xiàn)串?dāng)_的方法

GLeX_murata_eet ? 來源:村田中文技術(shù)社區(qū) ? 作者:村田中文技術(shù)社區(qū) ? 2021-03-11 14:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在高速PCB設(shè)計(jì)的學(xué)習(xí)過程中,串?dāng)_是一個(gè)需要大家掌握的重要概念。它是電磁干擾傳播的主要途徑,異步信號線,控制線,和IO口走線上,串?dāng)_會使電路或者元件出現(xiàn)功能不正常的現(xiàn)象。

串?dāng)_(crosstalk)

指當(dāng)信號在傳輸線上傳播時(shí),因電磁耦合而對相鄰的傳輸線產(chǎn)生的不期望的電壓噪聲干擾。這種干擾是由于傳輸線之間的互感和互容引起的。PCB板層的參數(shù)、信號線間距、驅(qū)動端和接收端的電氣特性及線端接方式對串?dāng)_都有一定的影響。

克服串?dāng)_的主要措施是:

加大平行布線的間距,遵循3W規(guī)則;

在平行線間插入接地的隔離線;

減小布線層與地平面的距離。

3W規(guī)則

為了減少線間串?dāng)_,應(yīng)保證線間距足夠大,當(dāng)線中心間距不少于3倍線寬時(shí),則可保持70%的電場不互相干擾,稱為3W規(guī)則。如要達(dá)到98%的電場不互相干擾,可使用10W的間距。

注:在實(shí)際PCB設(shè)計(jì)中,3W規(guī)則并不能完全滿足避免串?dāng)_的要求。

避免PCB中出現(xiàn)串?dāng)_的方法

為避免PCB中出現(xiàn)串?dāng)_,工程師可以從PCB設(shè)計(jì)和布局方面來考慮,如:

1. 根據(jù)功能分類邏輯器件系列,保持總線結(jié)構(gòu)被嚴(yán)格控制。

2. 最小化元器件之間的物理距離。

3. 高速信號線及元器件(如晶振)要遠(yuǎn)離I/()互連接口及其他易受數(shù)據(jù)干擾及耦合影響的區(qū)域。

4. 對高速線提供正確的終端。

5. 避免長距離互相平行的走線布線,提供走線間足夠的間隔以最小化電感耦合。

6. 相臨層(微帶或帶狀線)上的布線要互相垂直,以防止層間的電容耦合。

7. 降低信號到地平面的距離間隔。

8. 分割和隔離高噪聲發(fā)射源(時(shí)鐘、I/O、高速互連),不同的信號分布在不同的層中。

9. 盡可能地增大信號線間的距離,這可以有效地減少容性串?dāng)_。

10. 降低引線電感,避免電路使用具有非常高阻抗的負(fù)載和非常低阻抗的負(fù)載,盡量使模擬電路負(fù)載阻抗穩(wěn)定在loQ~lokQ之間。因?yàn)楦咦杩沟呢?fù)載將增加容性串?dāng)_,在使用非常高阻抗負(fù)載的時(shí)候,由于工作電壓較高,導(dǎo)致容性串?dāng)_增大,而在使用非常低阻抗負(fù)載的時(shí)候,由于工作電流很大,感性串?dāng)_將增加。

11. 將高速周期信號布置在PCB酌內(nèi)層。

12. 使用阻抗匹配技術(shù),以保BT證信號完整性,防止過沖。

13. 注意對具有快速上升沿(tr≤3ns)的信號,進(jìn)行包地等防串?dāng)_處理,將一些受EFTlB或ESD干擾且未經(jīng)濾波處理的信號線布置在PCB的邊緣。

14. 盡量采用地平面,使用地平面的信號線相對于不使用地平面的信號線來說將獲得15~20dB的衰減。

15. 信號高頻信號和敏感信號進(jìn)行包地處理,雙面板中使用包地技術(shù)將獲得10~15dB的衰減。

16. 使用平衡線,屏蔽線或同軸線。

17. 對騷擾信號線和敏感線進(jìn)行濾波處理。

18. 合理設(shè)置層和布線,合理設(shè)置布線層和布線間距,減小并行信號長度,縮短信號層與平面層的間距,增大信號線間距,減小并行信號線長度(在關(guān)鍵長度范圍內(nèi)),這些措施都可以有效減小串?dāng)_。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23490

    瀏覽量

    409675
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    27441
  • 電場
    +關(guān)注

    關(guān)注

    2

    文章

    176

    瀏覽量

    20808

原文標(biāo)題:高速PCB設(shè)計(jì)的串?dāng)_知識你都掌握了嗎?

文章出處:【微信號:murata-eetrend,微信公眾號:murata-eetrend】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在線纜傳輸信號時(shí),靠近發(fā)射端處,相鄰線對之間因電磁干擾所產(chǎn)生的
    的頭像 發(fā)表于 06-23 17:35 ?234次閱讀

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線如何降低影響?

    在高速PCB設(shè)計(jì)中,信號完整性、、信號損耗等問題直接影響電路板的性能穩(wěn)定性。隨著5G通信、服務(wù)器、高速計(jì)算、汽車電子等行業(yè)對高頻、高速信號傳輸?shù)男枨笤黾樱绾蝺?yōu)化PCB布線以降低*
    的頭像 發(fā)表于 03-21 17:33 ?394次閱讀

    PCB走線,盲目拉線,拉了也是白拉!

    布置在阻抗控制層上,須避免其信號跨分割。 2、 布線竄擾控制 a) 3W原則釋義 線與線之間的距離保持3倍線寬。是為了減少線間,應(yīng)保證線間距足夠大,如果線中心距不少于3倍線寬時(shí),則可保持70
    發(fā)表于 03-06 13:53

    PCB設(shè)計(jì)距離一樣時(shí),你們知道電路板兩對過孔怎么擺最小嗎?

    的文章中,例如(鏈接《過孔的設(shè)計(jì)孔徑是真的很重要,但高速先生也是真的不關(guān)心》)描述了單對過孔自身的設(shè)計(jì)對性能的影響。那我們這篇文章就來講講如何做好兩個(gè)過孔之間的PCB這個(gè)老大難的問題哈。 相比于
    發(fā)表于 02-26 09:40

    ADC電路的怎么解決?

    ,ADC是SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數(shù)字信號處理之后再畫到顯示屏上顯示實(shí)時(shí)波形。 調(diào)試發(fā)現(xiàn)顯示的信號有,表現(xiàn)為某一路信號懸空之后,相鄰的那一路信號上就會出現(xiàn)噪聲。將采樣的時(shí)間延
    發(fā)表于 01-07 06:15

    TMUX1109切換通道后采樣,信號會出現(xiàn)怎么解決?

    我在使用TMUX1109+ADS1263做4通道采樣,采樣率1K。目前遇到的問題是TMUX1109切換通道后采樣,信號會出現(xiàn),但是我看TMUX1109的資料,這個(gè)芯片就是用來做ADC多通道采樣
    發(fā)表于 12-02 06:17

    使用TMUX1109做ADC差分同步采樣,出現(xiàn)了很嚴(yán)重的怎么解決?

    各位工程師好!我在使用TMUX1109做ADC差分同步采樣,現(xiàn)在出現(xiàn)了很嚴(yán)重的問題,我軟件是在每次通道切換完成后100us才開始采樣的,但是每個(gè)通道的波形始終有
    發(fā)表于 11-29 11:09

    ADS1263通道之間信號出現(xiàn)怎么解決?

    間隔為300us,經(jīng)測試發(fā)現(xiàn),每個(gè)通道之間的波形會出現(xiàn)相互,比如通道2,3為一組的差分信號,當(dāng)幅度稍大時(shí),通道4,5組成的差分輸入中也存在通道2,3一樣的波形,只是幅度比較小,麻煩各位幫我看下是哪里的問題。
    發(fā)表于 11-29 06:32

    DAC61416通道間出現(xiàn)的原因?怎么解決?

    在使用DAC61416輸出方波電壓時(shí),先在Toggle引腳輸入PWM信號,以便實(shí)現(xiàn)方波電壓輸出,但輸出電壓之前,每個(gè)通道先置零,且置零的時(shí)間不同,然后就出現(xiàn)通道間的;圖中是相鄰4通道波形,奇怪的是
    發(fā)表于 11-25 08:35

    博眼球還是真本事?參考平面不完整信號反而好

    的老演員1: 也可以從電磁場的角度來描述,繼續(xù)請出我們的老演員2: 那怎么做好傳輸線之間PCB設(shè)計(jì)呢,尤其更加敏感的微帶線。參
    發(fā)表于 11-11 17:27

    博眼球還是真本事?參考平面不完整信號反而好

    改善的設(shè)計(jì)方法據(jù)說有兩種:很多人知道的方法:信號線之間通過“包地”改善……幾乎只有高速先
    的頭像 發(fā)表于 11-11 17:26 ?548次閱讀
    博眼球還是真本事?參考平面不完整信號<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    PCB常見的15種電路效應(yīng),你知道幾種?

    的情況下。吊橋效應(yīng)可能導(dǎo)致信號、電磁干擾和信號失真或延遲等問題。減少吊橋效應(yīng)的措施合理規(guī)劃PCB布局,盡量保持信號線路的直線布置,避免出現(xiàn)
    的頭像 發(fā)表于 10-18 08:02 ?1115次閱讀
    <b class='flag-5'>PCB</b>常見的15種電路效應(yīng),你知道幾種?

    高頻電路設(shè)計(jì)中的問題

    在高頻電路的精密布局中,信號線的近距離平行布線往往成為引發(fā)“”現(xiàn)象的潛在因素。,這一術(shù)語描述的是未直接相連的信號線間因電磁耦合而產(chǎn)生的不期望噪聲信號,它如同電路中的隱形干擾源,
    的頭像 發(fā)表于 09-25 16:04 ?629次閱讀

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程中,一條信號線上的信號對相鄰信號線產(chǎn)生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據(jù)耦合類型和位置的不同,信號主要
    的頭像 發(fā)表于 09-12 08:08 ?2992次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    緩解ADC存儲器方法

    電子發(fā)燒友網(wǎng)站提供《緩解ADC存儲器方法.pdf》資料免費(fèi)下載
    發(fā)表于 09-06 10:15 ?0次下載
    緩解ADC存儲器<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>