在Versal ACAP中,同一個(gè)CLB內(nèi)同一列的LUT是可以級聯(lián)的,這是與前一代FPGA UltraScale+系列的一個(gè)顯著不同點(diǎn)。這里我們先看看Versal中LUT的結(jié)構(gòu),如下圖所示(圖片來源:Figure4, am005)。
可以看到,一個(gè)LUT6(6輸入LUT)是由4個(gè)LUT4(4輸入LUT)外加一些MUX(數(shù)據(jù)選擇器)共同構(gòu)成。同時(shí),LUT6有4個(gè)輸出端口。其中,prop端口只有在LUT用作進(jìn)位邏輯時(shí)使用,且在CLB外部不可見。用做6個(gè)輸入的邏輯函數(shù)發(fā)生器時(shí),輸出在O6端口;雙LUT5模式時(shí),輸出在O5_1和O5_2端口。同時(shí)還可以注意到,多了一個(gè)級聯(lián)端口cascade_in,該端口用于與前一級LUT的O6輸出相連接。級聯(lián)端口不需要手工連接,工具會自動判斷是否使用該端口。
我們看一個(gè)具體的案例,如下圖所示。輸入a為6bits,b為5bits,a/b分別執(zhí)行異或位縮減運(yùn)算(^a,^b),然后再將兩者結(jié)果執(zhí)行邏輯與。顯然a的異或位縮減運(yùn)算會占用一個(gè)LUT6,b的異或位縮減運(yùn)算與后續(xù)的與門共同消耗一個(gè)LUT6。
上述電路圖布線后打開Schematic視圖,鎖定其中的兩個(gè)LUT6,如下圖所示。
進(jìn)一步在Device視圖中可以看到具體的物理連接方式,如下圖所示。可以看到圖片下方的LUT由O6輸出,并連接到上方LUT的級聯(lián)端口。
再從時(shí)序角度看,這里我們設(shè)定時(shí)鐘頻率為600M,在時(shí)序報(bào)告中,可以看到這部分的延遲(兩個(gè)LUT之間的布線延遲)為0.019ns。整個(gè)設(shè)計(jì)的WNS為0.923ns。
同樣的設(shè)計(jì),如果在UltraScale+中執(zhí)行,結(jié)果如下圖所示,可以看到兩個(gè)LUT相距很遠(yuǎn),因?yàn)閁ltraScale+中的LUT是不支持級聯(lián)的,這就要消耗CLB外部的布線資源。
從時(shí)序角度看,這部分的延遲為0.205ns,顯然大了很多。
綜上所示,我們可以得出如下結(jié)論:
LUT的級聯(lián)可以有效降低關(guān)鍵路徑上的延遲,同時(shí)減少CLB外部布線資源的消耗。這對于緩解布線擁塞非常有利。還要注意的是這種級聯(lián)僅限于同一個(gè)CLB中的同一列LUT,且級聯(lián)方向由下至上,這意味著級聯(lián)所用到的布線資源都在CLB內(nèi)部,而不會消耗CLB外部布線資源。
編輯:jq
-
FPGA
+關(guān)注
關(guān)注
1650文章
22205瀏覽量
626798 -
LUT
+關(guān)注
關(guān)注
0文章
52瀏覽量
12984 -
CLB
+關(guān)注
關(guān)注
0文章
30瀏覽量
6279
原文標(biāo)題:物理可級聯(lián)的LUT到底有什么優(yōu)勢?
文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
【產(chǎn)品介紹】Altair SimLab可連接CAD的多物理場工作流

InGaP 級聯(lián)放大器 0.1–3 GHz skyworksinc

InGaP 級聯(lián)放大器 0.1–6 GHz skyworksinc

0.1 -7 GHz InGaP 級聯(lián)放大器 skyworksinc

Simcenter STAR-CCM+電磁學(xué):多物理場環(huán)境下快速、可擴(kuò)展的電磁分析工具

MIMXRT1176如何在MBDT中正確實(shí)現(xiàn)自定義LUT?
IP6162集成隔離通信 , 可級聯(lián)使用的光伏MPPT DC-DC太陽能電池板
ADS1298多片級聯(lián)最好采用什么方式級聯(lián)呢?
XILINX FPGA CLB單元之移位寄存器

ADS126x與ADS1256比較優(yōu)勢在哪里?
HD3SS6126用于USB3.0信號切換,是否可以級聯(lián)是用,最多可以級聯(lián)幾級?
ADS1298如何級聯(lián)成32通道?
CAN XL物理層揭秘(下):物理層組合與兼容性

評論