chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

智能跟蹤SoC驗證進(jìn)度的方法

VIBT_dputech ? 來源:大普微 ? 作者:大普微 ? 2021-03-28 10:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著芯片技術(shù)的不斷發(fā)展,特別是芯片工藝水平的提升,芯片規(guī)模越來越大,這也為芯片邏輯功能驗證帶來了很大的挑戰(zhàn)。如何保證產(chǎn)品上市時間(TimetoMarket),快速完成功能驗證和達(dá)成較高的覆蓋率,已成為驗證進(jìn)程管理的棘手問題。本文主要跟小伙伴們聊一聊智能跟蹤SoC驗證進(jìn)度的方法。

EDA工具兩大巨頭Synopsys和Cadence都有自己的驗證計劃工具,分別是Synopsys公司的VerificationPlanner和Cadence的vmanager,兩者各有千秋。今天我們主要針對的是Synopsys的層次化驗證計劃工具。該工具采用自定義的描述語言HVP(Hierarchical Verification Plan),層次化地描述驗證計劃,并在驗證計劃的實施過程中,通過測試數(shù)據(jù)結(jié)果,反標(biāo)回驗證計劃,根據(jù)產(chǎn)生相應(yīng)的狀態(tài)報告,可以有效地追蹤驗證的整個進(jìn)程。其基本流程如圖1所示。

3efeea52-8eb9-11eb-8b86-12bb97331649.png

圖1:HVP基本流程

該流程需要驗證人員首先編寫驗證計劃,驗證計劃通常需要Synopsys提供的另一種工具Verdi或DVE編輯HVP文件,或者直接采用office工具Excel編輯XML格式文件。在項目驗證計劃中會包含測試計劃、功能覆蓋率計劃、斷言覆蓋計劃、代碼覆蓋率計劃等等。下面將介紹HVP是如何編寫來映射我們上述提到的各種計劃的。

驗證計劃有自己的.hvp格式,如圖2 HVP描述示例。該文件可以比較容易的通過Verdi生成模板。

3f508cfe-8eb9-11eb-8b86-12bb97331649.png

圖2:HVP描述示例

當(dāng)然,如果你比較鐘愛Excel,那么可以用命令將hvp計劃文件轉(zhuǎn)換成XML格式:

hvpgenxls–planmy_plan.hvp –lca

這樣就可以用Excel打開生成的如my_plan.hvp.xml文件了,如圖3所示。

3fb2c6d0-8eb9-11eb-8b86-12bb97331649.png

圖3:ExcelXML格式驗證計劃

從圖3中可以看出,測試項填在feature列,分層計劃一方面就體現(xiàn)在feature是分級的,C列feature為B列的子feature。另一方面體現(xiàn)在plan可以include子plan,如圖4中include列即為myplan包含了cache_plan。帶有value關(guān)鍵字列表示測試項完成度情況,而帶有measure關(guān)鍵字列則表示對應(yīng)測試項如何衡量,也即我們所提的如代碼覆蓋率,功能覆蓋率,斷言覆蓋率了。如圖5中“measure snps.source”列中,group關(guān)鍵字表征功能覆蓋率,property關(guān)鍵字表征斷言覆蓋率,tree關(guān)鍵字則表征代碼覆蓋率。

4014d5dc-8eb9-11eb-8b86-12bb97331649.png

圖4:包含子plan示例

409408a2-8eb9-11eb-8b86-12bb97331649.png

圖5:包含代碼代碼覆蓋率、功能覆蓋率和斷言覆蓋率的plan示例

好了,我們的驗證計劃完成了,下一步就要開發(fā)測試用例并作回歸測試。所有測試用例運行完成后,仿真工具VCS會收集這些覆蓋率并輸出數(shù)據(jù)庫。此外,當(dāng)然我們也希望會收集測試用例是pass還是fail的信息,作為反標(biāo)信息的用戶自定義輸入信息。有了這些數(shù)據(jù),通過反標(biāo)工具就可以看到驗證報告了,運行如下命令:

hvpannotate –plan my_plan.hvp.xml –dir *.vdb –userdata *.hud

可以得到my_plan.hvp.ann.xml文件,類似如圖6所有的形式。

4125b0f4-8eb9-11eb-8b86-12bb97331649.png

圖6:反標(biāo)后的hvp計劃示例

寫到這里,我們的驗證工程師們確實被這種可視化的、自動化的驗證計劃管理驚艷到了。整個驗證跟蹤過程被自動化,既保證了跟蹤的準(zhǔn)確性,也避免了工程繁瑣的管理和手工勞動。重要的一點是,老大再問起驗得咋樣了,我們就可以以數(shù)據(jù)說話:“老大,就一個功能覆蓋點沒覆蓋到了,你看。”領(lǐng)導(dǎo)滿意的點點頭:“嗯,小伙子不錯,年輕有為!”

但是,我們的工程師們也注意到了,填寫功能覆蓋率計劃的時候,要從我們測試平臺中找出covergroup或coverpoint的層次路徑,如圖5中的group instance和group bin。這個可麻煩了,有沒有好的方法不去寫層次路徑,只寫coveragegroup和coverpoint名呢?這個難不倒我們的技術(shù)牛們,他們創(chuàng)造了一個新的HVP流程,如圖7所示。一個新的HVP模板如圖8所示,讓驗證人員只需要填寫class.covergroup[.coverpoint[.bin]]這樣格式的命名來表征當(dāng)前feature或子feature由哪個covergroup和coverpoint覆蓋測試,然后運行我們開發(fā)的工具xhvp,可以輸出最終的hvp文件和用Systemverilog語言描述的function coverage類聲明文件了。通過上述的步驟,我們的技術(shù)牛把function coverage的代碼都生成好了,對驗證人員真是無比的體貼,大大減輕驗證人員的負(fù)擔(dān)。當(dāng)然也大大提高驗證評審的效率,從而加快項目驗證進(jìn)度。

41b33c3a-8eb9-11eb-8b86-12bb97331649.png

圖7:新的HVP流程

4222b650-8eb9-11eb-8b86-12bb97331649.png

圖8:HVP模板計劃頁示例

至此,這套大殺器介紹完了,它在我們的DPU600芯片驗證中已經(jīng)被完美地使用。作為DapuStor業(yè)內(nèi)首創(chuàng)的智能存儲SoC芯片,基于最新的12nm FinFET工藝,即有業(yè)內(nèi)領(lǐng)先性能的SSD主控功能,還集成了可計算存儲,機器學(xué)習(xí)等高大上的特性,同時還擁有強大的功耗管理,晶體管數(shù)接近億級,這么多強大的功能,其驗證復(fù)雜度可想而知,得益于我們的HVP流程, DPU600芯片的邏輯驗證順利完成,而且一次流片量產(chǎn)成功,基于DPU600產(chǎn)品也即將面世,敬請期待哦!

原文標(biāo)題:芯片驗證管理,也能自動跟蹤!

文章出處:【微信公眾號:大普微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52509

    瀏覽量

    440846
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2927

    瀏覽量

    177960

原文標(biāo)題:芯片驗證管理,也能自動跟蹤!

文章出處:【微信號:dputech,微信公眾號:DapuStor】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【HarmonyOS 5】鴻蒙中進(jìn)度條的使用詳解

    【HarmonyOS 5】鴻蒙中進(jìn)度條的使用詳解 ##鴻蒙開發(fā)能力 ##HarmonyOS SDK應(yīng)用服務(wù)##鴻蒙金融類應(yīng)用 (金融理財# 一、HarmonyOS中Progress進(jìn)度條的類型
    的頭像 發(fā)表于 07-11 18:26 ?224次閱讀
    【HarmonyOS 5】鴻蒙中<b class='flag-5'>進(jìn)度</b>條的使用詳解

    同步電機在位置隨動系統(tǒng)中跟蹤誤差的分析與研究

    自主研發(fā)的無頭軋制多級傳動系統(tǒng)的模擬實驗臺上進(jìn)行了實驗驗證。實驗結(jié)果表明:該方法設(shè)計的系統(tǒng)控制精度明顯提高,可實現(xiàn)同步電機快速精確地跟蹤,位置跟蹤誤差小于PID控制算法的1/4,同時優(yōu)
    發(fā)表于 06-23 07:07

    Veloce Primo補全完整的SoC驗證環(huán)境

    0 1 ? 簡介?? SoC 設(shè)計團(tuán)隊的任務(wù)是在創(chuàng)建昂貴的生產(chǎn)掩膜之前完成完整的系統(tǒng)級驗證。這意味著徹底審核所有硬件模塊、這些模塊之間的所有交互以及為最終應(yīng)用創(chuàng)建的所有專用軟件,而且所有這些任務(wù)都要
    的頭像 發(fā)表于 06-12 14:39 ?619次閱讀
    Veloce Primo補全完整的<b class='flag-5'>SoC</b><b class='flag-5'>驗證</b>環(huán)境

    西門子利用AI來縮小行業(yè)的IC驗證生產(chǎn)率差距

    Questa One將集成電路(IC)驗證從被動反應(yīng)流程重新定義為智能的自優(yōu)化系統(tǒng)。 西門子數(shù)字化工業(yè)軟件推出了Questa? One智能驗證軟件組合,將連接性、數(shù)據(jù)驅(qū)動
    的頭像 發(fā)表于 05-27 14:34 ?202次閱讀

    西門子推出Questa One智能驗證解決方案

    西門子數(shù)字化工業(yè)軟件宣布推出 Questa One 智能驗證軟件產(chǎn)品組合,以人工智能(AI)技術(shù)賦能連接性、數(shù)據(jù)驅(qū)動方法和可擴(kuò)展性,突破集成電路 (IC)
    的頭像 發(fā)表于 05-13 18:19 ?607次閱讀

    概倫電子芯片封裝連接性驗證工具PadInspector介紹

    當(dāng)今時代人們對產(chǎn)品性能要求越來越高,SoC設(shè)計也隨之變得越來越復(fù)雜,由此導(dǎo)致SoC內(nèi)模塊數(shù)量呈指數(shù)級增長。不同于傳統(tǒng)設(shè)計方法,芯片封裝設(shè)計中的l/O pad配置規(guī)劃和封裝連接性驗證流程
    的頭像 發(fā)表于 04-22 09:59 ?313次閱讀
    概倫電子芯片封裝連接性<b class='flag-5'>驗證</b>工具PadInspector介紹

    新思科技推出全新硬件輔助驗證產(chǎn)品組合

    新思科技近日宣布,推出基于全新AMD Versal Premium VP1902自適應(yīng)系統(tǒng)級芯片(SoC)的HAPS原型驗證系統(tǒng),全新升級其業(yè)界領(lǐng)先的硬件輔助驗證(HAV)產(chǎn)品組合。
    的頭像 發(fā)表于 02-18 17:30 ?631次閱讀

    激光焊縫跟蹤器與傳統(tǒng)焊縫檢測方法的對比

    在焊接自動化的推動下,焊縫檢測技術(shù)逐漸成為焊接質(zhì)量控制的重要環(huán)節(jié)。傳統(tǒng)的焊縫檢測方法在一定程度上滿足了生產(chǎn)需求,但隨著工業(yè)應(yīng)用對精度和效率要求的提升,激光焊縫跟蹤器逐漸成為一種更具競爭力的解決方案。今天一起了解激光焊縫跟蹤器與傳
    的頭像 發(fā)表于 11-28 16:47 ?605次閱讀
    激光焊縫<b class='flag-5'>跟蹤</b>器與傳統(tǒng)焊縫檢測<b class='flag-5'>方法</b>的對比

    視頻目標(biāo)跟蹤從0到1,概念與方法

    視覺目標(biāo)跟蹤的挑戰(zhàn)和算法模型,最后,我們將介紹最流行的基于深度學(xué)習(xí)的目標(biāo)跟蹤方法,包括MDNET,GOTURN,ROLO等。本文希望你
    的頭像 發(fā)表于 11-20 01:06 ?910次閱讀
    視頻目標(biāo)<b class='flag-5'>跟蹤</b>從0到1,概念與<b class='flag-5'>方法</b>

    soc技術(shù)在智能設(shè)備中的應(yīng)用

    隨著科技的飛速發(fā)展,系統(tǒng)級芯片(System on Chip,簡稱SOC)技術(shù)已經(jīng)成為智能設(shè)備領(lǐng)域的核心驅(qū)動力。SOC技術(shù)將處理器、存儲器、輸入輸出接口等多種功能集成在一個芯片上,極大地提高了
    的頭像 發(fā)表于 11-10 09:13 ?1359次閱讀

    SOC芯片在人工智能中的應(yīng)用

    人工智能技術(shù)正在改變我們的生活和工作方式。從智能手機的語音助手到復(fù)雜的自動駕駛汽車,AI技術(shù)的應(yīng)用無處不在。SOC芯片作為實現(xiàn)這些技術(shù)的關(guān)鍵硬件,集成了處理器、存儲器、輸入/輸出接口等多種功能,為
    的頭像 發(fā)表于 10-31 15:44 ?2666次閱讀

    解鎖SoC “調(diào)試”挑戰(zhàn),開啟高效原型驗證之路

    的需求。因此,高效的調(diào)試(Debugging)手段在原型驗證中顯得尤為重要。今天,我們將探討設(shè)計調(diào)試的常見方法,涵蓋從簡單到復(fù)雜的多種調(diào)試。1.原型驗證為什么重要
    的頭像 發(fā)表于 10-09 08:04 ?1133次閱讀
    解鎖<b class='flag-5'>SoC</b> “調(diào)試”挑戰(zhàn),開啟高效原型<b class='flag-5'>驗證</b>之路

    高抗噪性 電壓跟蹤

    電壓跟蹤
    jf_30741036
    發(fā)布于 :2024年09月29日 19:26:44

    避免智能手機應(yīng)用 SOC 跳變的 TI 監(jiān)測計方法應(yīng)用說明

    電子發(fā)燒友網(wǎng)站提供《避免智能手機應(yīng)用 SOC 跳變的 TI 監(jiān)測計方法應(yīng)用說明.pdf》資料免費下載
    發(fā)表于 09-12 10:49 ?0次下載
    避免<b class='flag-5'>智能</b>手機應(yīng)用 <b class='flag-5'>SOC</b> 跳變的 TI 監(jiān)測計<b class='flag-5'>方法</b>應(yīng)用說明

    光學(xué)跟蹤器接口連接方法有哪些

    光學(xué)跟蹤器是一種用于測量和跟蹤物體位置和運動的設(shè)備,廣泛應(yīng)用于航空航天、軍事、機器人、虛擬現(xiàn)實等領(lǐng)域。光學(xué)跟蹤器接口連接方法是指將光學(xué)跟蹤
    的頭像 發(fā)表于 08-29 18:26 ?1043次閱讀