chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

對ZYNQ芯片架構的理解談談個人體會

FPGA之家 ? 來源:嵌入式大雜燴 ? 作者:嵌入式大雜燴 ? 2021-04-02 17:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

[導讀] 基于ZYNQ實現(xiàn)復雜嵌入式系統(tǒng)非常便利,其應用領域也越來越廣泛,本文來從對ZYNQ芯片架構的理解來談談個人體會。

俯瞰zynq

575ae1b0-92eb-11eb-8b86-12bb97331649.png

ZYNQ主要由兩大部分組成:

處理系統(tǒng)PS(Processing System):上圖左上部分即是PS部分,包括:

同構雙核ARM Cortex A9的對稱多處理器 (Symmetric Multi-Processing,SMP)

豐富的外設,2×SPI,2×I2C,2×CAN,2×UART,2×SDIO,2×USB,2×GigE,GPIO

靜態(tài)存儲控制器:Quad-SPI,NAND,NOR

動態(tài)存儲控制器:DDR3,DDR2,LPDDR2

編程邏輯PL(Programmable logic):兼容賽靈思7系列FPGA

基于Artix的芯片:Z-7010以及Z-7020

基于Kintex的芯片:Z-7030以及Z-7045

ZYNQ處理系統(tǒng)端PS所有的外設都連接在AMBA(Advanced Microcontroller Bus Architecture)總線,而基于FPGA設計的IP則可以通過AXI接口掛載在AMBA總線上,從而實現(xiàn)內部各組件的互聯(lián)互通。這里涉及到兩個概念:

AMBA總線,熟悉ARM架構的朋友應該都大致了解, AMBA是ARM公司的注冊商標。是一種用于片上系統(tǒng)(SoC)設計中功能塊的連接和管理的開放標準片上互連規(guī)范。它促進了具有總線結構及多控制器或組件的多核處理器設計開發(fā)。自成立以來,AMBA已廣為應用,遠遠超出了微控制器設備領域。如今,AMBA已廣泛用于各種ASIC和SoC部件,包括在現(xiàn)代便攜式移動設備中使用的應用處理器。

高級可擴展接口AXI(Advanced eXtensible Interface):是ARM公司AMBA 3.0 和AMBA 4.0規(guī)范的一部分,是并行高性能,同步,高頻,多主機,多從機通訊接口,主要設計用于片上通訊。為啥說AXI是AMBA的一部分,看看下面兩個圖就可以比較清晰的了解。

5799121e-92eb-11eb-8b86-12bb97331649.png

57d108ae-92eb-11eb-8b86-12bb97331649.png

ZYNQ的高度靈活性靈活的PS端IO復用Multiplexed I/O (MIO):PS端外設IO復用,這是什么概念呢?前面介紹了ZYNQ主要分PS/PL兩大組成模塊,PS端前面介紹的外設如USB/CAN/GPIO/UART等都必要需要引腳與外界打交道,這里所謂的復用與常見的單片機、處理器里引腳復用的概念一樣。但是(這里劃重點),ZYNQ具有高達54個PS引腳支持MIO,MIO具有非常高的靈活度以達到靈活配置,這給硬件設計、PCB布板帶來了極大的便利!,MIO的配置利用vivado軟件可以實現(xiàn)靈活配置,如下圖所示。

580182a4-92eb-11eb-8b86-12bb97331649.png

硬件工程師往往發(fā)現(xiàn)對一個復雜的系統(tǒng)的布局布線,常常會很困難,也常因為不合理的布局布線而陷入EMC深坑。ZYNQ的IO引腳高度靈活性,無疑在電路設計方面提供極大的方便,可實現(xiàn)非常靈活的PCB布局布線。從而在EMC性能改善方面帶來了很大便利。

靈活的PS-PL互連接口Extended Multiplexed I/O (EMIO) :擴展MIO,如果想通過PS來訪問PL又不想浪費AXI總線時,就可以通過EMIO接口來訪問PL。54個I/O中,其中一部分只能用于MIO,大部分可以用于MIO或EMIO,少量引腳只能通過EMIO訪問。

58243aa6-92eb-11eb-8b86-12bb97331649.png

如上圖,比如I2C0則可以通過EMIO映射到PL端的引腳輸出,這無疑又增加了更多的靈活性!

PS-PL接口HP0-HP3:如上架構圖中AXI high-performance slave ports (HP0-HP3) 實現(xiàn)了PS-PL的接口

可配置的32位或64位數(shù)據(jù)寬度

只能訪問片上存儲器OCM(On chip memory)和DDR

AXI FIFO接口(AFI)利用1KB FIFOs來緩沖大數(shù)據(jù)傳輸

PS-PL接口GP0-GP1:如上架構圖中AXI general-purpose ports

兩個PS主接口連接到PL的兩個從設備

32位數(shù)據(jù)寬度

一個連接到CPU內存的64位加速器一致端口ACP)AXI從接口,ACP 是 SCU (一致性控制單元)上的一個 64 位從機接口,實現(xiàn)從 PL 到 PS 的異步 cache 一致性接入點。ACP 是可以被很多 PL 主機所訪問的,用以實現(xiàn)和 APU 處理器相同的方式訪問存儲子系統(tǒng)。這能達到提升整體性能、改善功耗和簡化軟件的效果。ACP 接口的表現(xiàn)和標準的 AXI 從機接口是一樣的,支持大多數(shù)標準讀和寫的操作而不需要在 PL 部件中加入額外的一致性操作。

DMA, 中斷, 事件信號

處理器事件總線信號事件信息到CPU

PL外設IP中斷到PS通用中斷控制器(GIC)

四個DMA通道RDY/ACK信號

擴展多路復用I/O (EMIO)允許PS外設端口訪問PL邏輯和設備I/O引腳。

時鐘以及復位信號:

四個PS時鐘帶使能控制連接到PL

四個PS復位信號連接到PL

靈活的時鐘系統(tǒng)PS時鐘源:

PS端具有4個外部時鐘源引腳

PS端具有3個PLL時鐘模塊

PS端具有4個時鐘源可輸出到PL

PL端具有7個時鐘源

PL端時鐘源域相對PS端不同

PL端時鐘可靈活來自PL端外部引腳,因為FPGA的硬可編程性,完全靈活配置

也可使用PS端的4個時鐘源

注意

PL和PS之間的時鐘同步是由PS端處理

PL不能提供時鐘給PS使用

豐富的IP庫Zynq 是一種SoC,具有大量的標準 IP,這些部件不再需要重新設計而直接可用。以這樣的方式提升了設計抽象層級,加上重用預先測試和驗證過的部件,開發(fā)將被加速,而成本則可以降低。就像常說的:“ 為什么要重新發(fā)明輪子呢?”。

Vivado內置了大量的IP可供使用,比如數(shù)學計算IP,信號處理IP、圖像視頻處理IP,通信互連(以太網(wǎng)、DDS、調制、軟件無線電、錯誤校驗)、處理器IP(MicroBlaze等)、甚至人工智能算法IP。

比如信號處理IP,由于采用FPGA硬邏輯實現(xiàn)信號處理無需CPU計算,對于實現(xiàn)復雜的信號運算(比如實現(xiàn)一個非常高階的FIR濾波、多點FFT計算)具有非常大優(yōu)勢。

5845cc0c-92eb-11eb-8b86-12bb97331649.png

雙ARM硬核處理器如架構圖,ZYNQ內置了雙ARM Cortex-A9硬核,對軟件設計提供了極大的靈活性,在該處理器上可運行Linux,Android等復雜的操作系統(tǒng),相比常規(guī)FPGA嵌軟核IP的做法具有更強大的運算處理能力,你可能會說其處理器的運算能力相比時下的其他ARM芯片或稍有不足,但基本能滿足常規(guī)的醫(yī)療、工業(yè)領域等嵌入式系統(tǒng)應用需求。

PL/PS的有機結合通過前面的簡要分析介紹,不難發(fā)現(xiàn)PL可編程硬件邏輯及處理器單元的結合做的非常好。

PL端:可設計出高靈活的外設系統(tǒng),同時可編程硬件邏輯電路,可實現(xiàn)真正的硬并行處理、硬實時系統(tǒng)

PS端:PL端與PS的有機結合,有可實現(xiàn)對這種高靈活、硬并行、硬實時處理系統(tǒng)實現(xiàn)集中軟件管理

試想,如果一個系統(tǒng)需要實現(xiàn)硬實時、硬并行,復雜外設互連系統(tǒng):

或許會采用多微控制器(比如單片機)+處理器方案,微處理器實現(xiàn)實時需求,處理器運行Linux實現(xiàn)上層業(yè)務邏輯的方式。

或者采用FPGA+處理器來實現(xiàn)。

這兩種方案技術復雜度都非常高,硬件電路PCB設計比較復雜,軟件開發(fā)以及維護也會增加復雜度。而ZYNQ則可以很好的解決此類系統(tǒng)設計需求,真正做到system on chip,這也是SOC的一個很好的體現(xiàn)。

總結一下ZYNQ這種高度靈活性,豐富的外設,豐富的IP庫,以及vivado強大易用的開發(fā)環(huán)境,對使用ZYNQ進行嵌入式系統(tǒng)設計帶來了非常多優(yōu)勢。

原文標題:從ZYNQ芯片架構談談其為何如此誘人

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20081

    瀏覽量

    243603
  • FPGA
    +關注

    關注

    1650

    文章

    22217

    瀏覽量

    627788
  • 芯片
    +關注

    關注

    462

    文章

    53239

    瀏覽量

    455034
  • 嵌入式
    +關注

    關注

    5177

    文章

    19997

    瀏覽量

    325273

原文標題:從ZYNQ芯片架構談談其為何如此誘人

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    ZYNQ PS與PL數(shù)據(jù)交互方式

    ZYNQ SoC 的 PS (Processing System) 和 PL (Programmable Logic) 之間的數(shù)據(jù)交互是系統(tǒng)設計的核心。
    的頭像 發(fā)表于 10-15 10:33 ?193次閱讀
    <b class='flag-5'>ZYNQ</b> PS與PL數(shù)據(jù)交互方式

    RTthread怎么加載zynq的支持包?

    RTthread有xilinx zynq芯片支持包了么,SDK管理器里面怎么下載ZYNQ的支持包呢?求助
    發(fā)表于 09-23 06:05

    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構架構下的智能邊緣計算標桿

    璞致電子推出PZ-ZU15EG-KFB異構計算開發(fā)板,搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四核ARM Cortex-A53、雙核Cortex-R5F
    的頭像 發(fā)表于 07-22 09:47 ?518次閱讀
    【PZ-ZU15EG-KFB】——<b class='flag-5'>ZYNQ</b> UltraScale + 異構<b class='flag-5'>架構</b>下的智能邊緣計算標桿

    CH367連接zynq問題

    通過四線SPI連接CH367和zynq時,CH367使用CH367StreamSPI函數(shù)設置為四線模式,然后設置SDI為MISO,SDX為MOSI,SCS和SCL為片選和時鐘
    發(fā)表于 07-03 10:10

    【「算力芯片 | 高性能 CPU/GPU/NPU 微架構分析」閱讀體驗】+NVlink技術從應用到原理

    工作者身份的轉變期),便對這項技術深深癡迷,但當時主流的RTX20系列,需要2080級別以上的才支持,鑒于個人實力,便將目光放在了9系卡上,這也就是「算力芯片 | 書中講的pascal架構的第一代
    發(fā)表于 06-18 19:31

    芯片架構設計的關鍵要素

    芯片架構設計的目標是達到功能、性能、功耗、面積(FPA)的平衡。好的芯片架構能有效提升系統(tǒng)的整體性能,優(yōu)化功耗,并確保在成本和時間的限制下完成設計任務。
    的頭像 發(fā)表于 03-01 16:23 ?1119次閱讀

    zynq通過什么接口去控制DLP?

    我是用ZYNQ控制DLP,DLP的投影,給sensor采集。我的問題是zynq通過什么接口去控制DLP。DLP和sensor沒有物理連接,sensor會直接拍DLP的投影
    發(fā)表于 02-21 06:56

    簡要分析HBM人體放電模型

    HBM是 Human-Body Model的簡稱,即我們所熟知的ESD靜電放電里的人體放電模型,表征芯片的抗靜電能力,電子工程師都知道這個參數(shù)越高代表芯片的抗靜電能力越強。但是不同芯片
    的頭像 發(fā)表于 02-14 14:25 ?1321次閱讀
    簡要分析HBM<b class='flag-5'>人體</b>放電模型

    如何理解芯片設計中的IP

    本文主要介紹如何理解芯片設計中的IP 在芯片設計中,IP(知識產權核心,Intellectual Property Core)是指在芯片設計中采用的、已經(jīng)開發(fā)好的功能模塊、設計或技術,
    的頭像 發(fā)表于 02-08 10:43 ?1752次閱讀

    聯(lián)發(fā)科與NVIDIA合作 為NVIDIA 個人AI超級計算機設計NVIDIA GB10超級芯片

    聯(lián)發(fā)科近日宣布與NVIDIA合作設計NVIDIA GB10 Grace Blackwell超級芯片,將應用于NVIDIA 的個人AI超級計算機NVIDIA? Project DIGITS。 聯(lián)發(fā)科在
    的頭像 發(fā)表于 01-07 16:26 ?778次閱讀

    Zynq UltraScale+ MPSoC數(shù)據(jù)手冊

    電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊.pdf》資料免費下載
    發(fā)表于 12-30 14:37 ?3次下載

    《大話芯片制造》閱讀體會分享_1

    ,本人從事著芯片設計的主職業(yè),從高層次描述電路的架構、模塊功能、總線接線等內容,對芯片如何制造一直充滿著好奇。 眾所周知,半導體是先進技術產品,制造他們的半導體工程本身就可以說是凝聚先進生產力、先進技術
    發(fā)表于 12-25 20:59

    基于risc-v架構芯片與linux系統(tǒng)兼容性討論

    一直對基于RISC-V架構芯片與Linux系統(tǒng)的兼容性比較感興趣,查了各種資料,眾說紛紜,在此整理一下學習內容,以備后用。這個復雜而重要的話題,涉及多個方面的考量。下面談談我的學習總結
    發(fā)表于 11-30 17:20

    深入理解 Llama 3 的架構設計

    最新的自然語言處理(NLP)技術和深度學習算法,旨在提供更加自然、流暢和智能的對話體驗。 1. 核心組件 Llama 3的架構設計可以分為以下幾個核心組件: 1.1 預處理模塊 預處理模塊負責將原始文本數(shù)據(jù)轉換為模型可以理解的格式。這包括文本清洗
    的頭像 發(fā)表于 10-27 14:41 ?1541次閱讀

    ZYNQ核心板學習筆記

    此款開發(fā)板使用的是 Xilinx 公司的 Zynq7000 系列的芯片,型號為 XC7Z020-2CLG484I,484 個引腳的 FBGA 封裝。
    的頭像 發(fā)表于 10-24 18:08 ?3517次閱讀
    <b class='flag-5'>ZYNQ</b>核心板學習筆記