chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談RTL設(shè)計風格及Verilog編碼規(guī)范

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-06-12 17:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、同步設(shè)計

1.1 時鐘的同步設(shè)計

關(guān)注問題:

(1)設(shè)計中盡可能使用單時鐘和單時鐘邊沿觸發(fā)

(2)不要使用例如“與”“或”門這些基本單元來生成RS鎖存或者FF

(3)不要在組合邏輯中引入反饋電路

在HDL設(shè)計中使用同步設(shè)計思想以及邏輯綜合工具。使用異步時鐘會讓更加精確的時序約束變得困難,因此,盡可能利用單個時鐘和單邊沿。(使用單個時鐘在多數(shù)設(shè)計中很難實現(xiàn),在設(shè)計中盡量減少時鐘數(shù)量以減輕分析的復(fù)雜度)

盡管可以使用基本門來實現(xiàn)RS或FF,但時序分析工具會把它視作對組合電路的反饋,如果無法避免,則需要使用set_disable_timing設(shè)置來避免時序分析期間反饋環(huán)路的影響。

避免在內(nèi)部電路生成異步時鐘,如果需要生成這樣的時鐘,那么推薦在生成時鐘的FF輸出端使用create_clock來指定時鐘。

避免反饋跨越異步復(fù)位,同樣的,避免使用門控時鐘和門控復(fù)位。

二、 復(fù)位問題

2.1 使用異步復(fù)位作為初始的復(fù)位

關(guān)注問題:

(1)使用同步復(fù)位電路可能會導致綜合器生成無法正確復(fù)位的電路,同時,同步復(fù)位會在數(shù)據(jù)路徑引入復(fù)位信號(延遲讓時序變得困難),在多時鐘系統(tǒng)中可能需要計數(shù)器來保證復(fù)位信號寬度。但同步復(fù)位并不是完全沒有優(yōu)點,比如,保證系統(tǒng)是完全同步的,可以濾除掉復(fù)位信號的一些小毛刺,同步復(fù)位需要更少的觸發(fā)器等等,這些問題整理詳細文章討論。

(2)使用異步復(fù)位對寄存器進行初始的復(fù)位會更加安全

(3)除了復(fù)位功能外,復(fù)位/置位的引腳不要用作它途

(4)在同一個復(fù)位線路上禁止同時使用同步復(fù)位和異步復(fù)位

(5)一個FF盡量不使用異步復(fù)位和異步置位

異步復(fù)位示例:

always結(jié)構(gòu)僅會由時鐘上升沿以及低有效的復(fù)位信號觸發(fā)

always @(posedge CLK or negedge RST_X) if (!RST_X) Q 《= 1‘b0; else Q 《= DATA;

請注意上面表述的是初始復(fù)位(Initial reset)推薦使用異步復(fù)位。異步復(fù)位的時序分析比較困難,因為時序路徑會被切斷,從而沒有考慮到B的復(fù)位輸入到寄存器B的輸出Q的時序。同時,A的輸出到B異步復(fù)位的的時序也不會被分析。

2.2 復(fù)位問題

注意問題:

(1)不要在復(fù)位路徑引入邏輯電路

例:

reg[4:0] count; wire REN_X,EN_X,count32_x,ctl_x; assign count32_x = ~(& count) | ctl_x; assign REN_X = EN_X | count32_x; always @( posedge CLK or negedge REN_X ) if(REN_X == 1’b0) Q 《= 1‘b0; else Q 《= D;

當組合邏輯產(chǎn)生復(fù)位信號時,由于優(yōu)化的原因,使能信號可能會和FF分離,并且不排除危險信號驅(qū)動復(fù)位信號的可能性(FF可能會以意外的時序復(fù)位)。如上圖所示,即使在RTL描述中的FF復(fù)位信號前插入了使能邏輯,也可能會發(fā)生這種情況。并且一旦發(fā)生這種問題,很難排查??偠灾?,設(shè)計電路不要總依賴綜合工具的優(yōu)化。

2.2.1 噪聲,毛刺

復(fù)位信號不排除會被噪聲干擾,產(chǎn)生一些毛刺,因此,推薦使用濾波,但引入濾波也不是必須的,視情況而定。下圖是高有效復(fù)位的濾波電路

如果是低有效復(fù)位?

濾波波形原理:

2.2.2 亞穩(wěn)態(tài)問題

以低有效異步復(fù)位為例,如果復(fù)位信號在時鐘沿釋放(或附近),不滿足Recovery Time以及Removal Time,會出現(xiàn)亞穩(wěn)態(tài),所謂復(fù)位恢復(fù)時間就是,復(fù)位釋放的時間距離時鐘沿(上升沿)的時間,復(fù)位移除時間就是,復(fù)位釋放的時間距離時鐘沿(上升沿)的時間。和數(shù)據(jù)建立時間保持時間一樣,都要滿足一定的時序要求。這是需要關(guān)注的問題。

2.2.3 同步器/異步復(fù)位同步釋放

module async_resetFFstyle2 ( output reg rst_n, input clk, asyncrst_n); reg rff1; always @(posedge clk or negedge asyncrst_n) if (!asyncrst_n) {rst_n,rff1} 《= 2’b0; else {rst_n,rff1} 《= {rff1,1‘b1}; endmodule

外部的復(fù)位信號進入推薦使用異步復(fù)位同步釋放,下面是代碼綜合出的電路圖,這種設(shè)計有它的優(yōu)勢。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • RS
    RS
    +關(guān)注

    關(guān)注

    3

    文章

    140

    瀏覽量

    111034
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4921

    瀏覽量

    72187
  • 同步器
    +關(guān)注

    關(guān)注

    1

    文章

    117

    瀏覽量

    15416
  • 綜合器
    +關(guān)注

    關(guān)注

    0

    文章

    12

    瀏覽量

    6640

原文標題:RTL設(shè)計風格及Verilog編碼規(guī)范(一)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    RTL級機器人電機控制器的FPGA設(shè)計

    借助Verilog,在FPGA中實現(xiàn)了帶編碼器的兩臺電機的電機控制系統(tǒng)的RTL級設(shè)計。
    的頭像 發(fā)表于 07-07 14:01 ?2251次閱讀
    <b class='flag-5'>RTL</b>級機器人電機控制器的FPGA設(shè)計

    FPGA Verilog HDL語法之編譯預(yù)處理

    Verilog HDL語言和C語言一樣也提供了編譯預(yù)處理的功能?!熬幾g預(yù)處理”是Verilog HDL編譯系統(tǒng)的一個組成部分。Verilog HDL語言允許在程序中使用幾種特殊的命令(它們不是一般
    的頭像 發(fā)表于 03-27 13:30 ?893次閱讀
    FPGA <b class='flag-5'>Verilog</b> HDL語法之編譯預(yù)處理

    英諾達推出RTL功耗優(yōu)化工具

    英諾達(成都)電子科技有限公司隆重推出芯片設(shè)計早期RTL級功耗優(yōu)化工具—EnFortius RTL Power Explorer(ERPE),該工具可以高效、全面地在RTL設(shè)計階段進行功耗優(yōu)化機會
    的頭像 發(fā)表于 03-20 17:06 ?775次閱讀

    淺談Verilog和VHDL的區(qū)別

    Verilog和VHDL是兩種廣泛使用的硬件描述語言(HDL),它們用于描述和模擬數(shù)字電路系統(tǒng)的行為和結(jié)構(gòu)。這兩種語言的主要作用是幫助工程師設(shè)計、仿真和驗證集成電路(IC)和系統(tǒng)級芯片(SoC)中的硬件模塊。
    的頭像 發(fā)表于 02-17 14:20 ?2107次閱讀
    <b class='flag-5'>淺談</b><b class='flag-5'>Verilog</b>和VHDL的區(qū)別

    Verilog 與 ASIC 設(shè)計的關(guān)系 Verilog 代碼優(yōu)化技巧

    Verilog與ASIC設(shè)計的關(guān)系 Verilog作為一種硬件描述語言(HDL),在ASIC設(shè)計中扮演著至關(guān)重要的角色。ASIC(Application Specific Integrated
    的頭像 發(fā)表于 12-17 09:52 ?1320次閱讀

    Verilog 測試平臺設(shè)計方法 Verilog FPGA開發(fā)指南

    Verilog測試平臺設(shè)計方法是Verilog FPGA開發(fā)中的重要環(huán)節(jié),它用于驗證Verilog設(shè)計的正確性和性能。以下是一個詳細的Verilog測試平臺設(shè)計方法及
    的頭像 發(fā)表于 12-17 09:50 ?1395次閱讀

    Verilog與VHDL的比較 Verilog HDL編程技巧

    Verilog 與 VHDL 比較 1. 語法和風格 VerilogVerilog 的語法更接近于 C 語言,對于有 C 語言背景的工程師來說,學習曲線較平緩。它支持結(jié)構(gòu)化編程,代
    的頭像 發(fā)表于 12-17 09:44 ?2343次閱讀

    ADS1281 PCM編碼規(guī)范應(yīng)該在哪里找?

    的是,根據(jù)文檔M0是符合PCM編碼的,請問這個PCM編碼規(guī)范應(yīng)該在哪里找?或者它是符合怎么樣的規(guī)范。如何解碼 解碼公式1生成的yn也是符合PCM編碼
    發(fā)表于 12-05 08:33

    FPGA編碼風格介紹

    組合邏輯環(huán)路(Combinational Loops):指組合邏輯的輸出信號不經(jīng)過任何時序邏輯電路(FF等),而直接反饋到輸入節(jié)點,從而構(gòu)成的電路環(huán)路。
    的頭像 發(fā)表于 11-15 10:49 ?802次閱讀
    FPGA<b class='flag-5'>編碼</b><b class='flag-5'>風格</b>介紹

    如何自動生成verilog代碼

    介紹幾種自動生成verilog代碼的方法。
    的頭像 發(fā)表于 11-05 11:45 ?1328次閱讀
    如何自動生成<b class='flag-5'>verilog</b>代碼

    Verilog硬件描述語言參考手冊

    一. 關(guān)于 IEEE 1364 標準二. Verilog簡介三. 語法總結(jié)四. 編寫Verilog HDL源代碼的標準五. 設(shè)計流程
    發(fā)表于 11-04 10:12 ?4次下載

    system verilog語言簡介

    ICer需要System Verilog語言得加成,這是ICer深度的表現(xiàn)。
    發(fā)表于 11-01 10:44 ?0次下載

    RTL8192CU驅(qū)動

    RTL8192CU驅(qū)動,支持WINXP/7/10
    發(fā)表于 10-29 10:17 ?5次下載

    Verilog HDL的基礎(chǔ)知識

    本文繼續(xù)介紹Verilog HDL基礎(chǔ)知識,重點介紹賦值語句、阻塞與非阻塞、循環(huán)語句、同步與異步、函數(shù)與任務(wù)語法知識。
    的頭像 發(fā)表于 10-24 15:00 ?1460次閱讀
    <b class='flag-5'>Verilog</b> HDL的基礎(chǔ)知識

    如何利用Verilog-A開發(fā)器件模型

    Verilog-A對緊湊型模型的支持逐步完善,在模型的實現(xiàn)上扮演越來越重要的角色,已經(jīng)成為緊湊模型開發(fā)的新標準。而且Verilog-A能夠在抽象級別和應(yīng)用領(lǐng)域中擴展SPICE建模和仿真功能,因此學會
    的頭像 發(fā)表于 10-18 14:16 ?1985次閱讀
    如何利用<b class='flag-5'>Verilog</b>-A開發(fā)器件模型