chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

英諾達推出RTL功耗優(yōu)化工具

英諾達EnnoCAD ? 來源:英諾達EnnoCAD ? 2025-03-20 17:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

英諾達(成都)電子科技有限公司隆重推出芯片設(shè)計早期RTL級功耗優(yōu)化工具—EnFortius RTL Power Explorer(ERPE),該工具可以高效、全面地在RTL設(shè)計階段進行功耗優(yōu)化機會的分析和探索,幫助設(shè)計師最大程度地減少芯片的功耗。ERPE產(chǎn)品也即將在本月27、28號舉行的IIC Shanghai亮相,歡迎您在現(xiàn)場體驗試用。

RTL階段功耗優(yōu)化:芯片能效提升的關(guān)鍵

在當(dāng)代大規(guī)模集成電路設(shè)計中,隨著芯片設(shè)計的復(fù)雜性指數(shù)級增加,使得功耗在整個IC設(shè)計流程中更加難以駕馭。功耗優(yōu)化在芯片設(shè)計階段考慮越早收益越高,相較于后期物理設(shè)計或制造階段,RTL層級的高抽象性為設(shè)計者提供了全局視角,使其能夠在微架構(gòu)層面系統(tǒng)性地消除冗余功耗,同時避免后期迭代中高昂的修正代價,顯著提升了設(shè)計中功耗收斂的效率。因此,RTL階段的功耗優(yōu)化已成為決定芯片能效與成本的核心環(huán)節(jié)。ERPE:基于深度可達性分析的功耗優(yōu)化利器

ERPE基于英諾達的精準(zhǔn)功耗分析技術(shù),采用獨創(chuàng)的深度可達性分析(DRA,Deep Reachability Analysis)算法,專注于在RTL階段探索時鐘優(yōu)化的可能性,并通過內(nèi)設(shè)的邏輯優(yōu)化引擎完成門控使能信號(Clock Gating Enable)的邏輯優(yōu)化,向用戶提出功耗優(yōu)化的機會。

ERPE的核心優(yōu)勢在于其能夠在設(shè)計早期階段識別功耗優(yōu)化的關(guān)鍵點,從而避免后期設(shè)計迭代中的高昂成本。通過內(nèi)建核心算法的功耗分析和優(yōu)化建議,ERPE顯著提升了設(shè)計效率,助力實現(xiàn)低功耗的芯片設(shè)計目標(biāo)。這一工具的應(yīng)用,不僅推動了RTL低功耗設(shè)計方法在使用EDA工具上的深入探索,也為各種工藝下的芯片功耗優(yōu)化提供了強有力的支持。

江蘇華創(chuàng)微系統(tǒng)有限公司的芯片項目負責(zé)人符青表示:“RTL階段的功耗優(yōu)化總是面臨諸多挑戰(zhàn),不僅耗時費力,而且效果有限。ERPE的引入徹底改變了這一現(xiàn)狀,顯著提高了功耗優(yōu)化效率。特別是在時鐘優(yōu)化和門控使能信號邏輯優(yōu)化方面,ERPE展現(xiàn)出了卓越的性能,可以大幅降低芯片功耗,同時縮短設(shè)計周期”。

英諾達的董事長、CEO王琦博士表示:“我們深知,在RTL階段就進行高效的功耗分析和優(yōu)化,對于提升芯片能效、降低成本具有至關(guān)重要的作用。ERPE是我們在低功耗設(shè)計領(lǐng)域邁出的又一重要一步,凝聚了英諾達團隊多年的技術(shù)積累和創(chuàng)新智慧。我們相信,ERPE將為廣大芯片設(shè)計師提供一個強有力的工具,幫助他們更加高效、便捷地實現(xiàn)功耗優(yōu)化目標(biāo)”。

隨著ERPE的發(fā)布,英諾達進一步完善了其在低功耗設(shè)計領(lǐng)域的產(chǎn)品布局。EnFortius凝鋒低功耗設(shè)計系列目前已推出了4款工具,覆蓋芯片架構(gòu)設(shè)計、前端設(shè)計、驗證、邏輯實現(xiàn)及物理實現(xiàn)等全流程,為客戶提供從設(shè)計到實現(xiàn)的完整低功耗解決方案。

ERPE技術(shù)亮點在芯片設(shè)計中,時鐘門控技術(shù)已經(jīng)被廣泛地應(yīng)用以降低整體功耗, 然而傳統(tǒng)的綜合工具只是根據(jù)組合電路結(jié)構(gòu)對寄存器插入時鐘門控邏輯(combinational clock gating),無法通過分析時序結(jié)構(gòu)來識別更深層潛在的時鐘門控機會。而ERPE采用了多種技術(shù)策略可以在RTL階段發(fā)現(xiàn)時序時鐘門控邏輯(sequential clock gating),估算采用該時鐘門控邏輯帶來的功耗收益,打印出詳細的報告供RTL設(shè)計師選擇最有效的電路優(yōu)化策略,該報告不僅清晰地展示了不同時鐘門控策略的功耗節(jié)省潛力,還將指出電路性能、面積和時序等多維度指標(biāo),幫助設(shè)計師快速決策最優(yōu)的功耗優(yōu)化方案。

可觀測性驅(qū)動時鐘門控優(yōu)化(ODCG)技術(shù)通過分析寄存器輸出在下游電路中不可觀察(即不被使用)的條件,并利用這些條件來提取新的時鐘門控使能信號或?qū)σ延械臅r鐘門控信號進行增強,從而在不影響電路功能的前提下盡可能降低功耗。

穩(wěn)定信號驅(qū)動時鐘門控(SDCG)技術(shù)通過分析寄存器輸入端的上游邏輯,找出那些輸入長期穩(wěn)定不變的條件,并據(jù)此條件提取新的時鐘門控使能信號或?qū)σ延械臅r鐘門控信號進行增強,以減少不必要的寄存器時鐘翻轉(zhuǎn),從而降低功耗。

ERPE的DRA算法可以最大程度探索ODCG與SDCG的可能性,然后通過內(nèi)設(shè)的邏輯優(yōu)化引擎完成這兩類門控使能信號的邏輯優(yōu)化,并自動生成新的時鐘門控邏輯代碼,大大降低了設(shè)計師修改RTL的難度。最后,工具可利用內(nèi)建RTL功耗分析引擎報告出每個ODCG和SDCG所帶來的功耗收益。

關(guān)于英諾達

英諾達(成都)電子科技有限公司是一家由行業(yè)頂尖資深人士創(chuàng)立的本土EDA企業(yè),公司堅持以客戶需求為導(dǎo)向,幫助客戶實現(xiàn)價值最大化,為中國半導(dǎo)體產(chǎn)業(yè)提供卓越的EDA解決方案。公司的長期目標(biāo)是通過EDA工具的研發(fā)和上云實踐,參與國產(chǎn)EDA完整工具鏈布局并探索適合中國國情的工業(yè)軟件上云的路徑與模式,賦能半導(dǎo)體產(chǎn)業(yè)高質(zhì)量發(fā)展。公司的主營業(yè)務(wù)包括:EDA軟件研發(fā)、IC設(shè)計云解決方案以及IC設(shè)計服務(wù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片設(shè)計
    +關(guān)注

    關(guān)注

    15

    文章

    1108

    瀏覽量

    56177
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2996

    瀏覽量

    180494
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    392

    瀏覽量

    62005
  • 英諾達
    +關(guān)注

    關(guān)注

    1

    文章

    47

    瀏覽量

    2435

原文標(biāo)題:國產(chǎn)EDA新突破,英諾達推出RTL功耗優(yōu)化工具!

文章出處:【微信號:gh_387c27f737c1,微信公眾號:英諾達EnnoCAD】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    功耗設(shè)計核心指標(biāo)之時鐘門控效率

    時鐘門控效率是低功耗設(shè)計早期階段極具價值的可量化指標(biāo),使用的EDA工具進行功耗
    的頭像 發(fā)表于 09-19 10:51 ?387次閱讀
    低<b class='flag-5'>功耗</b>設(shè)計核心指標(biāo)之時鐘門控效率

    亮相IDAS 2025設(shè)計自動化產(chǎn)業(yè)峰會

    2025年9月16日,以“銳進”為主題的第三屆設(shè)計自動化產(chǎn)業(yè)峰會(IDAS 2025)在杭州圓滿閉幕。參與了本屆盛會,并在技術(shù)分享、產(chǎn)品創(chuàng)新、生態(tài)共建與人才培養(yǎng)等多個維度全面亮相,展示了其在國產(chǎn)EDA產(chǎn)業(yè)生態(tài)建設(shè)上的最新成
    的頭像 發(fā)表于 09-17 17:47 ?1716次閱讀

    榮獲“中國芯”EDA產(chǎn)品革新獎

    2025年9月15日,“中國芯”第二屆EDA專項獎頒獎儀式在杭州舉行,的EnFortiusLPC低功耗設(shè)計檢查工具(ELPC)憑借其卓
    的頭像 發(fā)表于 09-16 10:47 ?1835次閱讀

    2025技術(shù)巡回研討會圓滿結(jié)束

    繼成都首站成功舉辦后,2025年“左移賦能,功耗突圍”技術(shù)巡回研討會于7月22日、24日在北京和上海相繼舉行。本次巡回研討會聚焦低功耗
    的頭像 發(fā)表于 07-30 14:50 ?642次閱讀

    EDA專題技術(shù)研討會成都站圓滿收官

    近日,的EDA專題技術(shù)研討會在成都“芯火”雙創(chuàng)基地成功舉辦,吸引了來自芯片設(shè)計企業(yè)、科研院所及產(chǎn)業(yè)鏈上下游的三十余家單位參會,共同探索國產(chǎn)EDA工具在芯片設(shè)計關(guān)鍵領(lǐng)域的創(chuàng)新突破與
    的頭像 發(fā)表于 07-21 10:38 ?580次閱讀

    推出EnCitius曜奇SVS Cloud公有云服務(wù)

    近日,正式推出EnCitius曜奇SVS Cloud公有云服務(wù),該服務(wù)將于6月初正式上線,目前,平臺注冊渠道已火熱開啟,誠邀設(shè)計團隊申請注冊,享限時特惠。作為專為中小型芯片設(shè)計量
    的頭像 發(fā)表于 05-27 18:24 ?742次閱讀
    <b class='flag-5'>英</b><b class='flag-5'>諾</b><b class='flag-5'>達</b><b class='flag-5'>推出</b>EnCitius曜奇SVS Cloud公有云服務(wù)

    本土EDA企業(yè)亮相DVcon China 2025

    在上周剛剛結(jié)束的DVcon China會議上,本土EDA企業(yè)攜其EnAltius昂屹 CDC(ECDC)跨域檢查工具亮相,并發(fā)表主題演講《Enhancing CDC tool
    的頭像 發(fā)表于 04-24 09:17 ?829次閱讀

    《電子發(fā)燒友電子設(shè)計周報》聚焦硬科技領(lǐng)域核心價值 第4期:2025.03.17--2025.03.21

    : 1、Cadence推出Conformal AI Studio 2、推出RTL
    發(fā)表于 03-21 17:58

    邀您相約2025中國RISC-V生態(tài)大會

    2月27日至28日,2025中國RISC-V生態(tài)大會將在北京隆重舉行,將出席此次會議并在“高性能計算分論壇”發(fā)表主題演講,深入探討RISC-V芯片設(shè)計中的關(guān)鍵技術(shù)挑戰(zhàn),分享
    的頭像 發(fā)表于 02-19 11:41 ?1033次閱讀

    為本土客戶提供優(yōu)質(zhì)EDA解決方案

    (成都)電子科技有限公司成立于2020年,是一家由行業(yè)頂尖資深人士創(chuàng)立的本土EDA企業(yè),公司堅持以客戶需求為導(dǎo)向,幫助客戶實現(xiàn)價值最大化,為中國半導(dǎo)體產(chǎn)業(yè)提供卓越的EDA解決方案。
    的頭像 發(fā)表于 01-07 11:13 ?985次閱讀

    發(fā)布全新靜態(tài)驗證產(chǎn)品,提升芯片設(shè)計效率

    (成都)電子科技有限公司近日正式推出了兩款全新的靜態(tài)驗證EDA工具——EnAltius?CDC跨域檢查
    的頭像 發(fā)表于 12-24 16:53 ?1011次閱讀

    攜兩款靜態(tài)驗證EDA工具亮相ICCAD-Expo 2024

    攜最新發(fā)布的兩款靜態(tài)驗證EDA工具亮相ICCAD,的創(chuàng)始人、CEO王琦博士在專題論壇發(fā)表了主題演講。
    的頭像 發(fā)表于 12-17 16:24 ?1245次閱讀

    推出兩款全新靜態(tài)驗證EDA工具

    (2024年12月5日,四川成都)(成都)電子科技有限公司隆重推出兩款全新的靜態(tài)驗證EDA工具:EnAltiusCDC跨域檢查
    的頭像 發(fā)表于 12-05 10:13 ?1409次閱讀
    <b class='flag-5'>英</b><b class='flag-5'>諾</b><b class='flag-5'>達</b><b class='flag-5'>推出</b>兩款全新靜態(tài)驗證EDA<b class='flag-5'>工具</b>

    受邀參加IIC Shenzhen 2024

    近日,國際集成電路展覽會暨研討會(IIC Shenzhen)在深圳成功舉辦,受邀參加并發(fā)表了演講。
    的頭像 發(fā)表于 11-08 16:46 ?989次閱讀

    與清華大學(xué)攜手,共促國產(chǎn)EDA進步

    10月30日,達官方微信發(fā)布消息稱,與清華大學(xué)近期展開合作,共同深化產(chǎn)學(xué)研融合。此次合作聚焦于集成電路低
    的頭像 發(fā)表于 10-31 14:15 ?1293次閱讀