chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的DDS IP實現(xiàn)線性調(diào)頻信號的設計方案

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-07-02 10:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

利用DDS IP實現(xiàn)線性調(diào)頻信號1 DDS技術(shù)簡介隨著電子技術(shù)的不斷發(fā)展,傳統(tǒng)的頻率合成技術(shù)逐漸不能滿足人們對于頻率轉(zhuǎn)換速度、頻率分辨率等方面的追求,直接數(shù)字頻率合成技術(shù)應運而生。

直接數(shù)字頻率合成技術(shù)(DDS) 是把一系列數(shù)據(jù)量形式的信號通過D/A轉(zhuǎn)換器轉(zhuǎn)換成模擬量形式的信號合成技術(shù)。DDS具有很多優(yōu)點,比如:頻率轉(zhuǎn)換快、頻率分辨率高、相位連續(xù)、低功耗、低成本與控制方便。

DDS技術(shù)滿足了人們對于速度穩(wěn)定性的需求,但是在一些控制較為復雜的系統(tǒng)中,DDS專用芯片不能很好的貼合要求。利用現(xiàn)場可編程門陣列(FPGA)實現(xiàn)DDS具有很大的靈活性,基本能滿足現(xiàn)在通信系統(tǒng)的使用要求。

2 DDS IP使用說明

基于FPGA的DDS設計方案

3 線性調(diào)頻信號

3.1 理論介紹

3.1.1 基本概念

線性調(diào)頻(LFM)信號是瞬時頻率隨時間成線性變化的信號。線性調(diào)頻信號也稱為鳥聲(Chirp)信號,因為其頻譜帶寬落于可聽范圍,聽著像鳥聲,所以又稱Chirp擴展頻譜(CSS)技術(shù)。

3.1.2 表達公式

本文重點研究Xlinx DDS IP實現(xiàn)線性調(diào)頻信號,主要關(guān)心線性調(diào)頻信號的相位變化情況,如若想要了解線性調(diào)頻信號其他方面信息,請參考其他相關(guān)文章。

線性調(diào)頻信號表達式:

線性調(diào)頻信號數(shù)學公式

其中,t是時間,單位為秒(s);T是脈沖持續(xù)時間(周期);K是線性調(diào)頻斜率,單位是Hz/s.

相位表達式:

φ(t)=πKt^2

相位變化率:

?φ(t)=2πKt

3.1.3 應用范圍

LFM技術(shù)在雷達、聲納技術(shù)中有廣泛應用,例如,在雷達定位技術(shù)中,它可用來增大射頻脈沖寬度、加大通信距離、提高平均發(fā)射功率,同時又保持足夠的信號頻譜寬度,不降低雷達的距離分辨率。

3.2 Matlab仿真

3.2.1 matlab代碼

fs = 100e6; %采樣率

T = 5e-6; %脈沖寬度

B = 10e6; %信號帶寬

K = B/T;%調(diào)頻斜率

N = round(T*fs);%采樣點數(shù)

t = linspace(0,T,N);

y = exp(1j*pi*K*t.^2);%LFM信號

theta = pi*K*t.^2; %信號相位

dtheta = pi*K*t; %相位變化量figure;

plot(t,real(y));

title(‘LFM信號時域-實部’);

xlabel(‘t/s’);

ylabel(‘幅度’);

figure;

plot(t,imag(y));

title(‘LFM信號時域-虛部’);

xlabel(‘t/s’);

ylabel(‘幅度’);

figure;

plot(t,theta);

title(‘LFM信號相位’);

xlabel(‘t/s’);

ylabel(‘相位’);

figure;

plot(t,dtheta);

title(‘LFM相位變化率’);

xlabel(‘t/s’);

ylabel(‘相位變化率’);

3.2.2 仿真結(jié)果圖像

3.3 FPGA實現(xiàn)

3.3.1 參數(shù)計算

For example:

參數(shù)與上述matlab參數(shù)一致,采樣率fs:100MHz,脈沖寬度T:5us,信號帶寬B:10MHz,采樣點數(shù)N:500。Xlinx DDS IP設置如下,假定相位累加器設置為32位,輸出信號寬度設置為12位,可以根據(jù)自己的需求進行設計:

DDS IP配置界面1

DDS IP配置界面2需要注意的是相位增量不是一個定值,而是隨時間呈線性變化的量。根據(jù)公式相位表達式φ(t)=πKt^2與相位變化率?φ(t)=2πKt,端口S_AXIS_PHASE的CHAN_0_POFF 與CHAN_0_PINC設置如下: 當t = 0時φ(t) = πKt^2 = 0;?φ(t) = 2πKt = 0相位變化率?φ(t)每次增加的量為2πK?t:2πK?t = 2πBT/TNfs = 2πB/N由于DDS IP相位累加器位數(shù)Bθ(n)為32,且參數(shù)[0,2^32]對于相位弧度[0,1],那么相位增量?θ公式如下:?θ = 2πB/N*1/2π*2^Bθ(n)/fs = 858993.4592≈858993綜上,CHAN_0_POFF設置為0,CHAN_0_PINC從0開始每次增加?θ。

3.3.2 仿真結(jié)果

部分代碼

//生成chirp信號

dds_compiler_0 suband_reference_waveform_inst (

.aclk (samp_clk),

.aclken (dds_aclken),

.aresetn (dds_aresetn),

.s_axis_phase_tvalid (s_axis_phase_tvalid),

.s_axis_phase_tdata (s_axis_phase_tdata),

.m_axis_data_tvalid (m_axis_data_tvalid),

.m_axis_data_tdata (m_axis_data_tdata),

.m_axis_phase_tvalid (m_axis_phase_tvalid),

.m_axis_phase_tdata (m_axis_phase_tdata)

);

wire signed [15:0] data_real = m_axis_data_tdata[15:0];

wire signed [15:0] data_imag = m_axis_data_tdata[31:16];

仿真波形

線性調(diào)頻信號FPGA仿真波形

文章出處:【微信公眾號:FPGA之家】

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1659

    文章

    22369

    瀏覽量

    633147
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9397

    瀏覽量

    155753
  • DDS
    DDS
    +關(guān)注

    關(guān)注

    22

    文章

    684

    瀏覽量

    156323

原文標題:利用DDS IP實現(xiàn)線性調(diào)頻信號(二)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    頻信號接口浪涌保護器與射頻信號接口浪涌保護器綜合解決方案

    在現(xiàn)代廣播、音視頻系統(tǒng)、舞臺擴聲、會議系統(tǒng)及監(jiān)控傳輸線路中,音頻信號線往往布設距離較長,極易受到雷擊感應電磁脈沖(LEMP)、開關(guān)浪涌和地電位反擊的影響,從而導致功放設備、調(diào)音臺、控制主機等精密
    的頭像 發(fā)表于 11-10 14:04 ?1035次閱讀
    音<b class='flag-5'>頻信號</b>接口浪涌保護器與射<b class='flag-5'>頻信號</b>接口浪涌保護器綜合解決<b class='flag-5'>方案</b>

    Vivado浮點數(shù)IP核的握手信號

    Vivado浮點數(shù)IP核的握手信號 我們的設計方案中,F(xiàn)PU計算單元將收到的三條數(shù)據(jù)和使能信號同步發(fā)給20多個模塊,同時只有一個模塊被時鐘使能,進行計算,但結(jié)果都會保留,發(fā)給數(shù)選。計
    發(fā)表于 10-24 07:01

    普源信號發(fā)生器DG5000直接數(shù)字合成(DDS

    在電子測試與測量領(lǐng)域,信號發(fā)生器的核心技術(shù)決定了輸出信號的精度與穩(wěn)定性。普源精電DG5000系列函數(shù)/任意波形發(fā)生器采用先進的直接數(shù)字合成(DDS)架構(gòu),通過數(shù)字化手段實現(xiàn)高精度
    的頭像 發(fā)表于 10-17 11:27 ?399次閱讀
    普源<b class='flag-5'>信號</b>發(fā)生器DG5000直接數(shù)字合成(<b class='flag-5'>DDS</b>)

    如何用頻率計測高頻信號

    頻信號
    西安同步電子科技有限公司
    發(fā)布于 :2025年10月14日 18:35:48

    如何測量音頻信號失真度

    頻信號
    西安同步電子科技有限公司
    發(fā)布于 :2025年10月14日 18:28:44

    頻信號延長方案

    長距離傳輸解決方案。為實現(xiàn)音視頻信號的遠距離傳輸,而信號不受損。 1 HDMI網(wǎng)線延長器 HDMI網(wǎng)線延長器通過將HDMI信號放大后,再通過
    的頭像 發(fā)表于 08-29 10:42 ?516次閱讀
    視<b class='flag-5'>頻信號</b>延長<b class='flag-5'>方案</b>

    DDS-TSN 到底是如何實現(xiàn)的?

    概述1.1TSN與DDS的獨立優(yōu)勢與局限隨著智能網(wǎng)聯(lián)汽車和車載網(wǎng)絡架構(gòu)的不斷迭代,車載網(wǎng)絡對實時性、確定性和高效數(shù)據(jù)分發(fā)的需求日益嚴苛。TSN和DDS的結(jié)合為車載以太網(wǎng)提供了確定性實時通信(TSN
    的頭像 發(fā)表于 08-13 10:07 ?5667次閱讀
    <b class='flag-5'>DDS</b>-TSN 到底是如何<b class='flag-5'>實現(xiàn)</b>的?

    FPGA利用DMA IP實現(xiàn)ADC數(shù)據(jù)采集

    DMA IP核來實現(xiàn)高效數(shù)據(jù)傳輸?shù)牟襟E,包括創(chuàng)建項目、配置ADC接口、添加和連接DMA IP核、設計控制邏輯、生成比特流、軟件開發(fā)及系統(tǒng)集成。文章還強調(diào)了系統(tǒng)實現(xiàn)中不可或缺的
    的頭像 發(fā)表于 07-29 14:12 ?4968次閱讀

    炬力芯片方案:專業(yè)視頻信號轉(zhuǎn)換UVC轉(zhuǎn)HDMI解決方案,支持大疆Pocket3

    一、核心功能與兼容設備炬力 AM8271D 芯片方案專注于實現(xiàn) USB 信號到 HDMI 信號的高效轉(zhuǎn)換與投屏,兼容多款主流設備,包括: · 視頻創(chuàng)作設備:DJI Pocket3 等
    發(fā)表于 07-04 17:08

    PLL技術(shù)在FPGA中的動態(tài)調(diào)頻與展頻功能應用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關(guān)鍵因素之一。在FPGA設計中,PLL因其高精度、靈活性和可編程性而得到廣泛應用,本文將深入探討PLL技術(shù)在FPGA中的動態(tài)調(diào)頻與展頻功能應用。
    的頭像 發(fā)表于 06-20 11:51 ?2452次閱讀
    PLL技術(shù)在<b class='flag-5'>FPGA</b>中的動態(tài)<b class='flag-5'>調(diào)頻</b>與展頻功能應用

    基于FPGA的AM調(diào)制系統(tǒng)設計方案

    本系統(tǒng)由FPGA、串口屏、DAC模塊和AD831組成。FPGA通過調(diào)用宏功能模塊NCO,按照輸入時鐘50MHz,產(chǎn)生相應頻率正弦信號輸出,共產(chǎn)生兩路,一路為調(diào)制信號,另一路為載波
    的頭像 發(fā)表于 05-23 09:45 ?1516次閱讀
    基于<b class='flag-5'>FPGA</b>的AM調(diào)制系統(tǒng)<b class='flag-5'>設計方案</b>

    基于 FPGA 的任意波形發(fā)生器+低通濾波器系統(tǒng)設計

    設計將用兩種方式實現(xiàn)低通濾波器。 方法一:利用Vivado自身具備的DDS和FIR的IP實現(xiàn); 方法二:通過Verilog編程實現(xiàn)FIR的
    發(fā)表于 05-07 15:34

    安泰電壓放大器在全電光快速線性寬帶調(diào)頻實驗中的應用

    實驗名稱: 全電光快速線性寬帶調(diào)頻實驗系統(tǒng) 測試設備: 電壓放大器、波形發(fā)生器、示波器、高壓探測器等。 實驗過程: 圖1:快速線性寬帶調(diào)頻Nd:YVO4激光系統(tǒng) 快速
    的頭像 發(fā)表于 03-26 10:54 ?782次閱讀
    安泰電壓放大器在全電光快速<b class='flag-5'>線性</b>寬帶<b class='flag-5'>調(diào)頻</b>實驗中的應用

    使用DDS生成三個信號并在Vivado中實現(xiàn)低通濾波器

    本文使用 DDS 生成三個信號,并在 Vivado 中實現(xiàn)低通濾波器。低通濾波器將濾除相關(guān)信號
    的頭像 發(fā)表于 03-01 14:31 ?2660次閱讀
    使用<b class='flag-5'>DDS</b>生成三個<b class='flag-5'>信號</b>并在Vivado中<b class='flag-5'>實現(xiàn)</b>低通濾波器

    電磁環(huán)境模擬系統(tǒng)設計方案

    智慧華盛恒輝電磁環(huán)境模擬系統(tǒng)設計方案是一個綜合性的工程任務,涉及多個方面的考慮和技術(shù)實現(xiàn)。以下是一個基于當前技術(shù)和應用需求的電磁環(huán)境模擬系統(tǒng)設計方案概述: 智慧華盛恒輝電磁環(huán)境模擬系統(tǒng)目標 電磁
    的頭像 發(fā)表于 02-14 16:47 ?777次閱讀
    電磁環(huán)境模擬系統(tǒng)<b class='flag-5'>設計方案</b>