chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

關于LDO的PSRR測量詳解

互聯(lián)網(wǎng)偶像派 ? 2021-08-06 19:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:Hao Wang深圳模擬工程師

PSRR是什么

PSRR(Power supply rejection ratio)又稱電源抑制比,是衡量電路對于輸入電源中紋波抑制大小的重要參數(shù),表示為輸出紋波和輸入紋波的對數(shù)比,單位為分貝(dB)[1],其計算公式為:

式中:

:輸入電壓中紋波峰峰值

:輸出電壓中紋波峰峰值

從公式中可以看出PSRR越大,相同輸入紋波在輸出端的紋波越小,對于紋波有較高要求的射頻和無線應用中,需要選用高PSRR的LDO。那么LDO的PSRR該如何測量呢?本文總結了各種測量方法。

PSRR測量原理

在LDO輸入的直流電壓Vin_DC中疊加一定頻率且峰峰值為Rippleinput的交流電壓Vin_AC(交流電壓峰峰值一般為數(shù)百毫伏),然后測量LDO輸出電壓中Vout_DC的交流電壓Vout_AC峰峰值Rippleoutput,最后利用公式1計算出在該頻率下的PSRR。

LDO的輸入電壓在測試中需要滿足以下條件:

  1. 輸入電壓最大值不能超過LDO的最大工作電壓。

  2. 輸入電壓最小值大于LDO輸出電壓與壓降之和。

PSRR測量原理十分簡單,但是在實際測量的過程中卻發(fā)現(xiàn)并不容易,主要體現(xiàn)為:

  1. 如何在直流電壓中疊加交流電壓呢?具有偏置電壓功能的信號發(fā)生器好像可以滿足要求,但是信號發(fā)生器最大輸出電流一般為數(shù)十毫安,如果要測量輸出為150mA的LP5907便無法滿足要求。

  2. 如何測量LDO輸出電壓中交流電壓峰峰值呢?一般的示波器只能測量到毫伏級電壓,當LDO的PSRR為60dB時,輸出紋波通常小于1mV,示波器就無法準確測量了。

針對以上兩個問題,本文將介紹相應的解決方法。

輸入直流電壓疊加交流電壓

1.輸入注入器

使用專業(yè)的輸入注入器,比如J2120A,帶寬10Hz-10MHz,直流電壓最大值為50V,輸出電流可達5A,配合網(wǎng)絡分析儀分別測量LDO輸入和輸出的交流電壓,利用軟件繪制出LDO在設定頻率范圍內(nèi)的PSRR。

圖1 輸入注入器和網(wǎng)絡分析儀測試PSRR

2. 加法運放電路

使用運算放大器設計加法電路,將直流電壓和交流電壓疊加在輸出端。運放的選擇需要滿足以下幾個基本條件:

1) 運放的帶寬滿足LDO測試范圍。

2) 運放的最大輸出電流不小于LDO最大輸出電流。

3) 運放的輸出電壓范圍覆蓋LDO的輸入電壓范圍。

TI滿足以上要求的運算放大器有許多,比如OPA552、OPA564、THS3120等,加法電路圖如圖2所示(R1=R2),該電路的最低截止頻率由C1和R1所決定[2],最高截止頻率由運放的帶寬所決定。

圖2 加法運放電路

如果信號發(fā)生器直流偏置電壓最大值滿足測量需求,也可以將運算放大器設計為電壓跟隨器。用該方法在測量PSRR時要去掉LDO的輸入電容,避免運算放大器不穩(wěn)定。

3.LC節(jié)點法

利用電感和電容實現(xiàn)直流電壓和交流電壓疊加的方法如圖3所示,該電路的最高頻率由L1和C1所決定,最低頻率由C1所決定。

圖3 LC節(jié)點法

LDO輸出交流電壓測量

1.示波器測量

對于一般的示波器可以測量到毫伏級電壓,當LDO的PSRR不高于40dB~50dB時,如果輸入交流電壓峰峰值為1V,那么LDO輸出中的同頻率交流電壓峰峰值為3mV~10mV,可以用示波器直接測量。

2.放大器和示波器測量

當LDO的PSRR大于50dB時,由于輸出紋波幅值通常小于1mV,無法利用示波器直接測量。這時可以考慮使用運算放大器將LDO輸出交流電壓放大100倍甚至更高,在設計運放時需要考慮:

1) LDO輸出有直流電壓,電路需要將直流電壓去掉。

2) 放大電路自身產(chǎn)生的噪聲要遠遠小于放大后交流電壓。

3) 運放輸入失調電壓不能太大,否則經(jīng)放大電路放大后會輸出很大的直流電壓。

4) 放大電路的帶寬滿足LDO的PSRR測量頻率范圍。

因此在設計時可以選擇低噪聲、低輸入失調電壓和高帶寬的運算放大器,比如OPA211、OPA228、OPA189等。放大電路如圖4所示,該電路的最低截止頻率由C1和R1所決定,最高截止頻率由運放的帶寬所決定。

圖4 放大電路

3. 頻譜分析儀測量

頻譜分析儀可以測量微伏級電壓信號,可以配合使用高阻抗輸入探頭來測量LDO輸出交流電壓。但是頻譜分析儀高阻抗輸入探頭通常比較昂貴,一般實驗室并沒有配備,這時可以考慮用運算放大器搭建一個高輸入阻抗探頭,可參考Steve Hageman在擴展射頻頻譜分析儀可用范圍的高阻抗FET探頭[3]中提到的電路,如圖5所示,運算放大器可以選用OPA656。

圖5 高阻探頭電路

PSRR測量

本次測量的LDO是TPS7A4901,將TPS7A4901EVM的輸出電壓重新設計為1.2V,輸出電容改為10uF。采用THS3120作為直流電壓和交流電壓疊加電路,利用THS3120EVM并將其改為圖6所示的電路。選用OPA211設計為圖7所示的100倍放大電路。

圖6 THS3120直流電壓和交流電壓疊加電路

圖7 OPA211放大電路

THS3120和OPA211供電電壓為±15V,THS3120直流電壓為3.2V,交流正弦電壓為1kHz且峰峰值為1V。 TPS7A4901輸出電流為150mA,NR/SS腳電容和前饋電容未接。圖8為LDO放大后輸出紋波和輸入紋波,圖9是TPS7A4901放大后輸出紋波FFT變換。

圖8 LDO放大后輸出紋波(黃線)和輸入紋波(藍線)

圖9 TPS7A4901放大后輸出紋波FFT變換

從圖9中可以得出在1kHz時的輸出紋波幅值為-26.46dbV,換算成未放大LDO輸出電壓中1kHz紋波峰峰值為0.95mV,利用公式1可得出PSRR為60.4dB,與datasheet中62dB較為接近,改變交流電壓頻率還可以測量在不同頻率下的PSRR。

如果使用輸入注入器和網(wǎng)絡分析儀可以方便得測量出LDO在設定頻率范圍的PSRR曲線。如果沒有輸入注入器和網(wǎng)絡分析儀,可以選擇上訴所列舉的輸入和輸出的一種組合,然后設定一個頻率,測量輸入輸出電壓中交流電壓幅值 和 ,利用公式1得出PSRR,然后改變輸入交流信號頻率重復測量,最終得到整個頻率范圍內(nèi)的PSRR曲線。

參考文獻

[1] Understanding power supply ripple rejection in linear regulators, http://www.tij.co.jp/jp/lit/an/slyt202/slyt202.pdf

[2] LDO PSRR Measurement Simplified, http://www.ti.com/lit/an/slaa414a/slaa414a.pdf

[3] High-impedance FET probe extends RF-spectrum analyzer's usable range,

https://www.edn.com/design/analog/4322333/High-impedance-FET-probe-extends-RF-spectrum-analyzer-s-usable-range

文章來源:https://e2echina.ti.com/blogs_/b/analogwire/posts/ldo-psrr?keyMatch

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源設計
    +關注

    關注

    31

    文章

    1566

    瀏覽量

    67895
  • ldo
    ldo
    +關注

    關注

    35

    文章

    2327

    瀏覽量

    156401
  • PSRR
    +關注

    關注

    0

    文章

    219

    瀏覽量

    40026
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PL3502 300 mA,低噪聲高PSRR LDO調節(jié)器

    ldo
    深圳市百盛新紀元半導體有限公司
    發(fā)布于 :2025年04月24日 10:44:54

    SLG51002 具有高PSRR、低噪聲、多輸出LDO和集成負載開關的PMIC數(shù)據(jù)手冊

    SLG51002 包含 8 個緊湊且可定制的低壓差穩(wěn)壓器,專為高性能相機模塊和其他小型多軌應用而設計。 *附件:SLG51002 具有高PSRR、低噪聲、多輸出LDO和集成負載開關的PMIC數(shù)據(jù)手冊
    的頭像 發(fā)表于 04-10 17:10 ?409次閱讀
    SLG51002 具有高<b class='flag-5'>PSRR</b>、低噪聲、多輸出<b class='flag-5'>LDO</b>和集成負載開關的PMIC數(shù)據(jù)手冊

    SLG51001高 PSRR、低噪聲多輸出LDO IC數(shù)據(jù)手冊

    SLG51001 IC 包含 6 個緊湊且可定制的低壓差穩(wěn)壓器,專為高性能相機模塊、高級傳感器系統(tǒng)和其他小型多軌應用而設計。 *附件:SLG51001高 PSRR、低噪聲多輸出 LDO IC數(shù)據(jù)手冊
    的頭像 發(fā)表于 04-10 16:32 ?308次閱讀
    SLG51001高 <b class='flag-5'>PSRR</b>、低噪聲多輸出<b class='flag-5'>LDO</b> IC數(shù)據(jù)手冊

    數(shù)據(jù)手冊#TLV771系列 150mA 小尺寸、高 PSRR 低壓差 (LDO) 線性穩(wěn)壓器

    TLV771 是一款小型低壓差 (LDO) 線性穩(wěn)壓器,可提供 150mA 的輸出電流。該 LDO 提供具有高 PSRR 以及負載和線路瞬態(tài)性能的電壓源,可滿足各種電路的要求。TLV771 具有
    的頭像 發(fā)表于 02-26 17:03 ?408次閱讀
    數(shù)據(jù)手冊#TLV771系列 150mA 小尺寸、高 <b class='flag-5'>PSRR</b> 低壓差 (<b class='flag-5'>LDO</b>) 線性穩(wěn)壓器

    數(shù)據(jù)手冊#TLV772 系列 300mA 高 PSRR 低 IQ 可調 LDO

    TLV772 是一款小型、可調、低壓差 (LDO) 線性穩(wěn)壓器,可提供 300mA 的輸出電流。該 LDO 提供具有高 PSRR 的電壓源以及滿足各種電路要求的負載和線路瞬態(tài)性能。TLV772 具有
    的頭像 發(fā)表于 02-26 16:55 ?584次閱讀
    數(shù)據(jù)手冊#TLV772 系列 300mA 高 <b class='flag-5'>PSRR</b> 低 IQ 可調 <b class='flag-5'>LDO</b>

    TLV770型 50mA 小尺寸、高 PSRR 低壓差 (LDO)穩(wěn)壓器產(chǎn)品介紹

    TLV770 是一款小型低壓差 (LDO) 線性穩(wěn)壓器,可提供 50mA 的輸出電流。該 LDO 旨在提供具有高 PSRR 的電壓源。該器件還提供滿足各種電路要求的負載和線路瞬態(tài)性能。TLV770
    的頭像 發(fā)表于 02-26 16:30 ?471次閱讀
    TLV770型 50mA 小尺寸、高 <b class='flag-5'>PSRR</b> 低壓差 (<b class='flag-5'>LDO</b>)穩(wěn)壓器產(chǎn)品介紹

    為什么運放和ADC的PSRR不能把LDO輸出的內(nèi)部噪聲抑制的干干凈凈呢?

    LDO給運放或者ADC供電,運放和ADC都有PSRR,而且在低頻端PSRR都高達80dB,LDO的內(nèi)部噪聲剛好也是低頻的,按理說,運放和ADC的
    發(fā)表于 01-08 07:49

    ADC12DJ3200的PSRR電源抑制是多少?

    您好 。想問一下我選了ADC12DJ3200這片ADC我想問一下這個芯片的PSRR電源抑制是多少,為其供電電源的要求是什么。我一共用了4片AD,不使用LDO。然后如果用TI的PTH08T240W電源芯片。可以給此ADC供電不?
    發(fā)表于 12-19 08:15

    LDO電路設計中的注意事項 LDO和線性穩(wěn)壓器哪個更好

    :負載調整率是指當負載電流變化時輸出電壓的變化量,需要根據(jù)應用選擇合適的負載調整率。 電源抑制比(PSRR) :PSRR是衡量LDO抑制輸入電源噪聲能力的重要參數(shù),對于需要高PSRR
    的頭像 發(fā)表于 12-13 09:10 ?1034次閱讀

    ADS1120 NMRR PSRR如何測量

    您好我目前需要測試NMRR PSRR CMRR 這幾個參數(shù),看您數(shù)據(jù)手冊里的test condition,還是不太明白NMRR PSRR 是在什么條件下進行測量的謝謝
    發(fā)表于 11-22 15:45

    LDO與DC/DC的比較

    。 01、LDO介紹 LDO是低壓降的意思,這有一段說明:低壓降(LDO)線性穩(wěn)壓器的成本低,噪音低,靜態(tài)電流小,這些是它的突出優(yōu)點。它需要的外接元件也很少,通常只需要一兩個旁路電容。新的LD
    的頭像 發(fā)表于 11-21 16:43 ?908次閱讀

    如何準確計算電源引起的運放輸出失調電壓?1200字搞定運放電路選型之電源抑制比PSRR

    電源抑制比的代號是PSRR,這個詞不是運算放大器的專屬,如果你研究過LDO,或DCDC芯片,你會發(fā)現(xiàn),PSRR也是LDO以及DCDC的關鍵指標參數(shù)。通俗點來說,
    的頭像 發(fā)表于 11-07 09:07 ?2746次閱讀
    如何準確計算電源引起的運放輸出失調電壓?1200字搞定運放電路選型之電源抑制比<b class='flag-5'>PSRR</b>

    LDO PSRR測量簡化版

    電子發(fā)燒友網(wǎng)站提供《LDO PSRR測量簡化版.pdf》資料免費下載
    發(fā)表于 10-18 09:23 ?0次下載
    <b class='flag-5'>LDO</b> <b class='flag-5'>PSRR</b><b class='flag-5'>測量</b>簡化版

    LM386電源抑制比PSRR和輸入偏置電流I_BIAS如何測量?

    我在LM386芯片手冊中看到了電源抑制比PSRR和輸入偏置電流I_BIAS的測試條件,但我不知道這兩個參數(shù)本身是如何定義和測量
    發(fā)表于 09-30 06:34

    為什么運放和ADC的PSRR不能把LDO輸出的內(nèi)部噪聲抑制的干干凈凈呢?

    LDO給運放或者ADC供電,運放和ADC都有PSRR,而且在低頻端PSRR都高達80dB,LDO的內(nèi)部噪聲剛好也是低頻的,按理說,運放和ADC的
    發(fā)表于 09-03 07:32