chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

使用Vivado仿真器進行混合語言仿真的一些要點

YCqV_FPGA_EETre ? 來源:FPGA開發(fā)圈 ? 作者:FPGA開發(fā)圈 ? 2021-10-28 16:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Vivado 仿真器支持混合語言項目文件及混合語言仿真。這有助于您在 VHDL 設計中包含 Verilog 模塊,反過來也是一樣。

本文主要介紹使用 Vivado 仿真器進行混合語言仿真的一些要點。

仿真過程中混合語言的限制

注意:不支持將整個 VHDL 記錄對象連接至 Verilog 對象。但是,支持類型的 VHDL 記錄元件可以連接至兼容的 Verilog 端口。

VHDL 設計可以實例化 Verilog/System Verilog (SV) 模塊,而 Verilog/SV 設計則可以實例化 VHDL 組件。基于組件實例化的的默認綁定可用于將 Verilog/SV 模塊綁定至 VHDL 組件。具體而言,在 VHDL 組件中實例化的 Verilog/SV 模塊不支持配置規(guī)范和直接實例化。不支持 VHDL 與 Verilog 的任何其它類型的混用,例如調用 Verilog 函數的 VHDL 進程。

Verilog/SV 模塊的邊界上允許 VHDL 類型、通用參數和端口的子集。同樣,VHDL 組件的邊界也允許 Verilog/SV 類型、參數和端口的子集。支持的數據類型可以在 (UG900) Vivado Design Suite 用戶指南:邏輯仿真中找到。

Verilog/SV 層級參考無法引用 VHDL 單元,VHDL 擴展或選定名稱也無法引用 Verilog/SV 單元。但 Verilog/SV 單元可以使用 Verilog 層級參考穿越中間 VHDL 實例進入另一個 Verilog/SV 單元。

綁定和搜索規(guī)則

當在 VHDL 架構中的 Verilog/SV 模塊或 Verilog/SV 模塊中實例化 VHDL 組件時,xelab 命令會執(zhí)行以下任務:

注意:在使用 Vivado IDE 時,會自動指定庫搜索順序。用戶無需干預,也無法干預。

首先搜索與實例化設計單元相同的語言單元。

如果沒有找到相同語言的單元,則 xelab 會在 -L 選項指定的庫中搜索跨語言設計單元。

搜索順序與 xelab 命令行上的庫出現(xiàn)的順序相同。

混合語言組件的實例化

在 VHDL 設計單元中實例化 Verilog 模塊:

1. 以相同名稱斷言 VHDL 組件,并使用與要實例化的 Verilog 模塊相同的實例。

2. 使用命名或位置關聯(lián)來實例化 Verilog 模塊。

在 Verilog/SV 設計單元中實例化 VHDL 組件:

要在 Verilog/SV 設計單元中實例化 VHDL 組件,請像 Verilog/SV 模塊那樣實例化 VHDL 組件。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真器
    +關注

    關注

    14

    文章

    1048

    瀏覽量

    86729
  • IDE
    IDE
    +關注

    關注

    0

    文章

    363

    瀏覽量

    48716
  • vhdl
    +關注

    關注

    30

    文章

    820

    瀏覽量

    131300
  • 函數
    +關注

    關注

    3

    文章

    4405

    瀏覽量

    66794
  • Vivado
    +關注

    關注

    19

    文章

    846

    瀏覽量

    70435

原文標題:Vivado仿真器進行混合語言仿真的一些要點

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    【產品介紹】Modelsim:HDL語言仿真軟件

    概述ModelSim是業(yè)界最優(yōu)秀的HDL語言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯的單內核支持VHDL和Verilog混合
    的頭像 發(fā)表于 11-13 11:41 ?179次閱讀
    【產品介紹】Modelsim:HDL<b class='flag-5'>語言</b><b class='flag-5'>仿真</b>軟件

    利用 NucleiStudio IDE 和 vivado 進行軟硬件聯(lián)合仿真

    本文利用NucleiStudio IDE 和 vivado 對 NICE demo協(xié)處理進行軟硬件聯(lián)合仿真。 1. 下載demo_nice例程:https://github.com
    發(fā)表于 11-05 13:56

    Vivado仿真之后沒有出現(xiàn)仿真結果的解決方法

    般,在添加好工程所需要的design sources和simulation sources之后,會進行仿真來驗證工程是否有達到預期的效果,但是在Run Simulation-&gt
    發(fā)表于 10-31 06:24

    Vivado仿真e203_hbirdv2跑whetstone跑分(開源)

    直接打開并進行仿真的e203_hbirdv2工程,選擇的板子是DDR200T;提供可以在NucleiStudio_IDE直接打開并進行編譯的whetstone源程序。 Github:https
    發(fā)表于 10-27 07:21

    VIVADO中對NICE進行波形仿真的小問題的解決

    小問題,在上述帖子的評論區(qū)也有很多同學問過,所以分享下。 、運行之后,發(fā)現(xiàn)控制臺沒有打印main.c函數中的內容,而是如下圖所示 這是因為仿真時間1000ns太短,設置運行時間為100us
    發(fā)表于 10-27 06:41

    vcs和vivado聯(lián)合仿真

    使用vivado2021.02編譯VCS仿真庫時定要加-no_systemc_compile選項進行編譯,否則編譯會出現(xiàn)systemc的錯誤,主要也是版本不匹配問題; 2.在打
    發(fā)表于 10-24 07:28

    CICC2033:關于C語言仿真的一些說明

    C語言運行說明 操作說明(以helloworld為例) 1、在SDK環(huán)境下寫好C語言相關代碼。 最簡單的寫法為根據已有demo進行更改。如果說需要重新創(chuàng)建新的SDK項目,具體寫法可以參考官
    發(fā)表于 10-21 14:18

    vivado仿真時GSR信號的影響

    利用vivado進行設計xilinx FPGA時,寫完設計代碼和仿真代碼后,點擊run simulation(啟動modelsim進行仿真
    的頭像 發(fā)表于 08-30 14:22 ?995次閱讀
    <b class='flag-5'>vivado</b><b class='flag-5'>仿真</b>時GSR信號的影響

    Texas Instruments ISOM8610光耦仿真器開關數據手冊

    Texas Instruments ISOM8610光耦仿真器開關是款80V單極常開開關,具有光耦仿真器輸入。此光耦仿真器開關的輸入可控制背對背MOSFET,在次級側無需使用任何電源
    的頭像 發(fā)表于 07-28 14:01 ?474次閱讀
    Texas Instruments ISOM8610光耦<b class='flag-5'>仿真器</b>開關數據手冊

    FMD仿真器燒錄說明

    FMD仿真器燒錄,離線燒錄說明
    發(fā)表于 04-30 17:27 ?1次下載

    概倫電子電路類型驅動SPICE仿真器NanoSpice X介紹

    NanoSpice X是概倫電子推出的高精度、大容量并行SPICE仿真器,旨在解決電路仿真中的最具挑戰(zhàn)性任務。相較于上代NanoSpice仿真器,NanoSpice X將平均
    的頭像 發(fā)表于 04-23 15:30 ?976次閱讀
    概倫電子電路類型驅動SPICE<b class='flag-5'>仿真器</b>NanoSpice X介紹

    概倫電子千兆級高精度電路仿真器NanoSpice Giga介紹

    NanoSpiceGiga是概倫電子自主研發(fā)的千兆級晶體管級SPICE電路仿真器,通過基于大數據的并行仿真引擎處理十億以上單元的電路仿真,可以用于各類存儲電路、定制數字電路和全芯片的
    的頭像 發(fā)表于 04-23 15:21 ?867次閱讀
    概倫電子千兆級高精度電路<b class='flag-5'>仿真器</b>NanoSpice Giga介紹

    概倫電子先進數字仿真器VeriSim介紹

    VeriSim是款先進的邏輯仿真器,提供全面的數字設計驗證解決方案,特別適用于大型SoC設計。它配備高性能的仿真引擎和約束求解,旨在提高編譯時效率,并確保設計的正確性和穩(wěn)定性。
    的頭像 發(fā)表于 04-22 10:19 ?1010次閱讀

    使用TDA4仿真器遇到的幾個疑問求解

    我現(xiàn)在在做TDA4的調研。使用TDA4的仿真器ti_cnnperfsim.exe來測試特定layer的正確性和Ti Cycle. 使用仿真器的時候遇到一些困惑的地方。 1. 我沒有
    發(fā)表于 03-03 06:35

    Vivado Design Suite用戶指南:邏輯仿真

    電子發(fā)燒友網站提供《Vivado Design Suite用戶指南:邏輯仿真.pdf》資料免費下載
    發(fā)表于 01-15 15:25 ?0次下載
    <b class='flag-5'>Vivado</b> Design Suite用戶指南:邏輯<b class='flag-5'>仿真</b>