chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺析Xilinx系列FPGA Select IO簡(jiǎn)介

YCqV_FPGA_EETre ? 來(lái)源:Ingdan FPGA ? 作者:Jon Zhu ? 2021-10-28 16:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在SelectIO簡(jiǎn)介連載一中介紹了其架構(gòu),本章會(huì)繼續(xù)介紹如何使用其gearbox功能來(lái)實(shí)現(xiàn)不同的比率的串并轉(zhuǎn)換功能。

7 Series FPGA中LVDS使用了ISERDESE2,SDR Rate可設(shè)為2,3,4,5,6,7,8。DDR Rate可設(shè)為4,6,8,10,14。

4960ff8a-37a6-11ec-82a8-dac502259ad0.png

從UG471的Bitslip部分可以看出在SDR和DDR移位的位數(shù)不一樣。在SDR模式下,一個(gè)Bitslip脈沖使數(shù)據(jù)左移一位;而在DDR模式下,一個(gè)Bitslip脈沖使數(shù)據(jù)右移一位或左移三位。

49d2be18-37a6-11ec-82a8-dac502259ad0.png

4a2a7e50-37a6-11ec-82a8-dac502259ad0.png

所以在某些傳輸過(guò)程中,可以先傳預(yù)設(shè)值,等待接收方調(diào)整Idelay和Bitslip解出正確的預(yù)設(shè)值后再傳輸有效數(shù)據(jù)。

對(duì)習(xí)慣使用7 Series FPGA用戶在接觸XilinxUltraScale和UltraScale +器件 SelectIO時(shí)感覺(jué)不習(xí)慣,原因XilinxUltraScale和UltraScale +是ISERDESE3和OSERDESE3組件,使用Select IO需要在IP catlog中選擇high_speed_selectio IP Configuration interface 在Serialization Factor選項(xiàng)中只有8或者4可以選擇。

4ae86bc2-37a6-11ec-82a8-dac502259ad0.png

Pin Selection選擇時(shí)會(huì)發(fā)現(xiàn)IO選擇會(huì)有一定限制,在Sensor的應(yīng)用中HP bank理想的硬件設(shè)計(jì)是在同一個(gè)bank中連續(xù)放置設(shè)備I/O,部分Sensor輸出的Serialization Factor需要7:1,6:1,5:1,不能直接使用ISERDES。

對(duì)這類應(yīng)用Xilinx 提供了XAPP1315 7:1的參考設(shè)計(jì),那么對(duì)6:1,5:1這種應(yīng)用用戶需要在參考設(shè)計(jì)上改哪里,怎樣去改?下面我們提供修改方式供參考。

1、從Data Reception看需要把ISERDESE3 輸出的8位數(shù)據(jù)(Serialization Factor=8)通過(guò)gearbox模塊轉(zhuǎn)成7,6,5位的數(shù)據(jù)。其中7位的數(shù)據(jù)XAPP1315已經(jīng)做過(guò)了,這里我們用6:1的數(shù)據(jù)為例, 需要從ISERDES3實(shí)現(xiàn)Read8 bit 數(shù)據(jù)通過(guò)gearbox 轉(zhuǎn)換為6bit數(shù)據(jù)。

4b739f8a-37a6-11ec-82a8-dac502259ad0.png

2、對(duì)于Read 8 to 6 gearbox設(shè)計(jì)方式:

4bee50ea-37a6-11ec-82a8-dac502259ad0.png

從數(shù)據(jù)排列可以分析到8 bit數(shù)據(jù)在每次讀取6 bit數(shù)據(jù),經(jīng)過(guò)4次后開始循環(huán),我們通過(guò)狀態(tài)機(jī)設(shè)計(jì)gearbox的代碼需只需要實(shí)現(xiàn);

4c7e41f0-37a6-11ec-82a8-dac502259ad0.png

// Read 8 to 6 gearbox

//

always @ (posedge px_clk)

begin

case (px_rd_seq )

3‘h0 : begin

px_data 《=px_rd_curr[5:0];

end

3’h1 : begin

px_data 《={px_rd_curr[3:0], px_rd_last[7:6]};

end

3‘h2 : begin

px_data 《={px_rd_curr[1:0], px_rd_last[7:4]};

end

3’h3 : begin

px_data 《={px_rd_last[7:2]};

end

endcase

end

3、Data Transmission,OSERDES3使用4 bit 輸入,參考例程是把ISERDES的數(shù)據(jù)接到OSERDES,這里我們?cè)趨⒖祭躺先稳皇褂肐SERDE 到OSERDES的數(shù)據(jù)傳送方式驗(yàn)證。分析知道需要一個(gè)6 bit 轉(zhuǎn)4 bit數(shù)據(jù)的 Gearbox.

4cf6339a-37a6-11ec-82a8-dac502259ad0.png

4、Gearbox設(shè)計(jì)思路是把6 bit的數(shù)據(jù)按4bit大小去讀取直到數(shù)據(jù)開始循環(huán)。

4d6a22b4-37a6-11ec-82a8-dac502259ad0.png

通過(guò)表格客戶分析出設(shè)計(jì)代碼做3次循環(huán)可以滿足要求

4de1f6c2-37a6-11ec-82a8-dac502259ad0.png

Read state machine and gear box

//

always @ (posedge tx_clkdiv4)

begin

if(!tx_enable) begin

rd_addr 《= 4‘b0;

rd_state 《= 3’h0;

end else begin

case (rd_state )

3‘h0 : begin

rd_addr 《= rd_addr + 1’b1;

tx_data 《= rd_curr[3:0];

rd_state《= rd_state + 1‘b1;

end

3’h1 : begin

rd_addr 《= rd_addr;

tx_data 《= {rd_curr[1:0], rd_last[5:4]};

rd_state《= rd_state + 1‘b1;

end

3’h2 : begin

rd_addr 《= rd_addr + 1‘b1;

tx_data 《= rd_last[5:2];

rd_state《= 3’h0;

end

endcase

end

end

5、到這來(lái)我們已經(jīng)完成gearbox 模塊的設(shè)計(jì),實(shí)現(xiàn)LVDS Source Synchronous 6:1。在Serialization and Deserialization部分還需要修改輸入的數(shù)據(jù)

//

// Transmit Data Generation

//

always @ (posedge tx_px_clk)

begin

if(tx_px_reset) begin

tx_px_data[ 5:0 ] 《= 6‘h01;

tx_px_data[11:6 ] 《= 6’h02;

tx_px_data[17:12] 《= 6‘h03;

tx_px_data[23:18] 《= 6’h04;

tx_px_data[29:24] 《= 6‘h05;

end

else begin

tx_px_data[ 5:0 ]《= tx_px_data[ 5:0 ]+1’b1;

tx_px_data[11:6 ]《= tx_px_data[11:6 ]+1‘b1;

tx_px_data[17:12]《= tx_px_data[17:12]+1’b1;

tx_px_data[23:18]《= tx_px_data[23:18]+1‘b1;

tx_px_data[29:24]《= tx_px_data[29:24]+1’b1;

end

end

// Receiver 1 - Data checking per pixelclock

//

always @(posedge rx1_px_clk or negedgerx1_px_ready)

begin

rx1_px_last 《= rx1_px_data;

if(!rx1_px_ready) begin

rx1_match 《= 1‘b0;

end

else if ((rx1_px_data[ 5:0 ]==rx1_px_last[ 5:0 ]+1’b1)&&

(rx1_px_data[11:6 ]==rx1_px_last[11:6 ]+1‘b1)&&

(rx1_px_data[17:12]==rx1_px_last[17:12]+1’b1)&&

(rx1_px_data[23:18]==rx1_px_last[23:18]+1‘b1)&&

(rx1_px_data[29:24]==rx1_px_last[29:24]+1’b1)) begin

rx1_match 《= 1‘b1;

end

else begin

rx1_match 《= 1’b0;

end

end

6、對(duì)用戶的系統(tǒng)可能需要的lane數(shù)量為8,在對(duì)應(yīng)的數(shù)據(jù)部分需要做對(duì)應(yīng)的修改

4e617050-37a6-11ec-82a8-dac502259ad0.png

Receiver使用ISERDESE3在1:8 DDR模式與8:6分布式RAM基于齒輪箱反序列化和對(duì)齊輸入數(shù)據(jù)流。這個(gè)實(shí)現(xiàn)需要三個(gè)時(shí)鐘域,1/2速率采樣時(shí)鐘(rx_clkdiv2), 1/8速率反序列化數(shù)據(jù)時(shí)鐘(rx_clkdiv8),和1/6像素時(shí)鐘(px_clk),它等于Receiversource clock。

Receiver source clock在MMCM或PLL中乘以6或12以滿足VCO頻率范圍,然后除以2生成1/2速率采樣時(shí)鐘(rx_clkdiv2),除以6生成織物像素時(shí)鐘(px_clk)。

//

// Instantiate PLL or MMCM

//

generate

if (USE_PLL == “FALSE”)begin // use an MMCM

MMCME3_BASE # (

.CLKIN1_PERIOD (CLKIN_PERIOD),

.BANDWIDTH (“OPTIMIZED”),

.CLKFBOUT_MULT_F (6*VCO_MULTIPLIER),

.CLKFBOUT_PHASE (0.0),

.CLKOUT0_DIVIDE_F (2*VCO_MULTIPLIER),

.CLKOUT0_DUTY_CYCLE (0.5),

.CLKOUT0_PHASE (0.0),

.DIVCLK_DIVIDE (1),

.REF_JITTER1 (0.100)

tx_mmcm (

.CLKFBOUT (px_pllmmcm),

.CLKFBOUTB (),

.CLKOUT0 (tx_pllmmcm_div2),

.CLKOUT0B (),

.CLKOUT1 (),

.CLKOUT1B (),

.CLKOUT2 (),

.CLKOUT2B (),

.CLKOUT3 (),

.CLKOUT3B (),

.CLKOUT4 (),

.CLKOUT5 (),

.CLKOUT6 (),

.LOCKED (cmt_locked),

.CLKFBIN (px_clk),

.CLKIN1 (clkin),

.PWRDWN (1‘b0),

.RST (reset)

);

end else begin // Use aPLL

PLLE3_BASE # (

.CLKIN_PERIOD (CLKIN_PERIOD),

.CLKFBOUT_MULT (6*VCO_MULTIPLIER),

.CLKFBOUT_PHASE (0.0),

.CLKOUT0_DIVIDE (2*VCO_MULTIPLIER),

.CLKOUT0_DUTY_CYCLE (0.5),

.REF_JITTER (0.100),

.DIVCLK_DIVIDE (1)

tx_pll (

.CLKFBOUT (px_pllmmcm),

.CLKOUT0 (tx_pllmmcm_div2),

.CLKOUT0B (),

.CLKOUT1 (),

.CLKOUT1B (),

.CLKOUTPHY (),

.LOCKED (cmt_locked),

.CLKFBIN (px_clk),

.CLKIN (clkin),

.CLKOUTPHYEN (1’b0),

.PWRDWN (1‘b0),

.RST (reset)

);

end

7、代碼中對(duì)應(yīng)的源語(yǔ)需要升級(jí)到ULTRASCALE_PLUS對(duì)應(yīng)的部分

類似的地方:localparam DELAY_VALUE = ((CLKIN_PERIOD*1000)/6 《= 1100.0) ?(CLKIN_PERIOD*1000)/6 : 1100.0;

ULTRASCALE_PLUS maximumvalue for 1100.0

IDELAYE3 SIM_DEVICE(“ULTRASCALE_PLUS”), // Set the device version for simulationfunctionality (ULTRASCALE// ULTRASCALE_PLUS,recommended to re-call IDELAYE3 in the ULTRASCALE_PLUSdirectory

8、所以以模塊修完之后通過(guò)軟件仿真驗(yàn)證修改的數(shù)據(jù)跟XAPP1315的數(shù)據(jù)對(duì)比,設(shè)計(jì)中采用parameter DATA_FORMAT = “PER_CLOCK”,數(shù)據(jù)格式會(huì)安裝PER_CLOCK方式排列LVDS Source Synchronous 6:1 Serializationand Deserialization Using Clock Multiplication。

4ecad428-37a6-11ec-82a8-dac502259ad0.png

Xapp1315 LVDS Source Synchronous 7:1Serialization and Deserialization Using Clock Multiplication仿真數(shù)據(jù):

4fe25692-37a6-11ec-82a8-dac502259ad0.png

綜上所述,通過(guò)數(shù)據(jù)比對(duì)分析數(shù)據(jù)沒(méi)有問(wèn)題,從而實(shí)現(xiàn)此功能。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22205

    瀏覽量

    626836
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7292

    瀏覽量

    93383
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2190

    瀏覽量

    128770
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1946

    瀏覽量

    134125
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過(guò)講解不同模式的原理圖連接方式,進(jìn)而配置用到引腳的含義(手冊(cè)上相關(guān)引腳含義有四、五頁(yè),通過(guò)本文理解基本上能夠記住所有引腳含義以及使用場(chǎng)景),熟悉xilinx 7系列配置流程,以及設(shè)計(jì)原理圖時(shí)需要注意的一些事項(xiàng),比如flash與
    的頭像 發(fā)表于 08-30 14:35 ?6213次閱讀
    一文詳解<b class='flag-5'>xilinx</b> 7<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>配置技巧

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費(fèi)下載
    發(fā)表于 05-30 15:29 ?2次下載

    Xilinx Ultrascale系列FPGA的時(shí)鐘資源與架構(gòu)解析

    Ultrascale是賽靈思開發(fā)的支持包含步進(jìn)功能的增強(qiáng)型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個(gè)系列:Kintex和Virtex
    的頭像 發(fā)表于 04-24 11:29 ?1708次閱讀
    <b class='flag-5'>Xilinx</b> Ultrascale<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的時(shí)鐘資源與架構(gòu)解析

    xilinx FPGA IOB約束使用以及注意事項(xiàng)

    xilinx FPGA IOB約束使用以及注意事項(xiàng) 一、什么是IOB約束 在xilinx FPGA中,IOB是位于IO附近的寄存器,是
    的頭像 發(fā)表于 01-16 11:02 ?1331次閱讀
    <b class='flag-5'>xilinx</b> <b class='flag-5'>FPGA</b> IOB約束使用以及注意事項(xiàng)

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】Key-test

    硬件: 一Xilinx XC7A100T FPGA開發(fā)板 二12V電源適配器 三下載器 四 win10筆記本 軟件: 一Vivado (指導(dǎo)手冊(cè)有詳細(xì)的安裝下載流程) 二官方按鍵示例工程 按鍵示例
    發(fā)表于 01-09 16:08

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南

    電子發(fā)燒友網(wǎng)站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-10 15:31 ?38次下載

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】測(cè)試一

    感謝米爾電子和電子發(fā)燒友提供的米爾-Xilinx XC7A100T FPGA開發(fā)板。 MYD-J7A100T用的 FPGAXILINX 公司 ARTIX-7
    發(fā)表于 12-08 08:48

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒(méi)有?

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒(méi)有? tsw1400_lvds_dac_sample_wise_restored的代碼寫的實(shí)在太難度了,一句注釋都沒(méi)有
    發(fā)表于 11-25 06:04

    采用Xilinx FPGA的AFE79xx SPI啟動(dòng)指南

    電子發(fā)燒友網(wǎng)站提供《采用Xilinx FPGA的AFE79xx SPI啟動(dòng)指南.pdf》資料免費(fèi)下載
    發(fā)表于 11-15 15:28 ?0次下載
    采用<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的AFE79xx SPI啟動(dòng)指南

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+01.開箱(zmj)

    ://www.myir-tech.com/ //------米爾-Xilinx XC7A100T FPGA開發(fā)板產(chǎn)品簡(jiǎn)介 https://www.myir.cn/shows/141/75.html 2.開發(fā)板介紹 2.1開發(fā)板
    發(fā)表于 11-12 15:45

    Linux--IO多路復(fù)用(select,poll,epoll)

    IO多路復(fù)用——select,poll,epollIO多路復(fù)用是一種操作系統(tǒng)技術(shù),旨在提高系統(tǒng)處理多個(gè)輸入輸出操作的性能和資源利用率。與傳統(tǒng)的多線程或多進(jìn)程模型相比,IO多路復(fù)用避免了因阻塞I
    的頭像 發(fā)表于 11-06 16:13 ?1359次閱讀

    Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FP
    的頭像 發(fā)表于 11-05 15:45 ?4125次閱讀
    <b class='flag-5'>Xilinx</b> 7<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b> PCIe Gen3的應(yīng)用接口及特性

    詳解FPGA的基本結(jié)構(gòu)

    ZYNQ PL 部分等價(jià)于 Xilinx 7 系列 FPGA,因此我們將首先介紹 FPGA 的架構(gòu)。簡(jiǎn)化的 FPGA 基本結(jié)構(gòu)由 6 部分組
    的頭像 發(fā)表于 10-25 16:50 ?4045次閱讀
    詳解<b class='flag-5'>FPGA</b>的基本結(jié)構(gòu)

    如何申請(qǐng)xilinx IP核的license

    在使用FPGA的時(shí)候,有些IP核是需要申請(qǐng)后才能使用的,本文介紹如何申請(qǐng)xilinx IP核的license。
    的頭像 發(fā)表于 10-25 16:48 ?1871次閱讀
    如何申請(qǐng)<b class='flag-5'>xilinx</b> IP核的license

    Xilinx ZYNQ 7000系列SoC的功能特性

    本文介紹下Xilinx ZYNQ 7000系列SoC的功能特性、資源特性、封裝兼容性以及如何訂購(gòu)器件。
    的頭像 發(fā)表于 10-24 15:04 ?3526次閱讀
    <b class='flag-5'>Xilinx</b> ZYNQ 7000<b class='flag-5'>系列</b>SoC的功能特性