美國時間12月2日,RISC-V國際基金會宣布其成員批準(zhǔn)了15項(xiàng)新規(guī)范,包含了RISC-V指令集架構(gòu)下的40多個擴(kuò)展,其中重點(diǎn)強(qiáng)調(diào)的就是其矢量、標(biāo)量加密和Hypervisor三條規(guī)范。RISC-V國際基金會表示,這些規(guī)范為AI、機(jī)器學(xué)習(xí)、IoT、汽車和數(shù)據(jù)中心等市場創(chuàng)建了新的機(jī)遇,那么對于RISC-V這個仍在蓬勃發(fā)展的架構(gòu)來說,這些規(guī)范究竟意味著什么呢?
向量處理
過去向量計(jì)算往往只用于氣象預(yù)報和聲吶研究等細(xì)分市場,如今人工智能的興起下,向量運(yùn)算開始擴(kuò)展到所有類型的應(yīng)用和解決方案中,甚至在某些語音和視覺的機(jī)器學(xué)習(xí)推理中成了主要運(yùn)算方式。
RISC-V的向量規(guī)范帶來的RISC-V向量擴(kuò)展,為數(shù)據(jù)運(yùn)算密集的應(yīng)用敞開了大門。該擴(kuò)展已于今年9月進(jìn)入凍結(jié)公共審核階段,如今終于通過批準(zhǔn)。RISC-V的向量擴(kuò)展僅有100多條指令,但憑借這些指令,開發(fā)者就可以在RISC-V架構(gòu)的處理器上迅速應(yīng)對復(fù)雜的運(yùn)算工作,比如稀疏矩陣運(yùn)算等,并做到極低的延遲。
RISC-V向量擴(kuò)展中還有針對嵌入式設(shè)備和MCU的擴(kuò)展Zve,為性能不高的RISC-V CPU核心提供32/64整數(shù)、單精度和雙精度的浮點(diǎn)向量運(yùn)算,滿足邊緣端日益增長的算力要求。這樣不論是消費(fèi)級的IoT設(shè)備,還是工業(yè)級的機(jī)器學(xué)習(xí)應(yīng)用,都能從中獲利。
標(biāo)量加密
安全是任何一個架構(gòu)都不容小覷的一環(huán),從支持安全的加密標(biāo)準(zhǔn)到防范x86曾遇到的Spectre和Meltdown等漏洞,RISC-V在加密上同樣沒有放松。
標(biāo)量加密規(guī)范將為小規(guī)模的加密工作帶來加速,這些擴(kuò)展顯著降低了物聯(lián)網(wǎng)和嵌入式設(shè)備中安全高效的加速加密技術(shù)門檻。標(biāo)量加密擴(kuò)展的引入,使得RISC-V在實(shí)現(xiàn)某些標(biāo)準(zhǔn)的哈希加密或分組加密算法時,要比直接使用標(biāo)準(zhǔn)指令快一個數(shù)量級。
根據(jù)RISC-V國際基金會CTO Mark Himelstein的說法,在使用標(biāo)量加密擴(kuò)展后,64位的RISC-V運(yùn)行AES128加密算法所需指令數(shù)從1145條下降至78條,提升性能的同時也加強(qiáng)了對邊信道攻擊的防范。除了性能和安全優(yōu)勢外,引入標(biāo)量加密擴(kuò)展所需成本也非常低,不需要像向量處理器一樣占用芯片大量的邏輯空間,開發(fā)者可以將目前主流的加密算法集成到最小的設(shè)備中。
Hypervisor虛擬化
虛擬化支持也是如今常見的需求之一,無論是數(shù)據(jù)中心還是嵌入式設(shè)備,都開始引入虛擬化技術(shù)。RISC-V的虛擬化擴(kuò)展已經(jīng)停留在草案階段許久了,如今終于獲得批準(zhǔn),RISC-V社區(qū)已經(jīng)完成了KVM的移植,Linux 5.16版本中的KVM也將正式支持RISC-V的hypervisor擴(kuò)展,另一大開源虛擬機(jī)Xen也在今年三月宣布將考慮支持RISC-V的虛擬化。而SiFive在同一天公布的SiFive P650處理器,也聲稱支持虛擬化。

P650處理器 / SiFive
虛擬化技術(shù)主要是實(shí)現(xiàn)CPU、內(nèi)存和I/O的虛擬化。RISC-V通過賦予敏感寄存器和指令特權(quán)的方式,實(shí)現(xiàn)了CPU的虛擬化。在內(nèi)存虛擬化上,RISC-V和Arm/x86一樣,選擇實(shí)用多階段頁表來實(shí)現(xiàn)。RISC-V的Hypervisor規(guī)范將supervisor級的架構(gòu)虛擬化,有效地以type-1或KVM這類type-2的形式托管運(yùn)行客戶操作系統(tǒng)。
RISC-V憑借其擴(kuò)展性,已經(jīng)展現(xiàn)了作為加速器的無限潛力,有了虛擬化技術(shù)的支持,RISC-V的硬件資源可以得到最大限度的利用,在數(shù)據(jù)中心的機(jī)器和網(wǎng)絡(luò)基礎(chǔ)架構(gòu)中也將獲得更多的機(jī)會。
除了數(shù)據(jù)中心,汽車和工業(yè)控制應(yīng)用也已經(jīng)全面鋪開虛擬化技術(shù),比如UI與控制應(yīng)用的硬件隔離等等。這也是RISC-V存在感較小的兩大市場,有了虛擬化技術(shù)的支持,相信RISC-V能夠吸引到更多的行業(yè)玩家。
小結(jié)
盡管RISC-V仍是全球ISA市場中的一小部分,但根據(jù)調(diào)研機(jī)構(gòu)近期發(fā)布的報告,RISC-V的處理器核心將在2022年和2023年實(shí)現(xiàn)翻倍式增長。尤其是在這些新規(guī)范和新擴(kuò)展的加入下,欲求快速進(jìn)入市場的初創(chuàng)小型公司更愿意選擇這種開放式的架構(gòu)。
向量處理
過去向量計(jì)算往往只用于氣象預(yù)報和聲吶研究等細(xì)分市場,如今人工智能的興起下,向量運(yùn)算開始擴(kuò)展到所有類型的應(yīng)用和解決方案中,甚至在某些語音和視覺的機(jī)器學(xué)習(xí)推理中成了主要運(yùn)算方式。
RISC-V的向量規(guī)范帶來的RISC-V向量擴(kuò)展,為數(shù)據(jù)運(yùn)算密集的應(yīng)用敞開了大門。該擴(kuò)展已于今年9月進(jìn)入凍結(jié)公共審核階段,如今終于通過批準(zhǔn)。RISC-V的向量擴(kuò)展僅有100多條指令,但憑借這些指令,開發(fā)者就可以在RISC-V架構(gòu)的處理器上迅速應(yīng)對復(fù)雜的運(yùn)算工作,比如稀疏矩陣運(yùn)算等,并做到極低的延遲。
RISC-V向量擴(kuò)展中還有針對嵌入式設(shè)備和MCU的擴(kuò)展Zve,為性能不高的RISC-V CPU核心提供32/64整數(shù)、單精度和雙精度的浮點(diǎn)向量運(yùn)算,滿足邊緣端日益增長的算力要求。這樣不論是消費(fèi)級的IoT設(shè)備,還是工業(yè)級的機(jī)器學(xué)習(xí)應(yīng)用,都能從中獲利。
標(biāo)量加密
安全是任何一個架構(gòu)都不容小覷的一環(huán),從支持安全的加密標(biāo)準(zhǔn)到防范x86曾遇到的Spectre和Meltdown等漏洞,RISC-V在加密上同樣沒有放松。
標(biāo)量加密規(guī)范將為小規(guī)模的加密工作帶來加速,這些擴(kuò)展顯著降低了物聯(lián)網(wǎng)和嵌入式設(shè)備中安全高效的加速加密技術(shù)門檻。標(biāo)量加密擴(kuò)展的引入,使得RISC-V在實(shí)現(xiàn)某些標(biāo)準(zhǔn)的哈希加密或分組加密算法時,要比直接使用標(biāo)準(zhǔn)指令快一個數(shù)量級。
根據(jù)RISC-V國際基金會CTO Mark Himelstein的說法,在使用標(biāo)量加密擴(kuò)展后,64位的RISC-V運(yùn)行AES128加密算法所需指令數(shù)從1145條下降至78條,提升性能的同時也加強(qiáng)了對邊信道攻擊的防范。除了性能和安全優(yōu)勢外,引入標(biāo)量加密擴(kuò)展所需成本也非常低,不需要像向量處理器一樣占用芯片大量的邏輯空間,開發(fā)者可以將目前主流的加密算法集成到最小的設(shè)備中。
Hypervisor虛擬化
虛擬化支持也是如今常見的需求之一,無論是數(shù)據(jù)中心還是嵌入式設(shè)備,都開始引入虛擬化技術(shù)。RISC-V的虛擬化擴(kuò)展已經(jīng)停留在草案階段許久了,如今終于獲得批準(zhǔn),RISC-V社區(qū)已經(jīng)完成了KVM的移植,Linux 5.16版本中的KVM也將正式支持RISC-V的hypervisor擴(kuò)展,另一大開源虛擬機(jī)Xen也在今年三月宣布將考慮支持RISC-V的虛擬化。而SiFive在同一天公布的SiFive P650處理器,也聲稱支持虛擬化。

P650處理器 / SiFive
虛擬化技術(shù)主要是實(shí)現(xiàn)CPU、內(nèi)存和I/O的虛擬化。RISC-V通過賦予敏感寄存器和指令特權(quán)的方式,實(shí)現(xiàn)了CPU的虛擬化。在內(nèi)存虛擬化上,RISC-V和Arm/x86一樣,選擇實(shí)用多階段頁表來實(shí)現(xiàn)。RISC-V的Hypervisor規(guī)范將supervisor級的架構(gòu)虛擬化,有效地以type-1或KVM這類type-2的形式托管運(yùn)行客戶操作系統(tǒng)。
RISC-V憑借其擴(kuò)展性,已經(jīng)展現(xiàn)了作為加速器的無限潛力,有了虛擬化技術(shù)的支持,RISC-V的硬件資源可以得到最大限度的利用,在數(shù)據(jù)中心的機(jī)器和網(wǎng)絡(luò)基礎(chǔ)架構(gòu)中也將獲得更多的機(jī)會。
除了數(shù)據(jù)中心,汽車和工業(yè)控制應(yīng)用也已經(jīng)全面鋪開虛擬化技術(shù),比如UI與控制應(yīng)用的硬件隔離等等。這也是RISC-V存在感較小的兩大市場,有了虛擬化技術(shù)的支持,相信RISC-V能夠吸引到更多的行業(yè)玩家。
小結(jié)
盡管RISC-V仍是全球ISA市場中的一小部分,但根據(jù)調(diào)研機(jī)構(gòu)近期發(fā)布的報告,RISC-V的處理器核心將在2022年和2023年實(shí)現(xiàn)翻倍式增長。尤其是在這些新規(guī)范和新擴(kuò)展的加入下,欲求快速進(jìn)入市場的初創(chuàng)小型公司更愿意選擇這種開放式的架構(gòu)。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
cpu
+關(guān)注
關(guān)注
68文章
11190瀏覽量
221621 -
加密算法
+關(guān)注
關(guān)注
0文章
219瀏覽量
26074 -
RISC-V
+關(guān)注
關(guān)注
47文章
2700瀏覽量
51028
發(fā)布評論請先 登錄
相關(guān)推薦
熱點(diǎn)推薦
RISC-V 圖形領(lǐng)域的發(fā)展與挑戰(zhàn):從技術(shù)突破到消費(fèi)端落地
的應(yīng)用市場。圖形性能是消費(fèi)電子的核心體驗(yàn)指標(biāo),手機(jī)、智能電視、AR/VR 設(shè)備等終端的操作流暢度、畫面精細(xì)度、響應(yīng)速度,均依賴圖形處理能力,這意味著圖形能力將成為 RISC-V 搶占該市場的 “必答題
發(fā)表于 07-18 13:51
?5134次閱讀
FPGA與RISC-V淺談
全球半導(dǎo)體產(chǎn)業(yè)競爭格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計(jì)算等新興技術(shù)的蓬勃發(fā)展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優(yōu)勢,日益成為業(yè)界焦點(diǎn),也為全球半導(dǎo)體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
發(fā)表于 04-11 13:53
?494次閱讀

芯來科技亮相RISC-V Day Tokyo 2025
RISC-V Day Tokyo 2025春季會議于日前在東京大學(xué)ITO國際研究中心順利舉行。The RISC-V Day Tokyo作為日本最大的RISC-V活動,匯集了眾多優(yōu)秀的RISC-
Arm與RISC-V架構(gòu)的優(yōu)劣勢比較
關(guān)于Arm與RISC-V的討論涉及多個層面。雖然多種因素共同作用于這些架構(gòu)的整體性能,但每種架構(gòu)都有其最適合的幾類主要應(yīng)用場景。
Arm
長期以來,專有技術(shù)往往意味著高昂的許可費(fèi)用,Arm架構(gòu)擁有
發(fā)表于 02-01 22:30
關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)
RISC-V芯片作為一種基于精簡指令集計(jì)算(RISC)原則的開源指令集架構(gòu)(ISA)芯片,近年來在多個領(lǐng)域展現(xiàn)出了廣泛的應(yīng)用潛力和顯著優(yōu)勢。以下是對RISC-V芯片應(yīng)用的總結(jié)。
RISC-V
發(fā)表于 01-29 08:38
RISC-V MCU技術(shù)
嘿,咱來聊聊RISC-V MCU技術(shù)哈。
這RISC-V MCU技術(shù)呢,簡單來說就是基于一個叫RISC-V的指令集架構(gòu)做出的微控制器技術(shù)。RISC-V這個啊,2010年的時候,是加州大
發(fā)表于 01-19 11:50
深度數(shù)智DC-ROMA RISC-V Laptop II入選IEEE Spectrum“Top Tech 2025”
深度數(shù)智在開源硬件領(lǐng)域的創(chuàng)新突破,也標(biāo)志著深度數(shù)智的RISC-V筆記本在未來計(jì)算領(lǐng)域占據(jù)了重要位置。IEEESpectrum文章截圖深度數(shù)智始終致力于推動RISC

RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧
Decoder)可以非常便捷的譯碼出寄存器索引,然后讀取通用寄存器組(Register File)
(3)開源和免費(fèi)
RISC-V最大的優(yōu)勢就是開源和免費(fèi)。免費(fèi)意味著RISC-V可以幫助開發(fā)者低成本完成CPU
發(fā)表于 12-16 23:08
關(guān)于RISC-V學(xué)習(xí)路線圖推薦
一個號的RISC-V學(xué)習(xí)路線圖可以幫助學(xué)習(xí)者系統(tǒng)地掌握RISC-V架構(gòu)的相關(guān)知識。比如以下是一個較好的RISC-V學(xué)習(xí)路線圖:
一、基礎(chǔ)知識準(zhǔn)備
計(jì)算機(jī)體系結(jié)構(gòu)基礎(chǔ) :
了解計(jì)算機(jī)的基本組成、指令集
發(fā)表于 11-30 15:21
《RISC-V能否復(fù)制Linux 的成功?》
規(guī)范的基金會,他說:“人們總是誤以為RISC-V International是開發(fā)內(nèi)核的,實(shí)際上它并不是,而是專注于開發(fā)一系列定義指令集架構(gòu)的規(guī)范。這些規(guī)范適于各種用途:商業(yè)、開源、閉
發(fā)表于 11-26 20:20
什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別
,而RISC-V每個指令只有一個微操作,也就意味著一個時鐘周期內(nèi)只能執(zhí)行一個微操作,所以如果RISC-V想要完成比較復(fù)雜的工作則需要更多的指令集組合起來才可以,RISC-V追求的是一步
發(fā)表于 11-16 16:14
RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期
RISC-V是一種開放標(biāo)準(zhǔn)指令集架構(gòu) (ISA),最初由加州大學(xué)伯克利分校的研究人員于2010年開發(fā)。業(yè)界稱,這種開源特性為芯片設(shè)計(jì)者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器。
而AI
發(fā)表于 10-31 16:06
觀點(diǎn)評論 | RISC-V,偉大里程碑
RISC-V的RVA23配置文件的批準(zhǔn)標(biāo)志著該架構(gòu)的一個重要時刻,任何關(guān)注RISC-V的人都知道這不僅僅是一個復(fù)選框。RVA23是早就應(yīng)該實(shí)現(xiàn)的指令集架構(gòu)(ISA)的統(tǒng)一,它有效地為

RISC-V近期市場情況調(diào)研
RISC-V是一種開源的指令集架構(gòu)(ISA),近年來在全球范圍內(nèi)迅速崛起,尤其在中國,RISC-V的發(fā)展勢頭十分強(qiáng)勁。以下是目前RISC-V芯片的發(fā)展情況,以及中國在這一領(lǐng)域的主要公司和產(chǎn)品
評論