chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速電路電源完整性設(shè)計面臨的挑戰(zhàn)

Xpeedic ? 來源:Xpeedic ? 作者:Xpeedic ? 2022-01-04 09:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言

高速PCB不同種類的電源平面分割后,如何處理直流壓降過大?

大電流平面的縫合過孔是不是越多越好?

去耦電容是使用相同容量的電容并聯(lián),還是使用多個不同容量的電容并聯(lián)?

去耦電容的數(shù)量是否是越多越好,如何通過控制電容數(shù)量來節(jié)約成本?

電子產(chǎn)品發(fā)展趨勢

1965年時任仙童半導(dǎo)體公司研究開發(fā)實驗室主任的摩爾應(yīng)邀為《電子學(xué)》雜志35周年專刊寫了一篇觀察評論報告,題目是:“讓集成電路填滿更多的元件”。在摩爾開始繪制數(shù)據(jù)時,發(fā)現(xiàn)了一個驚人的趨勢:每個新芯片大體上包含其前任兩倍的容量,每個芯片的產(chǎn)生都是在前一個芯片產(chǎn)生后的18-24個月內(nèi)。摩爾的觀察資料,就是現(xiàn)在所謂的摩爾定律。與摩爾定律相對應(yīng),Intel公司的CPU芯片也具有一個規(guī)律,它的時鐘頻率大約每兩年就要加倍。i486處理器工作于25MHz,而奔騰4處理器的速度達3GHz以上。數(shù)十億晶體管處理器的處理速度可達20GHz。隨著處理器等芯片的晶體管數(shù)量和速度的提升,為了解決功耗、散熱等問題發(fā)明了很多新材料和新結(jié)構(gòu)。同時,互連封裝技術(shù)也在迅速發(fā)展,當(dāng)前,3D封裝已經(jīng)廣泛應(yīng)用于部分消費類電子產(chǎn)品中。

摩爾定律作為電子制造產(chǎn)業(yè)鏈的金科玉律,一直屹立于科技發(fā)展的前沿,給整個電子制造產(chǎn)業(yè)鏈指明了非常明晰的發(fā)展方向,可謂厚澤萬物。電子產(chǎn)業(yè)在摩爾定律的驅(qū)動下,產(chǎn)品的功能越來越強,集成度越來越高,信號的速率越來越快,產(chǎn)品的研發(fā)周期也越來越短。

高速電路電源完整性設(shè)計面臨的挑戰(zhàn)

集成電路沿摩爾定律發(fā)展的趨勢為當(dāng)代電子系統(tǒng)的電源分配網(wǎng)絡(luò)(PDN)設(shè)計與電源完整性(PI)分析提出了日益嚴峻的挑戰(zhàn):

1.低電壓供電的芯片集成度越來越高

電壓越低,每個器件引腳上需要的電流就越大,就會導(dǎo)致直流壓降越大;電壓越低,控制壓降的要求就越嚴,典型的電壓要求通常為±5%,這就意味著允許的直流壓降更小。器件集成度越高,集成電路周圍的走線就會越密,從而導(dǎo)致電源網(wǎng)絡(luò)中的電流密度更高,直流壓降也更大。

2.PCB設(shè)計向高速高密度發(fā)展

目前,PCB上的空間越來越小,信號走線越來越密,沒有多少地方可實現(xiàn)寬敞的電源平面。這樣的結(jié)果是,電源平面和地平面都會被其他網(wǎng)絡(luò)過孔周圍的反焊盤所穿透,如下圖所示。由于層面有很多孔洞,顯然可供電流流動的路徑就會變得更細,因此,電源平面的電阻就會變得更大,導(dǎo)致直流壓降也更大。

3.PDN去耦電容優(yōu)化難度增加

電源的PDN系統(tǒng)要求每個系統(tǒng)元件都能得到正常工作電壓,那么就要對電源進行阻抗控制。只要電源阻抗控制在目標阻抗以下,那么電壓傳輸就會有一個良好的性能保障。而實際設(shè)計中,PDN上連接了種類數(shù)量眾多的各種去耦電容器,它們是PDN最重要的組成部分,幾乎就決定了PDN的質(zhì)量。PDN能有效地抑制噪聲到底需要多少個電容?這些電容放置在哪?怎么安裝?如何在保證電源良好的性能基礎(chǔ)上,通過刪減電容來減輕PCB布局的緊張,進而還能節(jié)約設(shè)計成本是電源完整性分析的一大挑戰(zhàn)。

4.大電流下的電熱協(xié)同分析

隨著芯片的集成度越來越高,芯片電源的供電電流越來越大,無源鏈路上產(chǎn)生的功率損耗也越來越大。此部分的損耗會以熱的方式呈現(xiàn)出來,從而導(dǎo)致熱設(shè)計風(fēng)險,同時無源鏈路也會受到溫度的影響,所以大電流下的電熱協(xié)同分析就顯得特別重要。

綜上所述,目前高速電路電源完整性面臨著低電壓供電的芯片集成度越來越高,PCB設(shè)計向高速高密度發(fā)展,PDN去耦電容優(yōu)化難度增加,大電流下的電熱協(xié)同分析等各種挑戰(zhàn)。為了能夠保證系統(tǒng)的穩(wěn)定運行,為芯片提供穩(wěn)定的電源和電流,提高電源質(zhì)量,降低系統(tǒng)的總體電源阻抗,提高產(chǎn)品的可靠性和穩(wěn)定性。芯和半導(dǎo)體推出了全面的電源完整性仿真分析解決方案Hermes PSI。

芯和半導(dǎo)體高速電路電源完整性解決方案

Hermes PSI是一款面向電子產(chǎn)品進行電源完整性分析、信號與電源協(xié)同分析、電熱協(xié)同分析的工具,設(shè)計師可利用此工具導(dǎo)入PCB板和封裝設(shè)計文件以及他們的物理結(jié)合,還可幫助設(shè)計師進行die和電源調(diào)整模塊模型結(jié)合的端到端的電源完整性頻域AC阻抗分析、DC壓降分析、時域紋波噪聲分析。最終為電子產(chǎn)品提供最佳競爭力的電源完整性解決方案。

1.DC壓降分析

Hermes PSI能夠識別PCB/SiP設(shè)計中潛在的直流壓降等問題。如過多的直流壓降,可能會導(dǎo)致IC器件出現(xiàn)故障。還有過高的電流密度或過大的過孔電流,可能會導(dǎo)致PCB/SiP的損壞。所有的仿真結(jié)果都可以通過圖形化的方式查看,同時也能夠生成仿真報告,這些都將幫忙工程師快速定位電源分配的DC問題。

2.AC頻域阻抗分析

Hermes PSI能夠幫助設(shè)計師優(yōu)化電源分配網(wǎng)絡(luò)(PDN),通過AC opt分析可以確定PDN有效地抑制噪聲最少需要多少個電容?能夠幫助工程師得到最佳性能、最小面積、最小成本的分析結(jié)果。

3.電熱協(xié)同仿真分析

Hermes PSI能夠通過無源鏈路功率損耗作為熱源進行系統(tǒng)熱分析,同時系統(tǒng)熱分析的溫度分布作為無源鏈路分析的輸入,經(jīng)過多次迭代分析最后達到熱平衡。進而得到真正意義上的PCB/SiP電熱分析結(jié)果。

總結(jié)

本文介紹了高速電路電源完整性設(shè)計面臨的多種挑戰(zhàn)。芯和半導(dǎo)體針對這些挑戰(zhàn),提出了最佳競爭力的電源完整性解決方案,設(shè)計者可以輕松實現(xiàn)PCB/SiP設(shè)計的DC壓降分析、AC頻域阻抗分析、電熱協(xié)同仿真分析等,幫助設(shè)計者降低了設(shè)計冗余,規(guī)避潛在風(fēng)險,縮短了產(chǎn)品開發(fā)周期,同時也相應(yīng)的降低產(chǎn)品成本。

芯和半導(dǎo)體EDA介紹

芯和半導(dǎo)體成立于2010年,是國內(nèi)唯一提供“半導(dǎo)體全產(chǎn)業(yè)鏈仿真EDA解決方案”的供應(yīng)商。芯和半導(dǎo)體EDA是新一代智能電子產(chǎn)品中設(shè)計高頻/高速電子組件的首選工具,它包括了三大產(chǎn)品線:

芯片設(shè)計仿真產(chǎn)品線為晶圓廠提供了精準的PDK設(shè)計解決方案, 為芯片設(shè)計公司提供了片上高頻寄生參數(shù)提取與建模的解決方案;

先進封裝設(shè)計仿真產(chǎn)品線為傳統(tǒng)型封裝和先進封裝提供了高速高頻電磁場仿真的解決方案;

高速系統(tǒng)設(shè)計仿真產(chǎn)品線為PCB板、組件、系統(tǒng)的互連結(jié)構(gòu)提供了快速建模與無源參數(shù)抽取的仿真平臺,解決了高速高頻系統(tǒng)中的信號、電源完整性問題。

芯和半導(dǎo)體EDA的強大功能基于:自主知識產(chǎn)權(quán)的多種尖端電磁場和電路仿真求解技術(shù)、繁榮的晶圓廠和合作伙伴生態(tài)圈(芯和半導(dǎo)體EDA在所有主流晶圓廠的先進工藝節(jié)點和先進封裝上得到了不斷驗證)、以及支持基于云平臺的高性能分布式計算技術(shù),在5G智能手機、物聯(lián)網(wǎng)、汽車電子和數(shù)據(jù)中心等領(lǐng)域已得到廣泛應(yīng)用。

關(guān)于芯和半導(dǎo)體

芯和半導(dǎo)體是國產(chǎn) EDA 行業(yè)的領(lǐng)軍企業(yè),提供覆蓋 IC、封裝到系統(tǒng)的全產(chǎn)業(yè)鏈仿真 EDA 解決方案,致力于賦能和加速新一代高速高頻智能電子產(chǎn)品的設(shè)計。 芯和半導(dǎo)體自主知識產(chǎn)權(quán)的 EDA 產(chǎn)品和方案在半導(dǎo)體先進工藝節(jié)點和先進封裝上不斷得到驗證,并在 5G、智能手機、物聯(lián)網(wǎng)、人工智能和數(shù)據(jù)中心等領(lǐng)域得到廣泛應(yīng)用,有效聯(lián)結(jié)了各大 IC 設(shè)計公司與制造公司。 芯和半導(dǎo)體同時在全球 5G 射頻前端供應(yīng)鏈中扮演重要角色,其通過自主創(chuàng)新的濾波器和系統(tǒng)級封裝設(shè)計平臺為手機和物聯(lián)網(wǎng)客戶提供射頻前端濾波器和模組,并被全球著名的半導(dǎo)體分析機構(gòu)Yole列入全球IPD濾波器設(shè)計的主要供應(yīng)商之一(Dedicated IPD Filter Design House)。 芯和半導(dǎo)體創(chuàng)建于 2010 年,前身為芯禾科技,運營及研發(fā)總部位于上海張江,在蘇州、武漢設(shè)有研發(fā)分中心,在美國硅谷、北京、深圳、成都、西安設(shè)有銷售和技術(shù)支持部門。其中,濾波器業(yè)務(wù)擁有自有品牌 XFILTER,由旗下全資核心企業(yè),上海芯波電子科技有限公司負責(zé)開發(fā)與運營。

原文標題:【解決方案】高速電路電源完整性解決方案

文章出處:【微信公眾號:Xpeedic】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18710

    瀏覽量

    261428
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6063

    瀏覽量

    177484
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4391

    文章

    23746

    瀏覽量

    420828

原文標題:【解決方案】高速電路電源完整性解決方案

文章出處:【微信號:Xpeedic,微信公眾號:Xpeedic】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    是德DSOX1204A示波器在電源完整性測試中的關(guān)鍵優(yōu)勢

    電源完整性(Power Integrity, PI)是電子設(shè)備設(shè)計中至關(guān)重要的一環(huán),直接影響系統(tǒng)的穩(wěn)定性、可靠和能效。隨著電子設(shè)備向高頻化、高功率密度方向快速發(fā)展,電源
    的頭像 發(fā)表于 06-24 12:01 ?446次閱讀
    是德DSOX1204A示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試中的關(guān)鍵優(yōu)勢

    高頻晶振的信號完整性挑戰(zhàn):如何抑制EMI與串?dāng)_

    高速數(shù)字電路和射頻系統(tǒng)中,高頻晶振作為關(guān)鍵的頻率源,其信號完整性直接影響整個系統(tǒng)的性能。隨著電子技術(shù)的飛速發(fā)展,晶振的工作頻率不斷提高,電磁干擾(EMI)與串?dāng)_問題日益凸顯,成為制約系統(tǒng)可靠
    的頭像 發(fā)表于 05-22 15:35 ?670次閱讀
    高頻晶振的信號<b class='flag-5'>完整性</b><b class='flag-5'>挑戰(zhàn)</b>:如何抑制EMI與串?dāng)_

    Samtec虎家大咖說 | 淺談信號完整性以及電源完整性

    。與會者提出了關(guān)于信號完整性電源完整性設(shè)計的問題,這些問題反映了一些新興的工程挑戰(zhàn)。Scott、Rich和Istvan在回答中強調(diào)了嚴格分析、細節(jié)工具表征以及深入理解基本原理的重要
    發(fā)表于 05-14 14:52 ?1080次閱讀
    Samtec虎家大咖說 | 淺談信號<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識

    先說一下,信號完整性為什么寫電源完整性?SI 只是針對高速信號的部分,這樣的理解沒有問題。如果提高認知,將SI 以大類來看,SI&amp;PI&amp;EMI 三者
    發(fā)表于 05-13 14:41

    各種常用電路模塊設(shè)計原則:電源完整性

    課題內(nèi)容 v 電源完整性設(shè)計(文檔) v 疊層設(shè)計 v 電源平面 v 去耦電容 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關(guān)注、點贊、評論支持一
    發(fā)表于 05-08 16:30

    高速接口如何選用低電容MDDTVS管?信號完整性與防護的雙重考量

    要求。與此同時,這些高速接口暴露在外部環(huán)境中,也面臨著靜電放電(ESD)等瞬態(tài)干擾的威脅。為了兼顧信號完整性與防護效果,低電容TVS(瞬態(tài)電壓抑制)管成為高速接口ESD防護
    的頭像 發(fā)表于 05-06 14:28 ?568次閱讀
    <b class='flag-5'>高速</b>接口如何選用低電容MDDTVS管?信號<b class='flag-5'>完整性</b>與防護<b class='flag-5'>性</b>的雙重考量

    受控阻抗布線技術(shù)確保信號完整性

    如何保障信號完整性為實現(xiàn)電路信號完整性,需遵循以下設(shè)計規(guī)范:避免直角走線、隔離時鐘信號與電源信號、保持元件間最短距離。受控阻抗布線通過調(diào)整走線尺寸和環(huán)境參數(shù),使其特性阻
    的頭像 發(fā)表于 04-25 20:16 ?1038次閱讀
    受控阻抗布線技術(shù)確保信號<b class='flag-5'>完整性</b>

    信號完整性測試基礎(chǔ)知識

    在當(dāng)今快速發(fā)展的數(shù)字時代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號完整性高速互連
    的頭像 發(fā)表于 04-24 16:42 ?3358次閱讀
    信號<b class='flag-5'>完整性</b>測試基礎(chǔ)知識

    使用羅德與施瓦茨RTE1104示波器進行電源完整性測試

    瓦茨RTE1104示波器進行電源完整性測試,以確保電子設(shè)備的電源分配網(wǎng)絡(luò)(Power Distribution Network, PDN)能夠在各種工作條件下穩(wěn)定運行。 ? 首先,我們需要了解
    的頭像 發(fā)表于 04-23 16:51 ?643次閱讀
    使用羅德與施瓦茨RTE1104示波器進行<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    電源完整性分析及其應(yīng)用

    引言 電源完整性這一概念是以信號完整性為基礎(chǔ)的,兩者的出現(xiàn)都源自電路開關(guān)速度的提高。當(dāng)高速信號的翻轉(zhuǎn)時間和系統(tǒng)的時鐘周期可以相比時,具有分布
    發(fā)表于 04-23 15:39

    普源DHO3000系列示波器電源完整性測試

    在電子電路設(shè)計日益復(fù)雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統(tǒng)可靠的重要評估指標。
    的頭像 發(fā)表于 04-15 14:45 ?607次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    普源示波器在信號完整性分析中的應(yīng)用研究

    信號完整性(Signal Integrity, SI)是電子工程領(lǐng)域中一個至關(guān)重要的概念,它指的是信號在傳輸過程中保持其原始特征的能力。在高速數(shù)字電路和通信系統(tǒng)中,信號完整性問題尤為突
    的頭像 發(fā)表于 03-19 14:20 ?690次閱讀
    普源示波器在信號<b class='flag-5'>完整性</b>分析中的應(yīng)用研究

    電源完整性理論基礎(chǔ)

    隨著 PCB 設(shè)計復(fù)雜度的逐步提高,對于信號完整性的分析除了反射,串?dāng)_以及 EMI 之外,穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計者們重點研究的方向之一。尤其當(dāng)開關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時候,電源
    發(fā)表于 03-10 17:15

    是德示波器在電源完整性分析中的應(yīng)用

    電源完整性(Power Integrity,PI)對于現(xiàn)代電子系統(tǒng)至關(guān)重要。隨著電子設(shè)備朝著高性能、小型化和低功耗方向發(fā)展,電源系統(tǒng)面臨著越來越大的
    的頭像 發(fā)表于 01-07 11:05 ?694次閱讀
    是德示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>分析中的應(yīng)用

    聽懂什么是信號完整性

    2024年12月20日14:00-16:00中星聯(lián)華科技將舉辦“高速信號完整性分析與測試”-“碼”上行動系列線上講堂線上講堂。本期會議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號完整性
    的頭像 發(fā)表于 12-15 23:33 ?1046次閱讀
    聽懂什么是信號<b class='flag-5'>完整性</b>