chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA中的有符號數(shù)乘法說明

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

?FPGA中乘法器是很稀缺的資源,但也是我們做算法必不可少的資源。7系列及之前的FPGA都是25x18的DSP,UltraScale中是27x18,我們可以通過調(diào)IP Core的方式或者原語的方式來進(jìn)行乘法操作。在里面可以設(shè)置有符號還是無符號數(shù)乘法。

poYBAGIMpoCAHqnrAAKVaCL3Jso537.png

pYYBAGIMpoGAKTaeAAJ6-aNWnxU862.png

當(dāng)然,我們也可以直接使用*符合來進(jìn)行乘法,對于無符號的乘法

reg [7:0] ubyte_a;
reg [7:0] ubyte_b;
(* *)
output reg[15:0] u_res;

always @ ( posedge clk ) begin
if(rst)
u_res else
u_res end

?有符號乘法可以在Verilog中使用signed來標(biāo)注。

reg signed [7:0] byte_a;
reg signed [7:0] byte_b;
(* *)
reg signed [15:0] res;

always @ ( posedge clk ) begin
if(rst)
res else
res end

當(dāng)然我們也要理解有符號數(shù)乘法的原理,其實(shí)就是擴(kuò)位乘法,把高位都補(bǔ)充為符號位。

有符號數(shù)乘法:

reg [7:0] ubyte_a;
reg [7:0] ubyte_b;
(* *)
reg [15:0] res_manul;

always @ ( posedge clk ) begin
if(rst)
res_manul else
res_manul end

關(guān)于乘法輸出的位寬,我們知道,兩個(gè)8bits的無符號數(shù)乘法,結(jié)果的位寬是16bits,但對于兩個(gè)8bits有符號數(shù)的乘法,只要兩個(gè)數(shù)不同時(shí)為-128,即二進(jìn)制0b1000_0000,那么輸出結(jié)果的高兩位都是符號位,我們只需要取低15bits即可。因此,如果我們可以保證兩個(gè)輸入的乘數(shù)不會同時(shí)為有符號數(shù)所能表示的負(fù)數(shù)最小值,那么乘法結(jié)果的高兩位都是符號位,只取其中一位即可。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22034

    瀏覽量

    617872
  • 乘法器
    +關(guān)注

    關(guān)注

    9

    文章

    212

    瀏覽量

    37943
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Verilogsigned和$signed()的用法

    嗎?其實(shí)不是的,因?yàn)?b class='flag-5'>有符號數(shù)和無符號數(shù)據(jù)的加法強(qiáng)結(jié)果和乘法器結(jié)構(gòu)是一樣的,signed的真正作用是決定如何對操作數(shù)擴(kuò)位的問題。 2、verilog
    的頭像 發(fā)表于 02-17 17:47 ?641次閱讀
    Verilog<b class='flag-5'>中</b>signed和$signed()的用法

    請問AFE5801 AD轉(zhuǎn)換后數(shù)字信號是用符號數(shù)還是無符號數(shù)表示的?

    請問AFE5801 AD轉(zhuǎn)換后數(shù)字信號是用符號數(shù)還是無符號數(shù)表示的???
    發(fā)表于 02-11 07:18

    ADS8688分別設(shè)置0 to 1.25 × VREF和±1.25 × VREF采樣范圍時(shí),得到的16位數(shù)據(jù)是按照符號數(shù)還是無符號數(shù)進(jìn)行轉(zhuǎn)換?

    請問ADS8688 在分別設(shè)置 0 to 1.25 × VREF 和±1.25 × VREF采樣范圍時(shí),得到的16位數(shù)據(jù)是按照符號數(shù)還是無符號數(shù)進(jìn)行轉(zhuǎn)換?兩者一樣嗎?
    發(fā)表于 12-20 08:03

    乘法型DAC的更新速率、采樣速率以及乘法帶寬是怎么定義的呀?什么關(guān)系?

    芯片DAC7811,芯片資料顯示50MHz Serial Interface, 10MHz Multiplying Bandwidth。串口是50M的,一次需要傳16bit(4個(gè)控制位),這樣更新速率應(yīng)該是50/16=3.125M,比10M的乘法帶寬小很多呀,和采樣定理沖突了
    發(fā)表于 12-19 08:34

    原理圖符號和PCB封裝有什么不同?

    “ ?原理圖符號及PCB封裝是電子設(shè)計(jì)中最基本的要素。本文針對剛踏入電子設(shè)計(jì)的新人,介紹了原理圖符號與PCB封裝區(qū)別,以及在KiCad兩者的對應(yīng)關(guān)系。 ” 什么是原理圖符號? 原理圖
    的頭像 發(fā)表于 12-04 18:13 ?2350次閱讀
    原理圖<b class='flag-5'>符號</b>和PCB封裝有什么不同?

    FPGA浮點(diǎn)四則運(yùn)算的實(shí)現(xiàn)過程

    由于定點(diǎn)的四則運(yùn)算比較簡單,如加減法只要注意符號擴(kuò)展,小數(shù)點(diǎn)對齊等問題即可。在本文中,運(yùn)用在前一節(jié)描述的自定義浮點(diǎn)格式FPGA數(shù)的表示方法(下),完成浮點(diǎn)四則運(yùn)算的實(shí)現(xiàn)過程 1.自
    的頭像 發(fā)表于 11-16 11:19 ?1404次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>中</b>浮點(diǎn)四則運(yùn)算的實(shí)現(xiàn)過程

    KiCad不同GND符號的含義及應(yīng)用

    “ ?對于剛接觸電子設(shè)計(jì)的小伙伴,經(jīng)常會對原理圖中各種不同樣式的接地(GND)符號搞暈。GND、GNDA、GNDD、大地、機(jī)殼地等到底什么區(qū)別?該如何使用呢? ? ” 地的種類 我們先來
    的頭像 發(fā)表于 11-12 12:20 ?4523次閱讀
    KiCad<b class='flag-5'>中</b>不同GND<b class='flag-5'>符號</b>的含義及應(yīng)用

    求助,LMX2572LP參考時(shí)鐘路徑乘法器MULT的輸入頻率范圍問題求解

    在lmx2572LP的參考時(shí)鐘輸入路徑一個(gè)乘法器MULT,其輸入頻率范圍在手冊描述為10Mhz~40MHz。當(dāng)我在TICS Pro軟件中進(jìn)行配置時(shí),這個(gè)
    發(fā)表于 11-08 11:36

    嵌入式電子元器件符號大全

    表示,內(nèi)部多個(gè)引腳,每個(gè)引腳對應(yīng)不同的功能。 6. 開關(guān)和繼電器 開關(guān)用于控制電路的電流流動,其符號通常是一個(gè)簡單的斷開或閉合的線條。繼電器是用電磁控制的開關(guān),其符號包括一個(gè)
    發(fā)表于 09-27 15:47

    FPGA Verilog HDL什么奇技巧?

    今天給大俠帶來在FPAG技術(shù)交流群里平時(shí)討論的問題答疑合集(九),以后還會多推出本系列,話不多說,上貨。 交流問題(一) Q:Verilog 什么奇技淫巧? A:在 Verilog ,以下這些
    發(fā)表于 09-12 19:10

    LM70 SPI/MICROWIRE 10位帶符號數(shù)字溫度傳感器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《LM70 SPI/MICROWIRE 10位帶符號數(shù)字溫度傳感器數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 08-14 09:28 ?0次下載
    LM70 SPI/MICROWIRE 10位帶<b class='flag-5'>符號數(shù)</b>字溫度傳感器數(shù)據(jù)表

    什么是一種將模擬信號數(shù)字化的技術(shù)

    的信號,例如聲音、圖像、溫度等。而數(shù)字信號則是由離散的數(shù)字值組成的信號,例如計(jì)算機(jī)的二進(jìn)制數(shù)據(jù)。模擬信號數(shù)字化的過程就是將模擬信號轉(zhuǎn)換為數(shù)字信號的過程。 模擬信號數(shù)字化的基本步驟包括采樣、量化和編碼。 1.1 采樣
    的頭像 發(fā)表于 08-11 10:28 ?1734次閱讀

    LMH6518輸出異常的原因?

    電平是1.2V,所以6518的輸出端我只串聯(lián)了0歐姆電阻直接到ADC,此時(shí),ADC采用符號數(shù)輸出,ADC的采集結(jié)果只會出現(xiàn)低于0以下的符號數(shù)。請問這是怎么回事兒呢?
    發(fā)表于 08-02 11:15

    FPGA在人工智能的應(yīng)用哪些?

    ,FPGA可以有效地處理深度學(xué)習(xí)的大規(guī)模并行運(yùn)算,從而提高深度學(xué)習(xí)應(yīng)用的效率。 定制化計(jì)算:FPGA的高度可編程性使其可以針對特定的應(yīng)用場景和算法進(jìn)行定制化的硬件設(shè)計(jì)。這意味著,如果深度學(xué)習(xí)算法發(fā)生變化
    發(fā)表于 07-29 17:05

    LM12454/LM12458/LM12H458 12位符號數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《LM12454/LM12458/LM12H458 12位符號數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-22 09:25 ?0次下載
    LM12454/LM12458/LM12H458 12位<b class='flag-5'>符號數(shù)</b>據(jù)采集系統(tǒng)數(shù)據(jù)表