chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR3系列之容性負載補償

微云疏影 ? 來源:一博科技 ? 作者:周偉 ? 2022-04-07 15:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

容性負載?是負載呈容性,還是帶容性的負載?呵呵,這不一個意思嘛,中國的語言,難怪老外覺得很難搞懂,自己人都被繞暈了。負載怎么會呈容性呢?這個主要是在多負載的情況下,如下圖一所示,由于分支和負載較多,不可避免的會增加過孔來連通信號,普通過孔是呈容性的,其次還有芯片封裝上的寄生電容(約0.33~0.44pF),另外還有Die上的寄生電容(約0.77~2.12pF),所有的這些電容會降低信號線的有效特征阻抗(請看高速先生前期的文章:PCB設(shè)計中關(guān)于反射的那些事系列)。

poYBAGJOmfKAV1bpAAA-4ZOjAxs309.jpg

圖一

過孔為什么會呈現(xiàn)容性?這和其本身的結(jié)構(gòu)及尺寸有關(guān),請看下面的近似計算。

以8mil孔徑,18mil pad,27mil反焊盤,1.6mm通孔為例計算過孔的參數(shù)。

? 過孔寄生電容 :

pYYBAGJOmfKAMhbJAAAgMFK0q84526.jpg

? 過孔寄生電感 :

poYBAGJOmfKAHNYQAAAaU1dnShk562.jpg

? 那么過孔的近似特征阻抗為:

pYYBAGJOmfKABVCfAAAbaBQ89Ps722.jpg

此公式是將過孔等效為傳輸線的模型來計算的,如果常規(guī)我們單端信號是50歐姆的特征阻抗,過孔的阻抗如上計算約為45歐姆,拉低了整體的特征阻抗,所以說呈現(xiàn)容性效應(yīng)。

同樣,如果再考慮封裝電容及Die電容的容性,那么整個負載的有效阻抗就會更低于PCB的設(shè)計阻抗,這樣就會導(dǎo)致整體的阻抗不連續(xù)。

通常我們有兩種方法來進行容性負載的補償(相對于單端50歐姆的目標(biāo)阻抗來說),其一是減小主干線路(變粗)的阻抗,其二是加大分支處(變細)的線路阻抗,使得整體的負載阻抗維持在50歐姆左右。

好了,口說無憑,讓我們來聯(lián)系下實際吧。

還是拿芯片行業(yè)的龍頭老大來舉例,如果大家經(jīng)常看Intel的設(shè)計指導(dǎo),就會看到他們關(guān)于DDR3的主干線路阻抗(40歐姆左右)控制都比50歐姆小,而且通常這樣的設(shè)計負載又很多(DIMM條就更不用說了),這個不正是降低主干線路阻抗的一種印證嘛!請看如下表所示。

poYBAGJOmfKARRJLAAA5SxFheSs222.jpg

出自Intel Romley PDG

第二種處理方式就是內(nèi)存條的設(shè)計了,如下圖二為內(nèi)存條的設(shè)計圖。

pYYBAGJOmfKAexu8AACjuVbrs9g302.jpg

圖二 內(nèi)存條設(shè)計

從上圖可以看到,地址信號的主干線路線寬為7.5mil,而到了顆粒端就變成了3mil,除了布線密度上面的考慮外,主要還是為了補償容性負載。

同時,高速先生也做了仿真來驗證容性負載補償是否真的有效,拓撲結(jié)構(gòu)如下圖三所示。

poYBAGJOmfKAcwY7AAA8qdbAUtY467.jpg

圖三 仿真拓撲結(jié)構(gòu)

在正??刂芇CB板上阻抗為50歐姆的情況下(不做容性負載補償),仿真波形如下圖所示。

pYYBAGJOmfOALZ4ZAADVg0Zu18Y742.jpg

將主干線路的阻抗控制為42歐姆(有容性負載補償),仿真波形如下圖所示。

poYBAGJOmfOAVorWAACxsXbeZ2Q839.jpg

為了方便比較所以采用眼圖的方法,可知做了補償?shù)难蹐D有更大的眼高,兩者相差180mV左右,相當(dāng)于提升了12%的系統(tǒng)裕量。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6388

    瀏覽量

    156784
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    979

    瀏覽量

    48337
  • 容性負載
    +關(guān)注

    關(guān)注

    1

    文章

    25

    瀏覽量

    15134
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    紫光國芯車規(guī)級DDR3/LPDDR4X低功耗高可靠,賦能汽車電子國產(chǎn)化

    憑借與紫光國芯的緊密合作,貞光科技能夠為客戶提供DDR3、LPDDR4及LPDDR4X全系列車規(guī)級存儲產(chǎn)品。在產(chǎn)品覆蓋、技術(shù)支持和供應(yīng)保障等方面的綜合優(yōu)勢,使貞光科技成為車載電子領(lǐng)域可靠且高效
    的頭像 發(fā)表于 08-26 16:12 ?945次閱讀
    紫光國芯車規(guī)級<b class='flag-5'>DDR3</b>/LPDDR4X低功耗高可靠,賦能汽車電子國產(chǎn)化

    AD設(shè)計DDR3時等長設(shè)計技巧

    本文緊接著前一個文檔《AD設(shè)計DDR3時等長設(shè)計技巧-數(shù)據(jù)線等長 》。本文著重講解DDR地址線、控制信號線等長設(shè)計,因為地址線、控制信號線有分支,SOC有可能帶有2片DDR或者更多,我們叫做T型分支
    發(fā)表于 07-29 16:14 ?2次下載

    AD設(shè)計DDR3時等長設(shè)計技巧

    的講解數(shù)據(jù)線等長設(shè)計。? ? ? 在另一個文件《AD設(shè)計DDR3時等長設(shè)計技巧-地址線T型等長》中著重講解使用AD設(shè)計DDR地址線走線T型走線等長處理的方法和技巧。
    發(fā)表于 07-28 16:33 ?2次下載

    在Vivado調(diào)用MIG產(chǎn)生DDR3的問題解析

    下面是調(diào)用的DDR3模塊的,模塊的倒數(shù)第二行是,模塊的時鐘輸入,時鐘源來自PLL產(chǎn)生的系統(tǒng)時鐘的倍頻。
    的頭像 發(fā)表于 05-03 10:21 ?1006次閱讀
    在Vivado調(diào)用MIG產(chǎn)生<b class='flag-5'>DDR3</b>的問題解析

    TPS51116 完整的DDR、DDR2、DDR3DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數(shù)據(jù)手冊

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的頭像 發(fā)表于 04-29 16:38 ?720次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數(shù)據(jù)手冊

    LP2998系列 帶關(guān)斷引腳的 1.5A DDR 終端穩(wěn)壓器數(shù)據(jù)手冊

    LP2998 線性穩(wěn)壓器旨在滿足 JEDEC SSTL-2 和 JEDEC SSTL-18 標(biāo)準 DDR-SDRAM 和 DDR2 內(nèi)存終止的規(guī)范。該器件還支持 DDR3DDR3
    的頭像 發(fā)表于 04-29 11:34 ?575次閱讀
    LP2998<b class='flag-5'>系列</b> 帶關(guān)斷引腳的 1.5A <b class='flag-5'>DDR</b> 終端穩(wěn)壓器數(shù)據(jù)手冊

    LP2996A 1.5A DDR 終端穩(wěn)壓器,帶關(guān)斷引腳,用于 DDR2/3/3L數(shù)據(jù)手冊

    LP2996A 線性穩(wěn)壓器旨在滿足 JEDEC SSTL-2 規(guī)范 DDR-SDRAM 終止。該器件還支持 DDR2、DDR3DDR3L VTT 總線端接,帶 V~DDQ~最小為
    的頭像 發(fā)表于 04-26 15:02 ?524次閱讀
    LP2996A 1.5A <b class='flag-5'>DDR</b> 終端穩(wěn)壓器,帶關(guān)斷引腳,用于 <b class='flag-5'>DDR</b>2/<b class='flag-5'>3</b>/<b class='flag-5'>3</b>L數(shù)據(jù)手冊

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產(chǎn)品,相較于DDR2,
    的頭像 發(fā)表于 04-10 09:42 ?3500次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    燦芯半導(dǎo)體推出DDR3/4和LPDDR3/4 Combo IP

    燦芯半導(dǎo)體(上海)股份有限公司(燦芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平臺的DDR3/4, LPDDR3/4 Combo IP。該IP具備廣泛的協(xié)議兼容,支持D
    的頭像 發(fā)表于 03-21 16:20 ?745次閱讀

    三大內(nèi)存原廠或?qū)⒂?025年停產(chǎn)DDR3/DDR4

    據(jù)報道,業(yè)內(nèi)人士透露,全球三大DRAM內(nèi)存制造商——三星電子、SK海力士和美光,有望在2025年內(nèi)正式停產(chǎn)已有多年歷史的DDR3DDR4兩代內(nèi)存。 隨著技術(shù)的不斷進步和消費級平臺的更新?lián)Q代
    的頭像 發(fā)表于 02-19 11:11 ?2612次閱讀

    opa2604在應(yīng)用于dac7541時,驅(qū)動功率不夠,負載影響嚴重怎么解決?

    opa2604在應(yīng)用于dac7541時,驅(qū)動功率不夠,負載影響嚴重,萬用表測量時,充放電明顯,有辦法解決嗎?
    發(fā)表于 02-13 07:48

    感性負載,負載,阻負載介紹

    感性負載,負載,阻負載的定義 線圈負載叫感性,
    的頭像 發(fā)表于 02-10 09:26 ?4664次閱讀
    感性<b class='flag-5'>負載</b>,<b class='flag-5'>容</b><b class='flag-5'>性</b><b class='flag-5'>負載</b>,阻<b class='flag-5'>性</b><b class='flag-5'>負載</b>介紹

    AMC7812B和AMC7836,為什么在負載這項指標(biāo)上有這么大的區(qū)別?

    對比兩塊功能相近的器件:AMC7812B和AMC7836,這兩個器件的Datasheet中關(guān)于DAC的最大負載的指標(biāo)有著很大的區(qū)別;AMC7812B的最大
    發(fā)表于 12-06 06:49

    DDR3、DDR4、DDR5的性能對比

    DDR3、DDR4、DDR5是計算機內(nèi)存類型的不同階段,分別代表第三代、第四代和第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR3
    的頭像 發(fā)表于 11-29 15:08 ?1.6w次閱讀

    如何選擇DDR內(nèi)存條 DDR3DDR4內(nèi)存區(qū)別

    見的兩種內(nèi)存類型,它們在性能、功耗、容量和兼容等方面存在顯著差異。 DDR3DDR4內(nèi)存的區(qū)別 1. 性能 DDR4內(nèi)存條相較于DDR3
    的頭像 發(fā)表于 11-20 14:24 ?9538次閱讀