chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯動科技推出國內(nèi)首套跨工藝、跨封裝的Chiplet連接解決方案

芯動科技Innosilicon ? 來源:芯動科技Innosilicon ? 作者:芯動科技Innosilic ? 2022-04-14 10:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言

2022年3月,芯片制造英特爾、臺積電、三星,聯(lián)合日月光、AMD、ARM高通、谷歌、微軟、Meta(Facebook)等十家行業(yè)巨頭共同推出了全新的通用芯片互聯(lián)標準——UCle。

幾乎同一時間,中國IP和芯片定制及GPU賦能型領(lǐng)軍企業(yè)芯動科技宣布率先推出國產(chǎn)自主研發(fā)物理層兼容UCIe國際標準的IP解決方案-Innolink Chiplet,這是國內(nèi)首套跨工藝、跨封裝的Chiplet連接解決方案,且已在先進工藝上量產(chǎn)驗證成功!

e8920296-bb33-11ec-aa7f-dac502259ad0.png

▲ Innolink Chiplet架構(gòu)圖

隨著高性能計算、云服務(wù)、邊緣端、企業(yè)應(yīng)用、5G通信、人工智能、自動駕駛、移動設(shè)備等應(yīng)用的高速發(fā)展,算力、內(nèi)存、存儲和互連的需求呈現(xiàn)爆炸式增長,但同時,先進工藝芯片迭代也面臨著開發(fā)難度大、生產(chǎn)成本高、良品率低的窘境,即先進制程工藝下芯片面臨著性能與成本的矛盾,Chiplet技術(shù)在這一背景下得到快速發(fā)展。

e8ad1b08-bb33-11ec-aa7f-dac502259ad0.png

▲ 制程工藝發(fā)展和晶體管密度增加導(dǎo)致開發(fā)成本急劇上升

Chiplet技術(shù)的核心是多芯粒(Die to Die)互聯(lián),利用更短距離、更低功耗、更高密度的芯片裸die間連接方式,突破單晶片(monolithic)的性能和良率瓶頸,降低較大規(guī)模芯片的開發(fā)時間、成本和風(fēng)險,實現(xiàn)異構(gòu)復(fù)雜高性能SoC的集成,滿足不同廠商的芯粒之間的互聯(lián)需求,達到產(chǎn)品的最佳性能和長生命周期。

e8c69d26-bb33-11ec-aa7f-dac502259ad0.png

▲ Chiplet核心技術(shù)是多芯?;ヂ?lián)

近年,AMD、蘋果和英偉達等國際巨頭都發(fā)布了標志性的Chiplet旗艦產(chǎn)品,并在各個應(yīng)用領(lǐng)域取得極大成功,進一步驗證了Chiplet技術(shù)的可行性和發(fā)展前景,使得Chiplet互聯(lián)這一核心技術(shù)日益受到市場追捧!

e8ea1cc4-bb33-11ec-aa7f-dac502259ad0.png

▲ 多芯?;ヂ?lián)的Chiplet技術(shù)是實現(xiàn)高性能異構(gòu)系統(tǒng)的發(fā)展趨勢

e901eac0-bb33-11ec-aa7f-dac502259ad0.png

▲ 蘋果自研M1 Ultra芯片應(yīng)用Chiplet技術(shù)實現(xiàn)性能翻倍

Chiplet的早期發(fā)展協(xié)議混亂

各個公司制定自己的私有標準

此前,眾多的芯片廠商都在推自己的互聯(lián)標準,比如Marvell在推出模塊化芯片架構(gòu)時采用了Kandou總線接口;NVIDIA擁有用于GPU的高速互聯(lián)NV Link方案;英特爾推出了EMIB (Embedded Die interconnect bridge)接口;臺積電和Arm合作搞了LIPINCON協(xié)議;AMD也有Infinity Fabrie總線互聯(lián)技術(shù)等等。 芯動科技奮起直追緊隨其后,2020年在國內(nèi)率先推出自主研發(fā)的Innolink Chiplet標準并實現(xiàn)授權(quán)量產(chǎn)。

Chiplet技術(shù)核心就是Die to Die互聯(lián),實現(xiàn)大帶寬下的多芯片算力合并,形成多樣化、多工藝的芯片組合。顯然,如果各家芯片廠商都在推自己的標準,這將導(dǎo)致不同廠商的Chiplet之間的互聯(lián)障礙,限制Chiplet的發(fā)展。因此,實現(xiàn)各個芯粒之間高速互聯(lián),需要芯片設(shè)計公司、EDA廠商、Foundry、封測廠商等上下游產(chǎn)業(yè)鏈協(xié)調(diào)配合、建立統(tǒng)一的接口標準,從而實現(xiàn)Chiplet技術(shù)的量產(chǎn)應(yīng)用并真正降低成本,加速整個Chiplet生態(tài)的發(fā)展。于是,UCIe標準應(yīng)運而生。

UCIe的建立

將有力推動Chiplet連接標準發(fā)展

前不久,UCIe標準發(fā)布引起了業(yè)界高度關(guān)注與熱議,因為這是由一條比較完整的產(chǎn)業(yè)鏈提出的開放的、可互操作性的標準,能有效解決當前先進工藝芯片產(chǎn)業(yè)上下游發(fā)展的難題,降低成本、提升性能。

Universal Chiplet Interconnect Express (UCIe) 是一個開放的、行業(yè)通用的Chiplet(芯粒)的高速互聯(lián)標準,由英特爾、AMD、ARM、高通、三星、臺積電、日月光、Google 、Meta、微軟等十大行業(yè)巨頭聯(lián)合推出。它可以實現(xiàn)小芯片之間的封裝級互連,具有高帶寬、低延遲、低成本、低功耗等優(yōu)點,能夠滿足包括云端、邊緣端、企業(yè)級、5G、汽車、高性能計算和移動設(shè)備等在內(nèi)的整個計算領(lǐng)域,對算力、內(nèi)存、存儲和互連日益增長的高需求。通俗來講,UCIe是統(tǒng)一標準后的Chiplet,具有封裝集成不同Die的能力,這些Die可以來自不同的晶圓廠,也可以是采用不同的設(shè)計和封裝方式。

Innolink Chiplet方案解讀

就在Ucle標準發(fā)布后兩周,芯動科技就宣布推出首個國產(chǎn)自主研發(fā)物理層兼容UCIe標準的IP解決方案-Innolink Chiplet。芯動Chiplet架構(gòu)師高專表示:芯動在Chiplet技術(shù)領(lǐng)域積累了大量的客戶應(yīng)用需求經(jīng)驗,并且和臺積電、intel、三星、美光等業(yè)界領(lǐng)軍企業(yè)有密切的技術(shù)溝通和合作探索,兩年前就開始了Innolink 的研發(fā)工作,率先明確Innolink B/C基于DDR的技術(shù)路線,并于2020年的Design Reuse全球會議上首次向業(yè)界公開Innolink A/B/C技術(shù)。

得益于正確的技術(shù)方向和超前的布局規(guī)劃,Innolink 的物理層與UCIe的標準保持一致,成為國內(nèi)首發(fā)、世界領(lǐng)先的自主UCIe Chiplet解決方案。

e95710b8-bb33-11ec-aa7f-dac502259ad0.png

▲ Innolink A/B/C實現(xiàn)方法

Innolink Chiplet的設(shè)計思路和技術(shù)特點:

1.業(yè)界很多公司認為Chiplet跨工藝、跨封裝的特性,會使其面臨復(fù)雜的信號衰減路徑,所以普遍使用SerDes差分技術(shù)以應(yīng)對這一問題。芯動基于對Chiplet應(yīng)用場景和技術(shù)趨勢的深刻理解,以及在DDR技術(shù)領(lǐng)域的絕對領(lǐng)先,認為相較于SerDes路線,DDR技術(shù)更適合Chiplet互聯(lián)和典型應(yīng)用,而且不同封裝場景需要用到不同的DDR技術(shù)方案。

2.Chiplet(Die to Die) 在短距PCB、基板、Interposer上連接時,路徑短、干擾少、信號完整性好,此時采用DDR技術(shù)路線在延時功耗和帶寬密度上更具優(yōu)勢。在短距離PCB、 基板、Interposer平臺上,DDR對比SerDes的優(yōu)勢如下:

e96e7f78-bb33-11ec-aa7f-dac502259ad0.png

Chiplet的核心目標就是高密度和低功耗,DDR技術(shù)滿足多芯?;ヂ?lián)的高密度、低功耗、低延遲等綜合需求,可使多芯粒像單芯粒一樣工作,單芯??偩€延展至多芯粒。因此,芯動綜合考慮SerDes和DDR的技術(shù)特點,在Innolink-B/C 采用了DDR的方式實現(xiàn),提供基于GDDR6/LPDDR5技術(shù)的高速、高密度、高帶寬連接方案。

3.標準封裝使用MCM傳統(tǒng)基板作為Chiplet互聯(lián)的介質(zhì),具備成本便宜等特點,是對成本較為敏感的Chiplet應(yīng)用場景首選;先進封裝如Interposer,具備密度高、良品率低、成本高等特點,則是對價格不敏感的高性能應(yīng)用場景首選。在UCIe定義正式發(fā)布前,Innolink-B/C就提前實現(xiàn)了這兩種封裝場景的應(yīng)用,驗證了其對市場前景和Chiplet技術(shù)趨勢的準確判斷。

e984fb4a-bb33-11ec-aa7f-dac502259ad0.png

▲UCIe定義 不同封裝標準的主要性能指標

4.針對長距離PCB、線纜的Chiplet連接,Innolink-A提供基于SerDes差分信號的連接方案,以補償長路徑的信號衰減。

5.總的來看,Innolink-A/B/C實現(xiàn)了跨工藝、跨封裝的Chiplet量產(chǎn)方案,成為業(yè)界領(lǐng)先!圍繞著Innolink Chiplet IP技術(shù),芯動同時還提供封裝設(shè)計、可靠性驗證、信號完整性分析、DFT、熱仿真、測試方案等整套解決方案!

e99e4866-bb33-11ec-aa7f-dac502259ad0.png

▲ Innolink Chiplet的設(shè)計包含了UCIe的Chiplet連接先進、標準封裝定義

圖中顯示UCIe分了3個層次,Protocol Layer協(xié)議層、die to die Adapter互聯(lián)層、Physical Layer物理層。其中協(xié)議層就是常用的PCIE、CXL等上層協(xié)議,底層的Die to Die和PHY物理層,即是和Innolink同樣的實現(xiàn)方式。

總結(jié):芯動準確地把握了Chiplet技術(shù)方向,并前瞻性地完成設(shè)計驗證,與后來推出的UCIe技術(shù)方向一致,為Innolink 兼容UCIe標準奠定基礎(chǔ),成為業(yè)界領(lǐng)先方案。

這聽起來像押中高考大題的故事,其實Innolink背后的技術(shù)極為復(fù)雜,正因為芯動掌握了高速SerDes、GDDR6/6X、LPDDR5/DDR5、HBM3、基板和Interposer設(shè)計方案、高速信號完整性分析、先進工藝封裝、測試方法等等世界領(lǐng)先的核心技術(shù),并且經(jīng)過大量客戶需求落地和量產(chǎn)驗證迭代。博觀而約取,厚積而薄發(fā),“押中題”無疑是是芯動技術(shù)團隊長期投入和耕耘的成果!

芯動準備了滿滿一桌的大餐

等著UCIe這個客人上桌!

Innolink Chiplet是芯動先進IP之集大成者,代表著國內(nèi)乃至世界領(lǐng)先水平,聞之不如見之,我們來盤點一下其內(nèi)部實現(xiàn)的基礎(chǔ)技術(shù)。

e9c0b0e0-bb33-11ec-aa7f-dac502259ad0.png

e9d35bdc-bb33-11ec-aa7f-dac502259ad0.png

▲ 18Gbps GDDR6 單端信號量產(chǎn)驗證

e9ea4cde-bb33-11ec-aa7f-dac502259ad0.png

▲ 21Gbps PAM4 DQ eye, single ended

ea277550-bb33-11ec-aa7f-dac502259ad0.png

▲ HBM3 6.4Gbps 高速眼圖

ea3ff9fe-bb33-11ec-aa7f-dac502259ad0.png

▲ 全球首個GDDR6/6X combo IP量產(chǎn)

ea630854-bb33-11ec-aa7f-dac502259ad0.png

ea76472a-bb33-11ec-aa7f-dac502259ad0.png

▲ 32/56G SerDes眼圖

ea8a2cea-bb33-11ec-aa7f-dac502259ad0.png

▲ 風(fēng)華1號4K高性能GPU應(yīng)用Innolink Chiplet實現(xiàn)性能翻倍

eaa2153a-bb33-11ec-aa7f-dac502259ad0.png

▲ 先進封裝信號完整性分析

eab992c8-bb33-11ec-aa7f-dac502259ad0.png

▲ 封裝熱效應(yīng)仿真

看到這些賞心悅目的IP驗證測試眼圖,相信大家對Innolink Chiplet有了更加客觀的認知。追本溯源,這些成果反映的另一問題也值得探討,為什么芯動能在這么多先進技術(shù)上取得如此耀眼的成績?

為什么要做先進IP

有哪些挑戰(zhàn)和困難?

芯動科技的CEO敖海先生是技術(shù)出身,長期保持和一線研發(fā)工程一起討論架構(gòu)、改代碼、調(diào)電路、定方案的習(xí)慣,從領(lǐng)導(dǎo)人至一線員工,全公司都秉承踏實進取、勇于創(chuàng)新、務(wù)實精進的作風(fēng)。見微知著,芯動研發(fā)團隊能持續(xù)攻克一個個技術(shù)難關(guān)、攀登一座座行業(yè)高峰也就不奇怪了。正因于此,芯動才能保持對市場的敏銳判斷和技術(shù)發(fā)展的持續(xù)領(lǐng)先!

▲ CEO親自參與研發(fā)工作,帶領(lǐng)團隊勇爭領(lǐng)先!

敖海認為,現(xiàn)階段先進工藝芯片技術(shù)迅速發(fā)展、高性能應(yīng)用需求急劇增加,只有不畏挑戰(zhàn)迎難而上、搶先占領(lǐng)技術(shù)高地,在Chiplet等先進IP技術(shù)上對標海外巨頭,并在某些領(lǐng)域?qū)崿F(xiàn)彎道超越,才能在市場上站穩(wěn)腳跟,有效賦能國產(chǎn)半導(dǎo)體發(fā)展!

首發(fā)先進IP技術(shù)具備很多優(yōu)勢,可以快速贏得業(yè)界認可、第一時間導(dǎo)入客戶需求并設(shè)計驗證、廣泛獲得Foundry和封測等上下游的大力支持。在市場應(yīng)用成熟時,還可以讓廣大芯片客戶用上量產(chǎn)驗證的、可靠安全的IP,從而根據(jù)新的升級方向迅速實現(xiàn)技術(shù)迭代,進一步推動業(yè)務(wù)增長。一步領(lǐng)先、步步領(lǐng)先,從IP切入是極具實際意義的。

當然,首發(fā)推出先進工藝IP面臨很多困難:

1.沒有參照對象,試錯成本高。

第一個吃螃蟹的人,先進道路的開拓者,總要付出加倍的努力。在很多大的技術(shù)節(jié)點上并沒摸石頭過河的說法,需要不斷的摸索嘗試。通俗點講就是一個個坑踩個遍,踩結(jié)實了,路就平了。

2.對團隊要求高。

一個先進IP,從數(shù)字到模擬、后端到工藝、流片到封測,每個環(huán)節(jié)都要資深的技術(shù)人員,芯動經(jīng)過16年的積累,打造一支技術(shù)過硬的隊伍,后來居上,面對國外廠商的先發(fā)優(yōu)勢毫不退讓,用實力贏得全球客戶認可。

3.先進工藝流片驗證成本高。

先進工藝的IP流片驗證成本很高昂,設(shè)計工時、FinFet工藝MPW或者流片費用、封測等累加,每次驗證的費用輕輕松松破百萬美元。

某種意義上,芯動在先進IP領(lǐng)域獲得的優(yōu)勢和業(yè)界認可,以及6大合作晶圓廠在工藝、流片成本、產(chǎn)能上給予的巨大幫助,都是做先進工藝IP的好處。

先進IP的重要意義

有和沒有先進IP區(qū)別是很大的,有先進IP能夠使市場更加理性,同時滿足國產(chǎn)高端芯片自主可控、技術(shù)迭代的迫切需求!

芯動的先進IP技術(shù),一方面引領(lǐng)行業(yè)技術(shù)的創(chuàng)新,塑造半導(dǎo)體企業(yè)的全球化長遠發(fā)展視野,另一方面填補國內(nèi)高性能芯片的應(yīng)用空白,助力國內(nèi)高端芯片發(fā)展。

芯動16年來重兵投入全球先進工藝、專注國產(chǎn)自主IP研發(fā),在高性能計算平臺、多媒體終端&汽車電子平臺、IoT物聯(lián)網(wǎng)平臺等應(yīng)用領(lǐng)域打造了核心優(yōu)勢,超過200次的流片紀錄、逾60億顆授權(quán)量產(chǎn)芯片、10億顆以上高端定制SoC量產(chǎn),默默耕耘、腳踏實地,為賦能高端芯片做出重要貢獻!

原文標題:量產(chǎn)驗證成功!國產(chǎn)首個物理層兼容UCIe國際標準的Chiplet解決方案正式發(fā)布

文章出處:【微信公眾號:芯動科技Innosilicon】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54040

    瀏覽量

    466485
  • 芯動科技
    +關(guān)注

    關(guān)注

    2

    文章

    105

    瀏覽量

    10756
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    495

    瀏覽量

    13607

原文標題:量產(chǎn)驗證成功!國產(chǎn)首個物理層兼容UCIe國際標準的Chiplet解決方案正式發(fā)布

文章出處:【微信號:Innosilicon,微信公眾號:芯動科技Innosilicon】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    HarmonyOS登微信公開課,分享平臺適配與體驗提升實踐經(jīng)驗

    的兼容性挑戰(zhàn)與解決方案。此次分享作為微信與HarmonyOS共建生態(tài)的一次具體實踐,展現(xiàn)了雙方在技術(shù)開發(fā)方面的積極交流與協(xié)作。 作為微信生態(tài)每年一度的核心溝通平臺,微信公開課始終是連接開發(fā)者、行業(yè)伙伴與平臺方的重要橋梁。HarmonyOS首次作為專場議題
    的頭像 發(fā)表于 02-02 09:22 ?329次閱讀
    HarmonyOS<b class='flag-5'>首</b>登微信公開課,分享<b class='flag-5'>跨</b>平臺適配與體驗提升實踐經(jīng)驗

    國產(chǎn)高性能ONFI IP解決方案全解析

    單一IP到Chiplet架構(gòu)? 接口解耦與異質(zhì)集成:奎通過 M2LINK 等互聯(lián)方案,將高速接口IP與 IO Die 技術(shù)結(jié)合,實現(xiàn)了存儲接口與核心SoC的解耦,有效降低了客戶的設(shè)計壁壘。? 自主知識產(chǎn)權(quán):公司擁有超過100項
    發(fā)表于 01-13 16:15

    基于i.MX RT106V界MCU的智能語音UI邊緣就緒解決方案

    基于i.MX RT106V界MCU的智能語音UI邊緣就緒解決方案 在當今智能化的時代,智能語音交互技術(shù)在工業(yè)和物聯(lián)網(wǎng)領(lǐng)域的應(yīng)用越來越廣泛。NXP推出的基于i.MX RT106V界M
    的頭像 發(fā)表于 12-24 17:15 ?672次閱讀

    網(wǎng)段網(wǎng)絡(luò)NAT耦合器實現(xiàn)PLC與MES系統(tǒng)網(wǎng)段雙向穩(wěn)定通訊

    升級項目為背景,詳細闡述遠創(chuàng)智控YC8000-NAT網(wǎng)關(guān)(又稱網(wǎng)段網(wǎng)絡(luò)NAT耦合器)如何破解設(shè)備網(wǎng)段通訊瓶頸,為工業(yè)設(shè)備聯(lián)網(wǎng)提供高效解決方案。 一、項目背景與痛點分析 某汽車零部件制造企業(yè)生產(chǎn)線配備多品牌PLC控制器、智能傳
    的頭像 發(fā)表于 10-29 16:01 ?897次閱讀
    <b class='flag-5'>跨</b>網(wǎng)段網(wǎng)絡(luò)NAT耦合器實現(xiàn)PLC與MES系統(tǒng)<b class='flag-5'>跨</b>網(wǎng)段雙向穩(wěn)定通訊

    Chiplet與先進封裝全生態(tài)秀即將登場!匯聚產(chǎn)業(yè)鏈核心力量共探生態(tài)協(xié)同新路徑!

    科技牽頭打造的“Chiplet與先進封裝生態(tài)專區(qū)”將首次以系統(tǒng)化、全景式的形態(tài)登場,集中呈現(xiàn)我國先進封裝產(chǎn)業(yè)鏈的整體實力與最新成果。 ? ? ? ? 行業(yè)秀系統(tǒng)化呈現(xiàn)先進
    的頭像 發(fā)表于 10-14 10:13 ?594次閱讀
    <b class='flag-5'>Chiplet</b>與先進<b class='flag-5'>封裝</b>全生態(tài)<b class='flag-5'>首</b>秀即將登場!匯聚產(chǎn)業(yè)鏈核心力量共探生態(tài)協(xié)同新路徑!

    手機板 layout 走線分割問題

    初學(xué)習(xí)layout時,都在說信號線不可分割,但是在工作中為了成本不能分割似乎也非絕對。 在后續(xù)工作中,分割的基礎(chǔ)都是相鄰層有一面完整的GND參考,分割發(fā)生在相鄰的另外一層。 但
    發(fā)表于 09-16 14:56

    語言交流的全場景解決方案,時空壺X1的進化之路

    在全球化浪潮洶涌的時代,語言溝通宛如連接世界的橋梁,其重要性不言而喻。時空壺自2016年成立以來,始終秉持創(chuàng)新精神,深耕語言溝通領(lǐng)域,憑借一系列卓越產(chǎn)品,不僅在全球范圍內(nèi)樹立起強大的品牌影響力
    的頭像 發(fā)表于 09-08 16:55 ?1806次閱讀
    <b class='flag-5'>跨</b>語言交流的全場景<b class='flag-5'>解決方案</b>,時空壺X1的進化之路

    #品薈#燧原科技聯(lián)合曦智科技推出國內(nèi)款xPU-CPO光電共封芯片

    行業(yè)行業(yè)資訊
    電子發(fā)燒友網(wǎng)官方
    發(fā)布于 :2025年08月08日 14:14:47

    ArkUI-X平臺技術(shù)落地-華為運動健康(二)

    原生和ArkUI界面參數(shù)傳遞 在原生頁面拉起對應(yīng)的平臺的頁面時,會將代表拉起哪個頁面的參數(shù)通過intent的形式傳遞給平臺的Entry模塊,這里主要用到的是intent的putExtra()方法
    發(fā)表于 06-18 23:04

    ArkUI-X平臺技術(shù)落地-華為運動健康(一)

    開”的加載速度,所以目前H5平臺技術(shù)只在運動健康應(yīng)用某些低頻和容易變化的頁面上使用,在一二級頁面仍使用原生native開發(fā)。 平臺方案選型 隨著運動健康鴻蒙NEXT版本開發(fā),三個平臺同時開發(fā)的成本
    發(fā)表于 06-18 22:53

    龍芯中科攜手北京航空航天大學(xué)推出衛(wèi)星即時數(shù)據(jù)服務(wù)系統(tǒng)

    作為國家經(jīng)濟轉(zhuǎn)型與戰(zhàn)略性新興產(chǎn)業(yè)的核心賽道,低空經(jīng)濟正成為培育新質(zhì)生產(chǎn)力的重要增長極。近日,龍芯中科攜手北京航空航天大學(xué)突破“煙囪型”行業(yè)壁壘,推出國內(nèi)首個基于龍芯的衛(wèi)星即時數(shù)據(jù)服務(wù)系統(tǒng),可為低空
    的頭像 發(fā)表于 06-17 17:22 ?1181次閱讀

    ArkUI-X平臺應(yīng)用改造指南

    ArkUI-X平臺應(yīng)用改造指南 現(xiàn)狀與訴求 隨著 HarmonyOS Next 5.0 版本正式發(fā)布,眾多開發(fā)者基于 ArkTS 語言為 HarmonyOS Next 系統(tǒng)開發(fā)了大量應(yīng)用,這極大
    發(fā)表于 06-16 23:05

    TNC連接器標準的界之路

    從軍工化到民用,TNC連接器標準的界并非簡單的妥協(xié),而是技術(shù)與市場的融合。德索依托多年積累的研發(fā)與生產(chǎn)經(jīng)驗,不僅能提供符合軍工化嚴苛標準的產(chǎn)品,也能快速響應(yīng)民用市場需求,為TNC連接器在不同領(lǐng)域的應(yīng)用提供全方位的優(yōu)質(zhì)
    的頭像 發(fā)表于 05-13 08:54 ?581次閱讀
    TNC<b class='flag-5'>連接</b>器標準的<b class='flag-5'>跨</b>界之路

    淺談Chiplet與先進封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進步,尤其是摩爾定律的放緩,芯片設(shè)計和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1680次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進<b class='flag-5'>封裝</b>

    用引線連接外部電壓控制LTC6563的adj0、adj1引腳并切換阻阻值時,如何避免阻放大電路受到空間電磁波干擾?

    我之前將LTC6563用作阻放大器,將pcb安裝與金屬殼體內(nèi),并用板內(nèi)跳線通過連接至3.3V電源或gnd來控制阻阻值。此時取得了很不錯的效果。 為了使用能更加靈活,我修改了pcb與金屬殼體
    發(fā)表于 03-24 07:50