chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于PCIe 6.0,你需要知道的!

路科驗證 ? 來源:路科驗證 ? 作者:路科驗證 ? 2022-04-17 10:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

可以肯定地說,現(xiàn)在的計算世界如此豐富多彩,PCIe標準的貢獻功不可沒。

處理器面世的頭些年,整個計算領(lǐng)域的各個方面都在高速發(fā)展。但進入到上世紀80年代后,隨著處理器的速度越來越快。以至于當時流行的總線帶寬已經(jīng)滿足不了CPU的需求,并逐漸成為制約計算機處理能力進一步提高的瓶頸。于是在1991年,Intel、IBM、HP、Compaq、DEC等100多家計算機公司成立了PCISIG,聯(lián)合推出PCI(Peripheral Component Interconnect),并于次年發(fā)布了PCI1.0標準。

但在后續(xù)的發(fā)展中,行業(yè)參與者發(fā)現(xiàn)PCI還是不能滿足總線的需求,于是他們又在接下來的日子里繼續(xù)對其進行更新升級,并于2003年推出了廣為人知的PCIe標準。和在PCI總線上同時掛接多個I/O設備不同,PCIe標準采用了點對點串行連接,物理上只能連接一個設備。通過在物理層、鏈路層和傳輸層的定義和升級,PCIe逐漸成為數(shù)據(jù)中心和計算應用中芯片間數(shù)據(jù)傳輸?shù)男袠I(yè)標準。隨著終端的需求,也在今年1月正式進入了PCIe 6.0時代。

d2508a9e-bbf5-11ec-aa7f-dac502259ad0.png

如上圖所示,每一代的PCIe標準較之上一代,都實現(xiàn)了較大的速度提升。為了達成這個目的,PCIe 6.0做了一些不同以往的新升級。

PCIe 6.0改變了什么?

對于全新標準,首先從速度上看,和以往的標準一樣,PCIe 6.0同樣實現(xiàn)了翻倍提升——獲得了高達64GT/s的速率體驗。同時,新標準還克服了整個通道傳輸長度以及距離的限制,具備前向糾錯(FEC)以及固定大小數(shù)據(jù)包(Flit)等新特性。其中,在速度方面的提升,則主要是通過采用新的PAM4調(diào)制信號方式實現(xiàn)。

Rambus 戰(zhàn)略營銷副總裁Matt Jones的介紹我們得知,在PCIe 6.0以前,PCIe一直采用的是NRZ調(diào)制信號方式,也就是“ Non-Return-to-Zero ”——不歸零編碼。在實際應用中,這種編碼模式采用0或1兩個電壓等級,每一個時鐘周期只能傳輸1bit的信號。也就是說它只采用了高低兩種信號電平。因此,與采用四電平的PAM4相比,我們也將NRZ稱作PAM2 。

在以前的標準,這種編碼模式還是能夠?qū)崿F(xiàn)其規(guī)定的速度,但進入到PCIe 6.0,PAM 4的采用是刻不容緩了,這主要與奈奎斯特頻率有關(guān)。根據(jù)維基百科,奈奎斯特頻率(英語:Nyquist frequency)是離散信號系統(tǒng)采樣頻率的一半,因瑞典裔美國工程師哈里·奈奎斯特(Harry Nyquist)或奈奎斯特-香農(nóng)采樣定理得名。采樣定理指出,只要離散系統(tǒng)的奈奎斯特頻率高于被采樣信號的最高頻率或帶寬,就可以避免混疊現(xiàn)象。

回到PCIe標準上,據(jù)介紹,在進入PCIe 5.0時代后,數(shù)據(jù)速率的增加,也讓奈奎斯特頻率從8GHz加倍到16GHz,這就使得PCIe 5.0的頻率相關(guān)損耗比PCIe 4.0要嚴重得多。再加上電容耦合(噪聲和串擾)的增加,使得PCIe 5.0通道成為最難處理的NRZ通道。換而言之,如果PCIe 6.0仍然保留NRZ信號,則奈奎斯特頻率將增加到32GHz,通道損耗大于60dB,這對于實際系統(tǒng)而言太大了。這就是我們需要從NRZ更改為PAM-4的原因。這一變化意味著發(fā)射和接收的信號現(xiàn)在有四個不同的電壓電平,而不是兩個。

d2666152-bbf5-11ec-aa7f-dac502259ad0.png

PAM4是PAM(Pulse Amplitude Modulation,脈沖幅度調(diào)制)調(diào)制技術(shù)的一種。作為NRZ(NonReturn-to-Zero)后的熱門信號傳輸技術(shù),PAM4是多階調(diào)制技術(shù)的代表,當前也被廣泛應用在高速信號互連領(lǐng)域。 Matt Jones也指出,通過PAM4,每個時鐘周期的數(shù)據(jù)傳輸可以達到2bit,而并不僅僅是單bit的數(shù)據(jù)傳輸。又因為PAM4采用四個不同的電平等級,因此能在每個時鐘周期表達2個數(shù)位,分別是00、01、10再到11。這就意味著在同樣的電壓波動范圍之內(nèi)和同樣的時鐘周期內(nèi),由于PAM4的電壓等級比PAM2高了兩個,即眼圖中黑色的區(qū)域“眼睛“這個部分更多、更小了。

“這種變化帶來了另外兩個重要的影響,即更低的電壓裕度和更高的誤碼率,使得在設備中保證信號完整性成為了一個非常關(guān)鍵的難題?!盡att Jones強調(diào)。

至于前文談到的前向糾錯技術(shù)(FEC),按照Matt Jones所說,這是為了在保持數(shù)據(jù)傳輸速率的前提下解決PAM4本身的問題。而這種算法技術(shù)則恰好可以在數(shù)據(jù)傳輸鏈路中確保所有信號的完整性。

“同時,F(xiàn)EC技術(shù)的采納還改變了數(shù)據(jù)流控制單元的情況,要求我們也必須針對數(shù)據(jù)包本身的大小做出調(diào)整和改變。在PCIe 6.0之前的幾代規(guī)范采用的都是可變大小的數(shù)據(jù)包。但由于FEC技術(shù)的采納,PCIe 6.0必須采用固定大小數(shù)據(jù)包(FLIT),以更好地保證FEC技術(shù)的實現(xiàn)和操作。”Matt Jones接著說。

為了減少整體系統(tǒng)的能耗,PCIe 6.0還采用了顛覆式的L0p模式,其本質(zhì)是通過動態(tài)的信道分配,允許將每個通道進行封閉或者打開來實現(xiàn)系統(tǒng)性的節(jié)能。

PCIe 6.0的關(guān)鍵

熟悉PCIe的讀者應該知道,所有的PCIe外設要想連接到系統(tǒng)上,關(guān)鍵就在于其控制器。因為多個標準的出現(xiàn),市場對PCIe 控制器又提出了更多的需求。以PCIe 6.0 控制器為例,不但要要支持 PHY Interface for PCI Express (PIPE) 規(guī)范的 6.x 版,還要向后兼容 PCIe 5.0、4.0 和 3.1/3.0 規(guī)范。并且能夠滿足眾多客戶和行業(yè)用例,例如可配置為支持端點、根端口、交換機端口和雙模拓撲,以幫助實現(xiàn)多種使用模型。

因為終端對速度的需求量猛增,市場對PCIe 6.0也翹首以待,作為這個市場的重要玩家之一,Rambus也推出他們?nèi)碌腜CIe 6.0 控制器。

Matt Jones告訴記者,Rambus的PCIe 6.0控制器不但數(shù)據(jù)傳輸速率能達到新標準設定64GT/s。更重要的一點是,該控制器還集成了完整性和數(shù)據(jù)加密(IDE)引擎,使其可以實現(xiàn)數(shù)據(jù)在不同PCIe設備的PCIe通路之間的安全傳輸。同時,該控制器在功耗、面積以及延遲上都特別進行了相應的優(yōu)化,特別在降低能耗方面,以幫助確保PCIe 6.0成為數(shù)據(jù)中心解決方案的一塊關(guān)鍵基石,進而推動環(huán)保型數(shù)據(jù)中心的建設,并減少對散熱管理的需求,降低擁有成本。

此外,Rambus的PCIe 6.0控制器還非常靈活,可以適用于PCIe端點、根端口、雙模式和交換機端口配置。

d277ae8a-bbf5-11ec-aa7f-dac502259ad0.jpg

Rambus總結(jié)道,公司PCIe 6.0控制器的主要特性包括但不限于:支持PCIe 6.0規(guī)范,包括64 GT/s數(shù)據(jù)傳輸速率和PAM4信令;支持實現(xiàn)高帶寬效率的固定大小的FLIT;實現(xiàn)低延遲前向糾錯 (FEC) 以提高鏈路穩(wěn)健性;內(nèi)部數(shù)據(jù)路徑大小可根據(jù)最大值自動放大或縮?。?56、512、1024 位)鏈接速度和寬度,以減少門數(shù)和優(yōu)化吞吐量;向后兼容PCIe 5.0、4.0和3.0/3.1;支持端點、根端口,以及雙模式和交換機端口配置以及針對性能進行了優(yōu)化的集成IDE。

Matt Jones指出,PCIe 6.0早期的使用場景是高性能計算的應用(如AI加速器),這些計算密集型應用通常選擇的節(jié)點是高級節(jié)點,尤其集中在5納米和3納米。但是,隨著PCIe 6.0在未來的成熟,進入到其他的應用領(lǐng)域,可能更多使用者會考慮成本因素,并轉(zhuǎn)向不那么先進的節(jié)點。

Matt Jones同時強調(diào),Rambus的PCIe 6.0的控制器將成為ASIC供應商的重要基石,幫助他們?yōu)锳I/ML加速器建立起一個更加完善的PCI生態(tài)系統(tǒng),并支持不斷發(fā)展的數(shù)據(jù)中心中PCIe 6.0級數(shù)據(jù)傳輸?shù)幕A(chǔ)設施。

除了PCIe以外,Rambus還在備受關(guān)注的CXL(Compute Express Link)標準上扮演先鋒者的角色。這是一種開放式互連新標準,面向 CPU 和專用加速器的密集型工作負載,這些負載都需要在主機和設備之間實現(xiàn)高效穩(wěn)定的存儲器訪問。

Rambus 大中華區(qū)總經(jīng)理蘇雷透露,在去年,Rambus發(fā)布CXL內(nèi)存互連計劃,推出了一系列面向數(shù)據(jù)中心的新的解決方案,目標是讓數(shù)據(jù)中心架構(gòu)進入下一個更高效節(jié)能的新階段。他進一步指出,現(xiàn)在已經(jīng)有廠商在CXL的合作上與Rambus進行了溝通。展望未來,CXL也會推出池化的概念,這將幫助下一代的數(shù)據(jù)中心變得更加高效化、節(jié)能化,以一種新的架構(gòu)來迎合數(shù)據(jù)中心的未來需求。

之所以Rambus能夠在總線技術(shù)上擁有那么如此實力,如蘇雷所說,這從公司的名稱上可以體現(xiàn)的淋漓盡致。他表示,Rambus可以拆分為RAM和BUS,其中RAM代表內(nèi)存,BUS是總線,這也代表了公司的兩個發(fā)力方向。在歷經(jīng)多年的發(fā)展,Rambus也已經(jīng)積累了3000多項專利和應用,公司的主要業(yè)務也涵蓋了基礎(chǔ)專利授權(quán)、芯片IP(接口IP和安全IP)授權(quán)以及內(nèi)存接口芯片。

正因為擁有如此豐富的技術(shù)根基,這讓他們能夠為全球客戶提供全方位服務。具體到中國方面,蘇雷表示,Rambus會緊密聯(lián)系中國產(chǎn)業(yè)鏈上下游伙伴,除了提供優(yōu)異性能的產(chǎn)品外,還提供緊密高效的技術(shù)支持?!拔覀儗⒆陨淼募夹g(shù)經(jīng)驗分享給客戶,以在設計階段就給客戶一些建議和指導,幫助客戶的產(chǎn)品以高質(zhì)量更快上市。這也深得客戶的支持和歡迎,并且讓他們的產(chǎn)品更有競爭力?!碧K雷最后說。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11192

    瀏覽量

    221724
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1406

    瀏覽量

    87142

原文標題:關(guān)于PCIe 6.0,你需要知道的!

文章出處:【微信號:Rocker-IC,微信公眾號:路科驗證】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCIe 5.0市場加速滲透,PCIe 6.0研發(fā)到來

    電子發(fā)燒友網(wǎng)報道(文/黃晶晶)PCIe 5.0作為新一代高速接口標準,其帶寬大幅提升至32 GT/s,相較于PCIe 4.0翻了一番。這種高效的數(shù)據(jù)傳輸能力使得PCIe 5.0在處理高質(zhì)量圖像、游戲
    的頭像 發(fā)表于 01-27 00:03 ?5899次閱讀

    什么是ARM架構(gòu)?需要知道的一切

    從智能手機到工業(yè)邊緣計算機,ARM?架構(gòu)為全球數(shù)十億臺設備提供動力。ARM?以其效率優(yōu)先的設計和靈活的許可模式而聞名,已迅速從移動處理器擴展到人工智能邊緣計算、工業(yè)控制器,甚至數(shù)據(jù)中心。本文我們將深入探討ARM?架構(gòu)的真正含義、其核心特性、與NVIDIAJetson?等平臺的差異,以及與傳統(tǒng)x86系統(tǒng)的比較。什么是ARM架構(gòu)?ARM(AdvancedRISC
    的頭像 發(fā)表于 09-11 14:48 ?566次閱讀
    什么是ARM架構(gòu)?<b class='flag-5'>你</b><b class='flag-5'>需要知道</b>的一切

    PCIe 6.0 SSD主控芯片狂飆!PCIe 7.0規(guī)范到來!

    ? 電子發(fā)燒友網(wǎng)綜合報道,早在2022年1月,PCI-SIG 組織正式發(fā)布了 PCIe 6.0 標準,與 PCIe 5.0 相比帶寬再次翻倍,達到64 GT / s。 ? PCIe
    的頭像 發(fā)表于 09-07 05:41 ?7313次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> SSD主控芯片狂飆!<b class='flag-5'>PCIe</b> 7.0規(guī)范到來!

    曙光存儲超級隧道技術(shù)助力應對PCIe 6.0時代

    8月29日,聚焦“智存·智算·智能”的第二屆CCF中國存儲大會在武漢隆重召開。會上,曙光存儲副總裁郭照斌宣布,“超級隧道”技術(shù)能更好的應對PCIe 6.0時代,為下一代國產(chǎn)芯片效能釋放提供加速引擎。
    的頭像 發(fā)表于 09-03 14:01 ?329次閱讀

    已收藏!需要知道的57個常用樹莓派命令!

    初次使用樹莓派并不總是那么容易,因為可能還沒有使用命令行的習慣。然而,終端命令是必不可少的,而且通常比通過圖形用戶界面(GUI)操作更高效。那么,有哪些重要的命令是應該知道的呢?有相當多的命令
    的頭像 發(fā)表于 07-23 18:36 ?538次閱讀
    已收藏!<b class='flag-5'>你</b><b class='flag-5'>需要知道</b>的57個常用樹莓派命令!

    關(guān)于 樹莓派5 超頻:需要知道的一切!

    摘要樹莓派5可通過超頻提升性能,對于機器學習等處理器密集型任務尤為有用。超頻樹莓派5時,需將其溫度控制在80°C以下。官方樹莓派5機箱配備散熱風扇,主動散熱配件則包含散熱片和風扇,均有助于溫度控制。超頻樹莓派5需修改config.txt啟動設置文件,調(diào)整CPU速度設置。但超頻可能縮短Pi5的使用壽命,并使保修失效,因此需謹慎操作。樹莓派5的速度比樹莓派4快兩
    的頭像 發(fā)表于 06-10 17:29 ?2141次閱讀
    <b class='flag-5'>關(guān)于</b> 樹莓派5 超頻:<b class='flag-5'>你</b><b class='flag-5'>需要知道</b>的一切!

    Diodes公司PCIe 6.0時鐘緩沖器介紹

    PI6CB3320xxA 系列為 PCIe 6.0 時鐘緩沖器,具有 20、16、13、12、8 和 4 通道低功耗 HCSL 輸出,具有 85Ω或 100Ω輸出阻抗的片上終端 (On-Chip Termination)。
    的頭像 發(fā)表于 04-10 15:49 ?774次閱讀
    Diodes公司<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>時鐘緩沖器介紹

    BLDC霍爾安裝角度知道多少?(可下載)

    角度排列。 而對于控制人員來說,我們需要知道拿到的電機,霍爾傳感器的安裝方式如何,這樣才能決定相應的 控制策略關(guān)于霍爾的位置擺放,一般是由電機本體設計相關(guān)的人員需
    發(fā)表于 03-31 14:56 ?3次下載

    是德科技PCIe 6.0發(fā)射機合規(guī)性測試解決方案

    隨著 PCIe 6.0 標準剛剛進入市場,PCI-SIG 組織已著手推動下一代標準——PCIe 7.0,預計將在 2025 年正式發(fā)布,持該標準的設備預計將在 2026 年問世,而大規(guī)模商用
    的頭像 發(fā)表于 03-06 11:29 ?1275次閱讀
    是德科技<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>發(fā)射機合規(guī)性測試解決方案

    詳解PCIe 6.0中的FLIT模式

    PCIe 6.0 規(guī)范于 2021 年發(fā)布,采用 PAM4 調(diào)制(即 4 電平脈沖幅度調(diào)制),使數(shù)據(jù)傳輸速度翻倍,達到 64GT/s。同時,PCIe 6.0 規(guī)范使用 FLIT(流量控
    的頭像 發(fā)表于 02-27 15:44 ?2477次閱讀
    詳解<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>中的FLIT模式

    PCIe 6.0時代的測試挑戰(zhàn)和解決方案

    近年來,人工智能(AI)計算、云計算、邊緣計算等高性能應用正在迎來井噴式增長。大模型訓練(如 DeepSeek、GPT-4、Sora)對計算能力提出了前所未有的挑戰(zhàn),數(shù)據(jù)中心正在加速向 PCIe 6.0邁進,以滿足AI計算、存儲和高速互連的需求。
    的頭像 發(fā)表于 02-19 17:25 ?1322次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>時代的測試挑戰(zhàn)和解決方案

    慧榮正在開發(fā)4nm PCIe 6.0 SSD主控芯片

    慧榮科技正在積極開發(fā)采用4nm先進制程的PCIe 6.0固態(tài)硬盤主控芯片SM8466。根據(jù)慧榮的命名規(guī)律,其PCIe 4.0和5.0企業(yè)級SSD主控分別名為SM8266和SM8366,因此可以推測,SM8466也將是一款面向企業(yè)
    的頭像 發(fā)表于 01-22 15:48 ?918次閱讀

    PCIe 6.0 互操作性PHY驗證測試方案

    由于CPU、GPU、加速器和交換機的創(chuàng)新,超大規(guī)模數(shù)據(jù)中心的接口需要更快的數(shù)據(jù)傳輸,不僅在計算和內(nèi)存之間,還涉及網(wǎng)絡。PCI Express (PCIe?) 成為這些互連的基礎(chǔ),支持構(gòu)建 CXL
    的頭像 發(fā)表于 01-02 08:43 ?1160次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b> 互操作性PHY驗證測試方案

    Modbus和RS-485的組合使用,需要知道這些!

    在工業(yè)現(xiàn)場,Modbus設備與RS485的搭配無疑成為了自動化和通信領(lǐng)域的黃金搭檔,兩者相輔相成,成為業(yè)界公認的經(jīng)典組合。這一“黃金組合”不僅廣泛普及,而且相互強化,共同構(gòu)筑了一個可靠、穩(wěn)定且經(jīng)濟實惠的通信解決方案,為工業(yè)自動化帶來了顯著的便利和可靠性。 RS485(Recommended Standard 485) RS485是一種差分信號傳輸標準,用于在多點網(wǎng)絡中實現(xiàn)數(shù)據(jù)通信。它支持多主多從的通信模式,最多可以連接128個節(jié)點(可以使用中繼器擴展到更多節(jié)點)。
    的頭像 發(fā)表于 12-24 17:11 ?1322次閱讀
    Modbus和RS-485的組合使用,<b class='flag-5'>你</b><b class='flag-5'>需要知道</b>這些!

    PCIe的最新發(fā)展趨勢

    1. PCIe 5.0和6.0的推出 PCIe 5.0和6.0是最新的PCIe標準,它們提供了更高的數(shù)據(jù)傳輸速率。
    的頭像 發(fā)表于 11-06 09:35 ?2076次閱讀