chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在Versal里實(shí)現(xiàn)cache一致性傳輸

XILINX開(kāi)發(fā)者社區(qū) ? 來(lái)源:XILINX開(kāi)發(fā)者社區(qū) ? 作者:賽靈思工程師 Lo ? 2022-04-21 10:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在Zynq MPSoC里,我們有以下文章介紹怎么在MPSoC實(shí)現(xiàn)cache一致性的傳輸:

[1]https://xilinx-wiki.atlassian.net/wiki/spaces/A/pages/18842098/Zynq+UltraScale+MPSoC+Cache+Coherency

[2]https://support.xilinx.com/s/article/69446?language=en_US

Versal與MPSoC在cache維護(hù)數(shù)據(jù)的架構(gòu)上,有一定的相似性。所以在Versal器件里,我們?nèi)匀豢梢允褂蒙鲜鑫臋n [1] 里8.1和8.2的checklist去檢測(cè)系統(tǒng)是否滿足一致性傳輸?shù)臈l件。

本篇博客提供了一個(gè)基于VCK190 ES1開(kāi)發(fā)板和2021.1 Vivado/Vitis的例子,用來(lái)簡(jiǎn)單介紹在Versal里實(shí)現(xiàn)數(shù)據(jù)從PL 經(jīng)過(guò) FPD CCI 到達(dá) NoC DDR的一致性傳輸。

這個(gè)例子與上面文檔[2]的例子類似,使用AXI CDMA IP實(shí)現(xiàn)數(shù)據(jù)的傳輸,通過(guò)修改AXI CDMA在Vitis里的參考設(shè)計(jì),實(shí)現(xiàn)CPU直接讀寫AXI CDMA傳輸過(guò)來(lái)的數(shù)據(jù),不必進(jìn)行額外的cache操作。

這個(gè)例子里,AXI CDMA通過(guò)NOC連接到CIPS IP的NOC_FFD_CCI_1接口,這個(gè)接口是連接到PS內(nèi)部的cache管理模塊CCI-500,下面是這個(gè)例子的Block Design截圖。更具體的block design,請(qǐng)新建一個(gè)VCK190 ES1的工程,然后運(yùn)行附件的tcl文件創(chuàng)建完整的block design。

2de3e100-c09a-11ec-bce3-dac502259ad0.png

可以通過(guò)雙擊CIPS IP,選擇PS PMC,使能連接NoC的CCI接口。(另外,還可以使用PS與PL的ACP或ACE接口,這兩個(gè)接口也能實(shí)現(xiàn)數(shù)據(jù)的一致性傳輸。)

2dfe8f50-c09a-11ec-bce3-dac502259ad0.png

NoC的AXI Slave接口需要配置如下AxCache和AxProt的值,具體原因請(qǐng)參考文檔 [2]

AxCache: 0xF

AxProt: 0x0

在Block Design創(chuàng)建后,由于工具的已知問(wèn)題(https://support.xilinx.com/s/article/76566),需要在tcl里運(yùn)行下面命令,否則AXI CDMA會(huì)訪問(wèn)不到NoC DDR。運(yùn)行完以下命令后,再重新分配地址。

set_property CONFIG.CONNECTIONS [list FPD_CCI_NOC_1] [get_bd_intf_pins /versal_cips_0/NOC_FPD_CCI_1]

最后把工程導(dǎo)出到Vitis,新建一個(gè)基于A72_0的應(yīng)用工程。把(1)附件的xaxicdma_example_simple_poll.c導(dǎo)入到新的工程里,編譯出elf。

(2)附件的xaxicdma_example_simple_poll.c是基于AXI Cdma IP自帶的例子修改而來(lái)的。里面主要做了兩處修改,一是使能了CCI模塊S4接口的snooping,二是把例子里對(duì)cache的操作去掉。

下面是使能snooping的代碼:

Xil_Out32(0XFD005000,0x1);

dmb();

最后可以運(yùn)行下面的bootgen命令,通過(guò)(3)附件的bif文件把pdi和elf文件打包成boot.bin, 然后拷貝到VCK190的SD卡上運(yùn)行。

[以上123附件可在公眾號(hào)內(nèi)回復(fù)“123附件”下載]

bootgen -arch versal -image long.bif -w -o boot.bin

下面是正常的輸出:

[4.021]PLM Initialization Time

[4.083]***********Boot PDI Load: Started***********

[4.161]Loading PDI from SD1_LS

[4.223]Monolithic/Master Device

[307.009]302.813 ms: PDI initialization time

[307.087]+++Loading Image#: 0x1, Name: lpd, Id: 0x04210002

[307.175]---Loading Partition#: 0x1, Id: 0xC

[332.064]****************************************

[336.419]Xilinx Versal Platform Loader and Manager

[340.945]Release 2021.1 Feb 11 2022 - 0903

[345.384]Platform Version: v1.0 PMC: v1.0, PS: v1.0

[349.908]BOOTMODE: 0xE, MULTIBOOT: 0xF0000000

[353.921]****************************************

[358.315] 51.029 ms for Partition#: 0x1, Size: 2336 Bytes

[363.312]---Loading Partition#: 0x2, Id: 0xB

[367.799] 0.527 ms for Partition#: 0x2, Size: 48 Bytes

[372.021]---Loading Partition#: 0x3, Id: 0xB

[379.571] 3.587 ms for Partition#: 0x3, Size: 60592 Bytes

[381.822]---Loading Partition#: 0x4, Id: 0xB

[387.173] 1.387 ms for Partition#: 0x4, Size: 5968 Bytes

[390.705]---Loading Partition#: 0x5, Id: 0xB

[395.390] 0.721 ms for Partition#: 0x5, Size: 80 Bytes

[399.482]+++Loading Image#: 0x2, Name: pl_cfi, Id: 0x18700000

[404.800]---Loading Partition#: 0x6, Id: 0x3

[11801.051] 11392.281 ms for Partition#: 0x6, Size: 863984 Bytes

[11803.906]---Loading Partition#: 0x7, Id: 0x5

[11872.509] 64.470 ms for Partition#: 0x7, Size: 467600 Bytes

[11875.153]+++Loading Image#: 0x3, Name: fpd, Id: 0x0420C003

[11880.401]---Loading Partition#: 0x8, Id: 0x8

[11885.475] 0.942 ms for Partition#: 0x8, Size: 1104 Bytes

[11889.911]+++Loading Image#: 0x4, Name: apu_ss, Id: 0x1C000000

[11895.178]---Loading Partition#: 0x9, Id: 0x0

[11908.765] 9.453 ms for Partition#: 0x9, Size: 176208 Bytes

[11911.365]***********Boot PDI Load: Done***********

[11915.925]194.206 ms: ROM Time

[11918.708]Total PLM Boot Time

--- Entering main() ----

Successfully ran AxiCdma_SimplePoll Example

--- Exiting main() ---

這篇博客只是著重介紹了在Versal工程里實(shí)現(xiàn)cache一致性傳輸?shù)囊恍┮c(diǎn)。

審核編輯 :李倩


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7256

    瀏覽量

    91832
  • 檢測(cè)系統(tǒng)
    +關(guān)注

    關(guān)注

    3

    文章

    974

    瀏覽量

    43912
  • Versal
    +關(guān)注

    關(guān)注

    1

    文章

    169

    瀏覽量

    8100

原文標(biāo)題:開(kāi)發(fā)者分享|在Versal里實(shí)現(xiàn)cache一致性傳輸

文章出處:【微信號(hào):gh_2d1c7e2d540e,微信公眾號(hào):XILINX開(kāi)發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    車用鋰離子電池機(jī)理建模與并聯(lián)模組不一致性研究

    車用鋰離子電池機(jī)理建模與并聯(lián)模組不一致性研究
    發(fā)表于 05-16 21:02

    堆焊熔池輪廓實(shí)時(shí)監(jiān)控,實(shí)現(xiàn)工藝穩(wěn)定性與焊縫一致性

    及稀釋程度等關(guān)鍵參數(shù)對(duì)焊層質(zhì)量有直接影響,實(shí)時(shí)監(jiān)控熔池輪廓和溫度分布可及時(shí)預(yù)警缺陷并指導(dǎo)參數(shù)優(yōu)化,以保證焊層一致性與工藝穩(wěn)定性。今天起了解堆焊熔池輪廓實(shí)時(shí)監(jiān)控,實(shí)現(xiàn)工藝穩(wěn)定性與焊縫一致性
    的頭像 發(fā)表于 04-24 17:15 ?251次閱讀
    堆焊熔池輪廓實(shí)時(shí)監(jiān)控,<b class='flag-5'>實(shí)現(xiàn)</b>工藝穩(wěn)定性與焊縫<b class='flag-5'>一致性</b>

    一致性校正與邊緣融合拼接

    電子發(fā)燒友網(wǎng)站提供《差一致性校正與邊緣融合拼接.pdf》資料免費(fèi)下載
    發(fā)表于 04-10 18:02 ?0次下載

    請(qǐng)問(wèn)如何保證多片AD1278的通道之間相位一致性

    讀取手冊(cè),發(fā)現(xiàn)要保證多片AD1278的通道之間相位一致性需要兩點(diǎn):1、CLK一致;2、SYNC_N同時(shí)拉高。 我的情況: 1、各個(gè)AD1278的CLK來(lái)著不同的時(shí)鐘源,即分別采用10ppm
    發(fā)表于 01-14 06:02

    FCB-EV9520L光軸一致性的典范,焦距變換精準(zhǔn)如初

    索尼FCB-EV9520L出色的光軸一致性多個(gè)應(yīng)用場(chǎng)景中展現(xiàn)出了其獨(dú)特的優(yōu)勢(shì)和價(jià)值。通過(guò)提高圖像的準(zhǔn)確、減少圖像畸變以及增強(qiáng)應(yīng)用場(chǎng)景的適應(yīng),F(xiàn)CB-EV9520L成為了市場(chǎng)上備受
    的頭像 發(fā)表于 12-09 09:45 ?643次閱讀
    FCB-EV9520L光軸<b class='flag-5'>一致性</b>的典范,焦距變換精準(zhǔn)如初

    一致性測(cè)試系統(tǒng)的技術(shù)原理和也應(yīng)用場(chǎng)景

    一致性測(cè)試系統(tǒng)是用來(lái)檢測(cè)零部件或系統(tǒng)實(shí)現(xiàn)是否符合相關(guān)標(biāo)準(zhǔn)或規(guī)范的測(cè)試流程,其技術(shù)原理和應(yīng)用場(chǎng)景具體如下:技術(shù)原理 基本框架:協(xié)議一致性測(cè)試的理論已經(jīng)相對(duì)成熟,主要代表是ISO制定的國(guó)際標(biāo)準(zhǔn)ISO
    發(fā)表于 11-01 15:35

    異構(gòu)計(jì)算下緩存一致性的重要

    眾多回復(fù)中,李博杰同學(xué)的回答被認(rèn)為質(zhì)量最高。他首先將緩存一致性分為兩個(gè)主要場(chǎng)景:是主機(jī)內(nèi)CPU與設(shè)備間的一致性;二是跨主機(jī)的一致性
    的頭像 發(fā)表于 10-24 17:00 ?1709次閱讀
    異構(gòu)計(jì)算下緩存<b class='flag-5'>一致性</b>的重要<b class='flag-5'>性</b>

    LMK05318的ITU-T G.8262一致性測(cè)試結(jié)果

    電子發(fā)燒友網(wǎng)站提供《LMK05318的ITU-T G.8262一致性測(cè)試結(jié)果.pdf》資料免費(fèi)下載
    發(fā)表于 09-20 11:21 ?0次下載
    LMK05318的ITU-T G.8262<b class='flag-5'>一致性</b>測(cè)試結(jié)果

    TPS23882B SIFOs IEEE802.3bt 一致性測(cè)試報(bào)告

    電子發(fā)燒友網(wǎng)站提供《TPS23882B SIFOs IEEE802.3bt 一致性測(cè)試報(bào)告.pdf》資料免費(fèi)下載
    發(fā)表于 09-03 10:48 ?1次下載
    TPS23882B SIFOs IEEE802.3bt <b class='flag-5'>一致性</b>測(cè)試報(bào)告

    PCIe3.0 Tx發(fā)射一致性測(cè)試

    PCIe3.0發(fā)射一致性測(cè)試是確保數(shù)據(jù)傳輸穩(wěn)定性和可靠的重要環(huán)節(jié),本文將為大家詳細(xì)介紹該測(cè)試的流程和要點(diǎn)。Chrent設(shè)備介紹示波器:是德DSAV334A,33G。夾具:協(xié)會(huì)的CBB夾具,分兩部分
    的頭像 發(fā)表于 08-30 12:57 ?2359次閱讀
    PCIe3.0 Tx發(fā)射<b class='flag-5'>一致性</b>測(cè)試

    級(jí)聯(lián)一致性和移相器校準(zhǔn)應(yīng)用手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《級(jí)聯(lián)一致性和移相器校準(zhǔn)應(yīng)用手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 08-29 10:48 ?0次下載
    級(jí)聯(lián)<b class='flag-5'>一致性</b>和移相器校準(zhǔn)應(yīng)用手冊(cè)

    電感值和直流電阻的一致性如何提高?

    ,如高導(dǎo)鐵氧體磁芯或納米晶磁芯,可以提高電感值的穩(wěn)定性和一致性。 根據(jù)應(yīng)用需求選擇合適的磁芯尺寸和形狀,以確保電感值不同批次和條件下的一致性。 精確控制線圈參數(shù) : 線圈匝數(shù)、線徑和繞制工藝對(duì)電感值有顯著影響。通
    的頭像 發(fā)表于 08-19 15:27 ?714次閱讀

    LIN一致性測(cè)試規(guī)范2.1

    電子發(fā)燒友網(wǎng)站提供《LIN一致性測(cè)試規(guī)范2.1.pdf》資料免費(fèi)下載
    發(fā)表于 08-15 17:14 ?8次下載

    OPA569過(guò)溫信號(hào)一致性差是什么原因?qū)е碌模?/a>

    OPA569作為輸出級(jí),輸出短路的時(shí)候,OPA569溫度上升較快。 同款產(chǎn)品,均輸出短路,有些產(chǎn)品短路僅幾秒鐘就采集到OPA569的7腳的過(guò)溫信號(hào)了。而有些產(chǎn)品需要過(guò)2-3分鐘才發(fā)出過(guò)溫信號(hào)。這是什么原因呢,一致性差別太大了。
    發(fā)表于 08-08 08:14

    是德科技通過(guò)NB-IoT NTN一致性測(cè)試

    驗(yàn)證。這些精心設(shè)計(jì)的測(cè)試用例是德科技先進(jìn)的RF/RRM DVT及一致性工具集的鼎力支持下,于全球認(rèn)證論壇(GCF)的一致性協(xié)議組第78次會(huì)議上得到了業(yè)界的廣泛認(rèn)可。地面與非地面網(wǎng)絡(luò)的深度融合,無(wú)疑是
    的頭像 發(fā)表于 07-31 13:07 ?1486次閱讀