從歷史上看,服務器將時間聚合到系統(tǒng)板上?,F(xiàn)代服務器更普遍地將功能模塊化并將設備遷移到不同的機架,例如 CPU、SSD、GPU、加速器、DRAM 卡等的托盤,如圖 1 所示。

圖 1. 分解系統(tǒng)
對系統(tǒng)進行電源循環(huán)是一種理想的能力,但在分解系統(tǒng)中,調(diào)整整個系統(tǒng)的輸入信號和電源序列變得更加復雜。理想情況下,系統(tǒng)始終通電;但在實踐中,電源開啟和輸出時鐘準備開啟之間的時間差會有所不同。讓我們來看一些與系統(tǒng)時鐘設計相關的示例案例:
情況 1:無 VDD
圖 2 描述了在電源準備好之前主板將其時鐘發(fā)送到其他機架和附加卡的場景。接收端的時鐘緩沖器可能在其 VDD 開啟之前就開始接收時鐘信號,從而輸出不良時鐘信號。

圖 2. 無 VDD 時的錯誤時鐘輸出
圖 3 描述了時鐘芯片在運行期間由于緊急中斷(如系統(tǒng)過熱、硬復位等)而斷電的情況。智能時鐘緩沖器可以在正確啟用輸出之前等待有效的 VDD。

圖 3. 系統(tǒng)關機時錯誤的時鐘輸出
案例 2:噪聲驅(qū)動時鐘緩沖器輸出振蕩
如果時鐘接收器側(cè)的附加卡或機架首先上電,則接收器側(cè)的附加卡或機架不一定會等待來自主主板的良好時鐘源。如果您的時鐘輸入沒有經(jīng)過精心設計,您可能會觸發(fā) ESD 事件,或者時鐘緩沖器輸出可能會開始振蕩以響應該刺激。智能時鐘緩沖器內(nèi)部具有監(jiān)控有效輸入時鐘源的機制。

圖 4. 噪聲輸入導致時鐘輸出振蕩
案例 3:泄漏問題
另一個常見問題是,當輸入?yún)⒖紩r鐘消失時,時鐘芯片的輸出會停滯在高/低或低/高狀態(tài)。HCSL 拓撲具有自然關閉特性,當它們被禁用時使用低/低狀態(tài)。對于 LPHCSL 拓撲,如果沒有將輸入?yún)⒖紩r鐘同步到 OE、電源正?;驍嚯娨_,這可能會導致問題。在這些情況下,系統(tǒng)應該斷電,但時鐘輸出可能仍以 850mV 驅(qū)動,如圖 5 所示。這種泄漏會給 CPU 增加不必要的熱量。當輸入上沒有信號時,智能時鐘緩沖器可以強制輸出為低/低狀態(tài)。

圖 5. 沒有時鐘輸入時,輸出仍以 850mV 驅(qū)動
幫助客戶解決諸如此類的現(xiàn)實世界場景幫助我們定義了這樣一個智能緩沖區(qū)。Renesas 的全新 PCIe Gen6 RC190024 / 20 / 16 / 13 / 08 / 04時鐘緩沖器系列和RC19216 / 08 / 04 / 02多路復用器系列具有克服所有這些情況的內(nèi)置功能,包括斷電容限 (PDT )、靈活的啟動序列 (FSS) 和 (自動時鐘停放 (ACP)。所有這些對系統(tǒng)設計人員來說都是透明的,但可以在設計過程中輕松避免所有這些可能的陷阱。
審核編輯:郭婷
-
電源
+關注
關注
185文章
18992瀏覽量
264635 -
接收器
+關注
關注
15文章
2652瀏覽量
77566 -
緩沖器
+關注
關注
6文章
2236瀏覽量
49059
發(fā)布評論請先 登錄
RENESAS 932S890C:AMD 服務器系統(tǒng)時鐘解決方案
深入剖析 ICS932S421B:PCIe Gen2 和 QPI 時鐘解決方案
NTP自動校時服務器的典型應用
瀾起科技發(fā)布PCIe 6.x/CXL 3.x AEC解決方案
賽思分享時鐘服務器的解決方案及其優(yōu)勢
1.6 kW Titanium PSU:高效服務器電源解決方案
費思科技率先提供AI服務器電源測試系統(tǒng)解決方案
串口服務器產(chǎn)品解析與應用方案選型指南
恒訊科技分析:Ubuntu云服務器數(shù)據(jù)共享高效方案
時間同步服務器在現(xiàn)代網(wǎng)絡架構(gòu)中的核心作用
日本服務器VPS穩(wěn)定性高嗎?實測數(shù)據(jù)+解決方案#日本VPS #日本服務器 #VPS
服務器數(shù)據(jù)恢復—Linux系統(tǒng)服務器崩潰的數(shù)據(jù)恢復案例
服務器數(shù)據(jù)恢復—服務器重裝系統(tǒng)導致分區(qū)消失的數(shù)據(jù)恢復案例
現(xiàn)代服務器系統(tǒng)上PCIe時序設計的解決方案
評論