chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布局布線規(guī)則介紹

科技綠洲 ? 來(lái)源:亞德諾半導(dǎo)體 ? 作者:亞德諾半導(dǎo)體 ? 2022-05-06 10:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

當(dāng)今的信號(hào)處理系統(tǒng)普遍需要使用混合信號(hào)器件,例如為了處理寬動(dòng)態(tài)范圍的模擬信號(hào),高速高性能的ADC信號(hào)顯得更加重要。為了在惡劣的數(shù)字環(huán)境中保持模擬信號(hào)寬動(dòng)態(tài)范圍和低噪聲,就要熟知PCB布線技巧以進(jìn)行良好的高速電路設(shè)計(jì)。本文將為您闡述使用高速轉(zhuǎn)換器時(shí),必須遵循的那些重要PCB布局布線規(guī)則。

AGND和DGND接地層應(yīng)當(dāng)分離嗎?

簡(jiǎn)單回答是視情況而定,詳細(xì)回答則是通常不分離。因?yàn)樵诖蠖鄶?shù)情況下,分離接地層只會(huì)增加返回電流的電感,它所帶來(lái)的壞處大于好處。從公式V = L(di/dt)可以看出,隨著電感增加,電壓噪聲會(huì)提高。而隨著開(kāi)關(guān)電流增大(因?yàn)?a target="_blank">轉(zhuǎn)換器采樣速率提高),電壓噪聲同樣會(huì)提高。因此,接地層應(yīng)當(dāng)連在一起。

一個(gè)例子是,在一些應(yīng)用中,為了符合傳統(tǒng)設(shè)計(jì)要求,必須將臟亂的總線電源數(shù)字電路放在某些區(qū)域,同時(shí)還受尺寸限制的影響,使得電路板無(wú)法實(shí)現(xiàn)良好的布局分割,在這種情況下,分離接地層是實(shí)現(xiàn)良好性能的關(guān)鍵。然而,為使整體設(shè)計(jì)有效,必須在電路板的某個(gè)地方通過(guò)一個(gè)電橋或連接點(diǎn)將這些接地層連在一起。因此,應(yīng)將連接點(diǎn)均勻地分布在分離的接地層上。最終,PCB上往往會(huì)有一個(gè)連接點(diǎn)成為返回電流通過(guò)而不會(huì)導(dǎo)致性能降低的最佳位置。此連接點(diǎn)通常位于轉(zhuǎn)換器附近或下方。

設(shè)計(jì)電源層時(shí),應(yīng)使用這些層可以使用的所有銅線。如果可能,請(qǐng)勿讓這些層共用走線,因?yàn)轭~外的走線和過(guò)孔會(huì)將電源層分割成較小的碎塊,從而迅速損害電源層。由此產(chǎn)生的稀疏電源層可以將電流路徑擠壓到最需要這些路徑的地方,即轉(zhuǎn)換器的電源引腳。擠壓過(guò)孔與走線之間的電流會(huì)提高電阻,導(dǎo)致轉(zhuǎn)換器的電源引腳發(fā)生輕微的壓降。

最后,電源層的放置至關(guān)重要,切勿將高噪聲的數(shù)字電源層疊放在模擬電源層上,否則二者雖然位于不同的層,但仍有可能耦合。為將系統(tǒng)性能下降的風(fēng)險(xiǎn)降至最低,設(shè)計(jì)中應(yīng)盡可能將這些類(lèi)型的層隔開(kāi)而不是疊加在一起。

PCB的輸電系統(tǒng)(PDS)設(shè)計(jì)能忽略嗎?

PDS的設(shè)計(jì)目標(biāo)是將響應(yīng)電源電流需求而產(chǎn)生的電壓紋波降至最低。所有電路都需要電流,有些電路需求量較大,有些電路則需要以較快的速率提供電流。采用充分去耦的低阻抗電源層或接地層以及良好的PCB層疊,可以將因電路的電流需求而產(chǎn)生的電壓紋波降至最低。例如,如果設(shè)計(jì)的開(kāi)關(guān)電流為1A,PDS的阻抗為10mΩ,則最大電壓紋波為10mV。

首先,應(yīng)當(dāng)設(shè)計(jì)一個(gè)支持較大層電容的PCB層疊結(jié)構(gòu)。例如,六層堆疊可能包含頂部信號(hào)層、第一接地層、第一電源層、第二電源層、第二接地層和底部信號(hào)層。規(guī)定第一接地層和第一電源層在層疊結(jié)構(gòu)中彼此靠近,這兩層間距為2到3密爾,形成一個(gè)固有層電容。此電容的最大優(yōu)點(diǎn)是它是免費(fèi)的,只需在PCB制造筆記中注明。如果必須分割電源層,同一層上有多個(gè)VDD電源軌,則應(yīng)使用盡可能大的電源層。不要留下空洞,同時(shí)也應(yīng)注意敏感電路。這將使該VDD層的電容最大。如果設(shè)計(jì)允許存在額外的層,則應(yīng)將兩個(gè)額外的接地層放在第一和第二電源層之間。在核心間距同樣為2到3密爾的情況下,此時(shí)層疊結(jié)構(gòu)的固有電容將加倍。

對(duì)于理想的PCB層疊,電源層起始入口點(diǎn)和DUT周?chē)鶓?yīng)使用去耦電容,這將確保PDS阻抗在整個(gè)頻率范圍內(nèi)均較低。使用若干0.001μF至100μF的電容有助于覆蓋該范圍。沒(méi)有必要各處都配置電容;電容正對(duì)著DUT對(duì)接會(huì)破壞所有的制造規(guī)則。如果需要這種嚴(yán)厲的措施,則說(shuō)明電路存在其它問(wèn)題。

裸露焊盤(pán)(E-Pad)的重要性

這是一個(gè)容易忽視的方面,但它對(duì)于實(shí)現(xiàn)PCB設(shè)計(jì)的最佳性能和散熱至關(guān)重要。

裸露焊盤(pán)(引腳0)指的是大多數(shù)現(xiàn)代高速I(mǎi)C下方的一個(gè)焊盤(pán),它是一個(gè)重要的連接,芯片的所有內(nèi)部接地都是通過(guò)它連接到器件下方的中心點(diǎn)。裸露焊盤(pán)的存在使許多轉(zhuǎn)換器和放大器可以省去接地引腳。關(guān)鍵是將該焊盤(pán)焊接到PCB時(shí),要形成穩(wěn)定可靠的電氣連接和散熱連接,否則系統(tǒng)可能會(huì)遭到嚴(yán)重破壞。

通過(guò)以下三個(gè)步驟,可以實(shí)現(xiàn)裸露焊盤(pán)的最佳電氣和散熱連接。首先,在可能的情況下,應(yīng)在各PCB層上復(fù)制裸露焊盤(pán),這將為所有接地提供較厚的散熱連接,從而快速散熱,對(duì)于高功耗器件尤其重要。在電氣方面,這將為所有接地層提供良好的等電位連接。在底層上復(fù)制裸露焊盤(pán)時(shí),它可以用作去耦接地點(diǎn)和安裝散熱器的地方。

其次,將裸露焊盤(pán)分割成多個(gè)相同的部分。以棋盤(pán)狀最佳,可以通過(guò)絲網(wǎng)交叉格柵或焊罩來(lái)實(shí)現(xiàn)。在回流焊組裝過(guò)程中,無(wú)法決定焊膏如何流動(dòng)以建立器件與PCB的連接,因此連接可能存在,但分布不均,更糟糕的情況是連接很小并且位于拐角處。將裸露焊盤(pán)分割為若干較小的部分可以使各個(gè)區(qū)域都有一個(gè)連接點(diǎn),從而確保器件與PCB之間形成可靠、均勻的連接。

最后,應(yīng)當(dāng)確保各部分都有過(guò)孔連接到地。各區(qū)域通常都很大,足以放置多個(gè)過(guò)孔。組裝之前,務(wù)必用焊膏或環(huán)氧樹(shù)脂填充每個(gè)過(guò)孔,這一步非常重要,這樣才能確保裸露焊盤(pán)焊膏不會(huì)回流到過(guò)孔空洞中,否則會(huì)降低正確連接的機(jī)率。

PCB中各層面之間交叉耦合的問(wèn)題

在PCB設(shè)計(jì)中,一些高速轉(zhuǎn)換器的布局布線不可避免地會(huì)出現(xiàn)一個(gè)電路層與另一個(gè)交疊的情況。某些情況下,敏感的模擬層(電源、接地或信號(hào))可能就在高噪聲數(shù)字層的正上方。大多數(shù)設(shè)計(jì)人員認(rèn)為這無(wú)關(guān)緊要,因?yàn)檫@些層面位于不同的層。是否如此呢?我們來(lái)看一個(gè)簡(jiǎn)單的測(cè)試。

選擇相鄰層中的一層,并在該層面注入信號(hào),然后,將交叉耦合層連接到一個(gè)頻譜分析儀??梢钥吹剑詈系较噜弻拥男盘?hào)非常多。即使間距40密爾,某種意義上相鄰 層仍會(huì)形成一個(gè)電容,因此在某些頻率下,信號(hào)仍會(huì)從一個(gè)層耦合到另一個(gè)層。

假設(shè)某層上的高噪聲數(shù)字部分具有高速開(kāi)關(guān)的1V信號(hào),層間隔離為60dB時(shí),非受驅(qū)層將看到從受驅(qū)層耦合而來(lái)的1mV信號(hào)。對(duì)于2Vp-p滿量程擺幅的12位模數(shù)轉(zhuǎn)換器ADC)而言,這意味著2LSB(最低有效位)的耦合。對(duì)于特定的系統(tǒng),這可能不成問(wèn)題, 但應(yīng)注意,當(dāng)分辨率從12位提高到14位時(shí),靈敏度會(huì)提高四倍,因而誤差將增大到8LSB。

忽略交叉面/交叉層耦合可能不會(huì)導(dǎo)致系統(tǒng)設(shè)計(jì)失敗,或者削弱設(shè)計(jì),但必須保持警惕,因?yàn)閮蓚€(gè)層面之間的耦合可能比想象的要多。

在目標(biāo)頻譜內(nèi)發(fā)現(xiàn)噪聲雜散耦合時(shí),應(yīng)注意這一點(diǎn)。有時(shí)候,布局布線會(huì)導(dǎo)致非預(yù)期 信號(hào)或?qū)咏徊骜詈现敛煌瑢印U{(diào)試敏感系統(tǒng)時(shí)請(qǐng)記住這一點(diǎn):?jiǎn)栴}可能出在下面一層。

審核編輯:彭菁
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 模數(shù)轉(zhuǎn)換器

    關(guān)注

    26

    文章

    3431

    瀏覽量

    129292
  • 頻譜
    +關(guān)注

    關(guān)注

    7

    文章

    900

    瀏覽量

    46987
  • PCB布局
    +關(guān)注

    關(guān)注

    9

    文章

    194

    瀏覽量

    28622
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    USB3.0 電路板布局指南

    該文章介紹USB3.0的布局布線要求及走線規(guī)
    發(fā)表于 08-19 16:50 ?2次下載

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長(zhǎng)規(guī)則7、芯片引腳
    的頭像 發(fā)表于 05-28 19:34 ?1660次閱讀
    高速<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的原則

    PCB布局布線規(guī)則

    獲取完整文檔資料可下載附件哦!?。?!如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一下哦~
    發(fā)表于 05-26 16:44

    時(shí)源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應(yīng)采用正交結(jié)構(gòu),避免不同信號(hào)線在相鄰層沿同一方向走線,以此降低不必要的層間串?dāng)_。若因 P
    的頭像 發(fā)表于 05-20 16:28 ?566次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類(lèi)電路板可能涉及多種不同類(lèi)型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從布線規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?1027次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    如何布線才能降低MDDESD風(fēng)險(xiǎn)?PCB布局的抗干擾設(shè)計(jì)技巧

    在現(xiàn)代電子產(chǎn)品日益集成化、小型化的趨勢(shì)下,MDDESD(靜電二極管)防護(hù)設(shè)計(jì)變得至關(guān)重要。除了元器件選型,PCB布線布局也是影響ESD抗擾性能的關(guān)鍵因素。作為FAE,本文將結(jié)合實(shí)戰(zhàn)經(jīng)驗(yàn),分享一些
    的頭像 發(fā)表于 04-25 09:43 ?471次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風(fēng)險(xiǎn)?<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>的抗干擾設(shè)計(jì)技巧

    PCB設(shè)計(jì)布線規(guī)范總結(jié)

    但實(shí)際上,布線的好壞,直接決定了電路的性能、工藝良率和長(zhǎng)期可靠性!
    的頭像 發(fā)表于 04-24 11:25 ?1263次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>布線規(guī)</b>范總結(jié)

    解決噪聲問(wèn)題試試從PCB布局布線入手

    ,導(dǎo)致產(chǎn)品延期和開(kāi)發(fā)成本增加。 本文將提供有關(guān)印刷電路板(PCB)布局布線的指南,以幫助設(shè)計(jì)師避免此類(lèi)噪聲問(wèn)題。作為例子的開(kāi)關(guān)調(diào)節(jié)器布局采用雙通道同步開(kāi)關(guān)控制器 ADP1850,第一步
    發(fā)表于 04-22 09:46

    Altium Designer中PCB設(shè)計(jì)規(guī)則設(shè)置

    在使用 Altium Designer 進(jìn)行PCB設(shè)計(jì)時(shí),除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導(dǎo)線寬度、阻焊層、內(nèi)電層連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線
    的頭像 發(fā)表于 04-17 13:54 ?6193次閱讀
    Altium Designer中<b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>規(guī)則</b>設(shè)置

    PCB】四層電路板的PCB設(shè)計(jì)

    摘要 詳細(xì)介紹有關(guān)電路板的PCB設(shè)計(jì)過(guò)程以及應(yīng)注意的問(wèn)題。在設(shè)計(jì)過(guò)程中針對(duì)普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動(dòng)布線
    發(fā)表于 03-12 13:31

    高速信號(hào)線走線規(guī)則有哪些

    在高速數(shù)字電路設(shè)計(jì)中,信號(hào)完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號(hào)線的走線規(guī)則對(duì)于維持信號(hào)質(zhì)量、減少噪聲干擾以及優(yōu)化時(shí)序性能至關(guān)重要。本文將深入探討高速信號(hào)線走線的關(guān)鍵規(guī)則,旨在為工程師提供全面的設(shè)計(jì)指導(dǎo)和實(shí)踐建議。
    的頭像 發(fā)表于 01-30 16:02 ?2005次閱讀

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,
    的頭像 發(fā)表于 01-07 09:21 ?1490次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    pcb設(shè)計(jì)時(shí)注意事項(xiàng)

    前期確定的外圍結(jié)構(gòu)和接口布局,將元器件合理的排布 到PCB板框范圍內(nèi)。 布線 ? 根據(jù)根據(jù)和整體網(wǎng)表,確定信號(hào)分層和電源分層。 ? 根據(jù)網(wǎng)表,將信號(hào)連接。電源和地處理。 后期處理 ? 根據(jù)可靠性
    發(fā)表于 12-26 16:51

    Vivado之實(shí)現(xiàn)布局布線流程介紹

    一、前言 本文將介紹Vivado進(jìn)行綜合,以及布局布線的內(nèi)部流程,熟悉該流程后結(jié)合Settings中對(duì)應(yīng)的配置選項(xiàng),對(duì)于時(shí)序收斂調(diào)試將更具有針對(duì)性。 二、Implementation(實(shí)現(xiàn)) 實(shí)現(xiàn)
    的頭像 發(fā)表于 12-06 09:08 ?2195次閱讀
    Vivado之實(shí)現(xiàn)<b class='flag-5'>布局</b><b class='flag-5'>布線</b>流程<b class='flag-5'>介紹</b>

    PCB布線布局電路設(shè)計(jì)規(guī)則

    常用的PCB設(shè)計(jì)規(guī)則
    發(fā)表于 11-09 14:10 ?119次下載