chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

共模電流是如何干擾PCB中電路的呢

GReq_mcu168 ? 來(lái)源:硬件攻城獅 ? 作者:硬件攻城獅 ? 2022-05-09 14:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

以一個(gè)不接地設(shè)備為例,如圖1所示,當(dāng)外部干擾以共模的方式施加在電源線上時(shí),由于信號(hào)電纜與參考地之間的分布電容的存在,導(dǎo)致共模干擾電流可以從電源線經(jīng)過(guò)PCB,最后通過(guò)信號(hào)電纜與參考接地板之間的分布電容入地(圖1中箭頭線所示)。

a86ec306-cf61-11ec-bce3-dac502259ad0.png

圖1 浮地設(shè)備干擾流過(guò)PCB

圖1所示的例子中,共模干擾電流的路徑已非常明確,并且可以明顯地看到共模干擾電流流過(guò)了PCB,那么共模電流是如何干擾PCB中電路的呢?原因是當(dāng)共模干擾電流流過(guò)產(chǎn)品內(nèi)部電路時(shí),由于地系統(tǒng)中的阻抗相對(duì)較低,導(dǎo)致大部分的共模干擾電流會(huì)沿著PCB中的地層或地線流動(dòng)。圖2是共模電流流過(guò)PCB時(shí)形成對(duì)電路干擾的原理圖。

如圖2所示,對(duì)于單端傳輸信號(hào),當(dāng)同時(shí)注入信號(hào)線和地線上的共模干擾信號(hào)進(jìn)入電路時(shí),在IC1的信號(hào)的接口處,由于S1與GND所對(duì)應(yīng)的阻抗不一樣(S1較高,GND較低),共模干擾信號(hào)會(huì)轉(zhuǎn)化成差模干擾信號(hào),并出現(xiàn)在S1與GND之間。這樣,干擾首先會(huì)對(duì)IC1的輸入接口的信號(hào)產(chǎn)生影響。濾波電容C的存在,使IC1的第一級(jí)輸入受到保護(hù),即在IC1的輸入信號(hào)接口和地之間的差模干擾被C濾除或旁路(如果沒(méi)有C的存在,出現(xiàn)在S1與GND之間差模干擾電平就會(huì)直接影響IC1的輸入信號(hào))。然后,大部分會(huì)沿著PCB中的低阻抗地層從一端流向另一端,后一級(jí)的干擾將會(huì)在共模干擾電流流過(guò)地系統(tǒng)中產(chǎn)生。(當(dāng)然,這里忽略了串?dāng)_因素,串?dāng)_的存在將使干擾電流的流經(jīng)路徑復(fù)雜化,因此串?dāng)_的控制在EMC設(shè)計(jì)中也是非常重要的一步,這將會(huì)在以后的文章中討論。)圖2中的Z0V表示PCB中兩個(gè)集成電路之間的地阻抗,US表示集成電路IC1向集成電路IC2傳遞的信號(hào)電壓。

a88d8386-cf61-11ec-bce3-dac502259ad0.png

圖2 共模電流流過(guò)PCB時(shí)形成對(duì)電路干擾的原理圖

共模干擾電流流過(guò)地阻抗Z0V時(shí),Z0V的兩端就會(huì)產(chǎn)生壓降UCM≈Z0V×Iext。該壓降對(duì)于集成電路IC2來(lái)說(shuō)相當(dāng)于在IC1傳遞給它的電壓信號(hào)US上又疊加了一個(gè)干擾信號(hào)UCM,這樣IC2實(shí)際上接收到的信號(hào)為Us+UCM,這就是影響IC2輸入接口正常工作電平的干擾。干擾電壓的大小不但與共模瞬態(tài)干擾的電流大小有關(guān),還與地阻抗Z0V的大小有關(guān)。當(dāng)干擾電流大小一定的情況下,干擾電壓UCM的大小由Z0V決定。也就是說(shuō),PCB中的地線或地平面阻抗與電路的瞬態(tài)抗干擾能力有直接關(guān)系(關(guān)于地平面阻抗的分析將在以后文章進(jìn)行講述)。

圖3是兩種不同情況下的地阻抗與頻率關(guān)系。由圖3可知,一個(gè)完整(無(wú)過(guò)孔、無(wú)裂縫)的地平面,在100MHz的頻率時(shí),只有約3.7毫歐的阻抗。這說(shuō)明,即使有100A的電流流過(guò)3.7毫歐的阻抗,也只會(huì)產(chǎn)生0.37V的壓降。對(duì)于3.3V TTL電路來(lái)說(shuō),這是可以承受的,因?yàn)?.3V TTL電路總是要在0.8V以上的電壓下才會(huì)發(fā)生邏輯轉(zhuǎn)換。3.3V TTL電路邏輯狀態(tài)如圖4所示。

a8aaac90-cf61-11ec-bce3-dac502259ad0.png

圖3 兩種不同情況下的地阻抗與頻率關(guān)系

如果PCB中的地不采用平面設(shè)計(jì)而采用印制線(如單面板或雙面板),那么按圖3所示,3cm的印制地線地阻抗約為20歐姆,這樣當(dāng)由100A的電快速瞬變脈沖群共模電流流過(guò)時(shí),產(chǎn)生的壓降約為200V。

a8c55432-cf61-11ec-bce3-dac502259ad0.png

圖4 3.3V TTL電路邏輯狀態(tài)

200V的壓降對(duì)3.3VTTL電路來(lái)說(shuō)是非常危險(xiǎn)的,可見(jiàn)PCB中地阻抗對(duì)抗干擾能力的重要性。實(shí)踐證明,對(duì)于3.3V TTL電路來(lái)說(shuō),共模干擾電流在地平面上的壓降小于0.8V時(shí),電路狀態(tài)不會(huì)受到影響。對(duì)于2.5V TTL電路,這些電壓將會(huì)更低(0.2V和1.7V),從這個(gè)意識(shí)上,3.3V TTL電路比2.5VTTL電路具有更高的抗干擾能力(這種方法可以用于產(chǎn)品設(shè)計(jì)時(shí)對(duì)產(chǎn)品進(jìn)行EMC分析和風(fēng)險(xiǎn)評(píng)估)。

對(duì)于PCB中的差分傳輸信號(hào),當(dāng)共模電流ICM流過(guò)地平面時(shí),也必然會(huì)在地平面的阻抗Z0V兩端產(chǎn)生壓降,當(dāng)共模電流ICM一定時(shí),地平面阻抗越大,壓降越大。像單端信號(hào)被干擾的原理一樣,這個(gè)壓降猶如施加在差分線的一根信號(hào)線與0V地之間,即圖5中所示的UCM1、UCM2、UCM3、UCM4。由于差分線對(duì)的一根線與0V地之間的阻抗Z1、Z2和接收器與發(fā)送器的輸入/輸出阻抗ZS1、ZS2總是不一樣的(寄生參考的影響,實(shí)際布線中不可能做到,兩根差分線對(duì)的對(duì)地阻抗一樣),造成UCM1、UCM2、UCM3、UCM4的值也不相等,差異部分即轉(zhuǎn)化為差模干擾電壓Udiff,對(duì)差分信號(hào)電路產(chǎn)生干擾。可見(jiàn),對(duì)于差分電路來(lái)說(shuō),地平面的阻抗也同樣重要,同時(shí)PCB布線時(shí),保證差分線對(duì)的各種寄生參數(shù)平衡一致也很重要。

a8dadbea-cf61-11ec-bce3-dac502259ad0.png

圖5 共模干擾電流對(duì)差分電路的干擾原理

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電流
    +關(guān)注

    關(guān)注

    40

    文章

    7174

    瀏覽量

    137318
  • 電纜
    +關(guān)注

    關(guān)注

    18

    文章

    2960

    瀏覽量

    57046
  • 共模干擾
    +關(guān)注

    關(guān)注

    4

    文章

    111

    瀏覽量

    17886

原文標(biāo)題:共模干擾電流影響電路工作的機(jī)理

文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    信號(hào)、差信號(hào)及干擾抑制全解析

    在電氣系統(tǒng),信號(hào)與干擾的傳輸形態(tài)直接影響設(shè)備性能。本文將系統(tǒng)解析信號(hào)與差信號(hào)的特性、干擾
    的頭像 發(fā)表于 07-28 15:07 ?908次閱讀
    <b class='flag-5'>共</b><b class='flag-5'>模</b>信號(hào)、差<b class='flag-5'>模</b>信號(hào)及<b class='flag-5'>干擾</b>抑制全解析

    電源EMC干擾超標(biāo),已加Y電容+電感仍不合格

    干擾明顯偏高,導(dǎo)致無(wú)法通過(guò)測(cè)試標(biāo)準(zhǔn)。 當(dāng)前的電路措施如下: 輸入側(cè)做了TVS+電感+LC濾波,輸出端也加了π型濾波結(jié)構(gòu),使用Y電容從輸出GND到PE進(jìn)行泄放,
    發(fā)表于 06-09 17:11

    電橋前端電感有效抑制干擾電路分享

    應(yīng)變檢測(cè)電路前端加電感有效抑制干擾
    發(fā)表于 05-06 15:46 ?0次下載

    電感(扼流圈)選型

    ,因此在扼流圈的芯里磁場(chǎng)抵消。扼流圈常被用來(lái)壓抑干擾輻射,因?yàn)檫@樣的干擾電流在不同的線圈里反向,提高系統(tǒng)的EMC。對(duì)于這樣的
    發(fā)表于 04-25 16:56

    開(kāi)關(guān)電源的干擾抑制技術(shù)-開(kāi)關(guān)電源電磁干擾(EMI)對(duì)策詳解

    開(kāi)關(guān)電源的干擾抑制技術(shù)|開(kāi)關(guān)電源電磁干擾(EMI)對(duì)策詳解 0 引言 由于MOSFET
    發(fā)表于 03-27 15:07

    和差信號(hào)與濾波器

    ,干擾電流在兩條線上各流過(guò)二分之一,以地為公共回路;原則上講,這種干擾是比較容易消除的。在實(shí)際電路由于線路阻抗不平衡,使
    發(fā)表于 03-20 16:39

    開(kāi)關(guān)電源的干擾抑制技術(shù)|開(kāi)關(guān)電源電磁干擾(EMI)對(duì)策詳解

    電流的耦合路徑示意圖 圖2 提出的噪聲消除方法 本文以單端反激電路為例,介紹基于補(bǔ)償原理的
    發(fā)表于 03-08 10:18

    干擾電流的成因與影響

    電磁場(chǎng)是干擾電流產(chǎn)生的一個(gè)重要原因。當(dāng)電路走線處于外界電磁場(chǎng)時(shí),所有導(dǎo)線上都會(huì)感應(yīng)出電壓。
    的頭像 發(fā)表于 02-04 16:02 ?1174次閱讀

    AN-1321:電流檢測(cè)應(yīng)用瞬態(tài)

    電子發(fā)燒友網(wǎng)站提供《AN-1321:電流檢測(cè)應(yīng)用瞬態(tài).pdf》資料免費(fèi)下載
    發(fā)表于 01-13 15:22 ?0次下載
    AN-1321:<b class='flag-5'>電流</b>檢測(cè)應(yīng)用<b class='flag-5'>中</b>的<b class='flag-5'>共</b><b class='flag-5'>模</b>瞬態(tài)

    ADS1299在實(shí)際測(cè)量采集的腦電還是有很強(qiáng)的50Hz干擾,為什么?

    我使用貴公司的ADS1299采集腦電,芯片資料上標(biāo)明的共模抑制比CMRR為110dB,如此高的共模抑制比完全能夠把信號(hào)衰減掉,但是我在實(shí)際測(cè)量采集的腦電還是有很強(qiáng)的
    發(fā)表于 01-09 06:44

    谷景科普電感在電源的作用

    : 1、抑制干擾的作用:電感能有效抑制
    的頭像 發(fā)表于 10-28 10:24 ?931次閱讀

    電感對(duì)差信號(hào)有什么影響

    電感對(duì)差信號(hào)的影響是一個(gè)復(fù)雜且值得深入探討的話題。電感作為一種特殊的電感器件,在電路設(shè)
    的頭像 發(fā)表于 10-17 15:02 ?1271次閱讀

    電感在電子設(shè)備的作用

    電感是一種特殊的電感器件,其結(jié)構(gòu)通常包括一個(gè)閉合的磁環(huán)和兩個(gè)匝數(shù)相同、方向一致的線圈。這種設(shè)計(jì)使得電感對(duì)
    的頭像 發(fā)表于 10-17 14:39 ?3106次閱讀

    ,差線圈在電源電路的作用

    設(shè)備損壞。因此,確保設(shè)備的電磁兼容性是設(shè)計(jì)和制造過(guò)程的一個(gè)重要環(huán)節(jié)。 2. 電磁干擾(EMI)的類型 電磁干擾可以分為兩大類:
    的頭像 發(fā)表于 10-15 11:01 ?1222次閱讀

    高邊電流檢測(cè)電路如何提升電壓

    在高邊電流檢測(cè)電路,提升電壓的穩(wěn)定性和抑制能力是關(guān)鍵,以確保電流檢測(cè)的準(zhǔn)確性和系統(tǒng)的穩(wěn)定性
    的頭像 發(fā)表于 10-15 10:37 ?1274次閱讀