chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何設(shè)計出合格的PDS

電子芯期天 ? 來源:電子芯期天 ? 作者:電子芯期天 ? 2022-06-09 09:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在電子產(chǎn)品設(shè)計中,我們在追求產(chǎn)品功能以及成本的優(yōu)化時,往往我們會忽略使用去耦的目的,僅僅知道在電路板上分散大小不同的許多電容,使較低阻抗電源連接到地。但問題依舊:需要多少電容?許多相關(guān)文獻(xiàn)表明,必須使用大小不同的許多電容來降低功率傳輸系統(tǒng)(PDS)的阻抗,但這并不完全正確。相反,僅需選擇正確大小和正確種類的電容就能降低PDS阻抗。

bb0d6150-e78c-11ec-ba43-dac502259ad0.png 舉個栗子

考慮設(shè)計一個10 mΩ參考層,如圖1所示。如紅色曲線所示,系統(tǒng)電路板上使用許多不同值的電容,0.001 μF、0.01 μF、0.1 μF等等。這當(dāng)然可以降低500 MHz頻率范圍內(nèi)的阻抗,但是,請看綠色曲線,同樣的設(shè)計僅使用0.1 μF和10 μF電容。這證明,如果使用正確的電容,則不需要如此多的電容。這也有助于節(jié)省空間和物料(BOM)成本。

bb2fcda8-e78c-11ec-ba43-dac502259ad0.jpg

圖1. 電容示例

注意,并非所有電容“生而平等”,即使同一供應(yīng)商,工藝、尺寸和樣式也有差別。如果未使用正確的電容,不論是多個電容還是幾個不同類型,都會給PDS帶來反作用。結(jié)果可能是形成電感環(huán)路。電容放置不當(dāng)或者使用不同工藝和型號的電容(因而對系統(tǒng)內(nèi)的頻率做出不同響應(yīng)),彼此之間可能會發(fā)生諧振,見圖2。

bb53ad0e-e78c-11ec-ba43-dac502259ad0.jpg

圖2. 諧振電容

所以,了解系統(tǒng)所用電容類型的頻率響應(yīng)很重要。隨便選用電容,會讓設(shè)計低阻抗PDS系統(tǒng)的努力付之東流。

如何設(shè)計出合格的PDS

要設(shè)計出合格的PDS,需要使用各種電容(見圖1)。PCB上使用的典型電容值只能將直流或接近直流頻率至約500 MHz范圍的阻抗降低。高于500 MHz頻率時,電容取決于PCB形成的內(nèi)部電容。注意,電源層和接地層緊密疊置會有幫助。

應(yīng)當(dāng)設(shè)計一個支持較大層電容的PCB層疊結(jié)構(gòu)。例如,六層堆疊可能包含頂部信號層、第一接地層、第一電源層、第二電源層、第二接地層和底部信號層。規(guī)定第一接地層和第一電源層在層疊結(jié)構(gòu)中彼此靠近,這兩層間距為2到4密爾,形成一個固有高頻層電容。此電容的最大優(yōu)點(diǎn)是它是免費(fèi)的,只需在PCB制造筆記中注明。如果必須分割電源層,同一層上有多個VDD電源軌,則應(yīng)使用盡可能大的電源層。不要留下空洞,同時應(yīng)注意敏感電路。這將使該VDD層的電容最大。

如果設(shè)計允許存在額外的層(上例中,從六層變?yōu)榘藢樱?,則應(yīng)將兩個額外的接地層放在第一和第二電源層之間。在核心間距同樣為2到3密爾的情況下,此時層疊結(jié)構(gòu)的固有電容將加倍,示例見圖3。

bb76c4f6-e78c-11ec-ba43-dac502259ad0.jpg

圖3. 高頻層電容示例

與添加更多分立高頻電容以在高頻時保持低阻抗相比,此結(jié)構(gòu)更易于設(shè)計。

PDS的任務(wù)是將響應(yīng)電源電流需求而產(chǎn)生的電壓紋波降至最低,這點(diǎn)很重要但常被忽略。所有電路都需要電流,有些電路需求量較大,有些電路則需要以較快的速率提供電流。采用充分去耦的低阻抗電源層或接地層以及良好的PCB層疊,有助于將因電路的電流需求而產(chǎn)生的電壓紋波降至最低。例如,根據(jù)所用的去耦策略,如果系統(tǒng)設(shè)計的開關(guān)電流為1 A,PDS的阻抗為10 mΩ,則最大電壓紋波為10 mV。計算很簡單:V = IR。

憑借完美的PCB堆疊,可覆蓋高頻范圍,同時在電源層起始入口點(diǎn)和高功率或浪涌電流器件周圍使用傳統(tǒng)去耦,可覆蓋低頻范圍(<500 MHz)。這可確保PDS阻抗在整個頻率范圍內(nèi)均最低。沒有必要各處都配置電容;電容正對著每個IC放置會破壞許多制造規(guī)則。如果需要這種嚴(yán)厲的措施,則說明電路存在其它問題。Got it?

在高度集成的電子產(chǎn)品中,電源系統(tǒng)的設(shè)計占到了設(shè)計工作量的50%左右;對于復(fù)雜的FPGA類型的產(chǎn)品應(yīng)用,在電路中常常會達(dá)到15~30路不同的電源。

電源完整性的目的就是給系統(tǒng)提供持續(xù)、穩(wěn)定、干凈的電源,保證系統(tǒng)穩(wěn)定的工作。在數(shù)字系統(tǒng)中,使信號完整性滿足系統(tǒng)設(shè)計的要求也需要有一個非常穩(wěn)定的電源系統(tǒng),但是又不能使電源系統(tǒng)超標(biāo)。所以在設(shè)計電源完整性時,不僅僅關(guān)注的是去耦電容,還需要關(guān)注電源完整性、信號完整性和電磁兼容性這個“生態(tài)系統(tǒng)”,尤其是要考慮高度集成化的數(shù)字電路對電源完整性的影響… …

但是傳統(tǒng)分析信號完整性和電源完整性都是分開分析的,為了更好的分析SI和PI的相互影響,我們需要把SI和PI放在同一個EM仿真中來分析。

bb9fc70c-e78c-11ec-ba43-dac502259ad0.jpg

PDN

真實(shí)的PDN是什么樣子的呢?主要分為三個部分:供電端(VRM)、用電端(Sink)和傳輸通道(PCB、Cable、瓷片電容等等)。

bbfb62ce-e78c-11ec-ba43-dac502259ad0.jpg

電路板設(shè)計中,都有電源分配網(wǎng)絡(luò)系統(tǒng)。電源分配網(wǎng)絡(luò)系統(tǒng)的作用就是給系統(tǒng)內(nèi)所有器件或芯片提供足夠的電源,并滿足系統(tǒng)對電源穩(wěn)定性的要求。

我們看到電源、GND網(wǎng)絡(luò),其實(shí)分布著阻抗。

bc1de2f4-e78c-11ec-ba43-dac502259ad0.jpg

bc453ce6-e78c-11ec-ba43-dac502259ad0.jpg

bc691d50-e78c-11ec-ba43-dac502259ad0.jpg

電源噪聲余量計算:

1、芯片的datasheet會給一個規(guī)范值,通常是5%;要考慮到穩(wěn)壓芯片直流輸出誤差,一般是+/_2.5%,因此電源噪聲峰值幅度不超過+/_2.5%。

2、如芯片的工作電壓范圍是3.13~3.47,穩(wěn)壓芯片標(biāo)出輸出電壓是3.3V,安裝在電路板后的輸出電壓是3.36V。容許的電壓的變化范圍是3.47-3.36=110mv。穩(wěn)壓芯片輸出精度是+/_1%,及3.36* +/_1%=+/_33.6mv。電源噪聲余量為110-33.6=76.4mv。

計算電源噪聲要注意五點(diǎn)

(1)穩(wěn)壓芯片的輸出的精確值是多少。

(2)工作環(huán)境的是否是穩(wěn)壓芯片所推薦的環(huán)境。

(3)負(fù)載情況是怎么樣,這對穩(wěn)壓芯片輸出也有影響。

(4)電源噪聲最終會影響到信號質(zhì)量。而信號上的噪聲來源不僅僅是電源噪聲,反射竄擾等信號完整性問題也會在信號上疊加,因此不能把所有噪聲余量留給電源系統(tǒng)。

(5)不同的電壓等級對電源噪聲要求也不樣,電壓越小噪聲余量越小。模擬電路對電源要求更高。

電源噪聲來源

(1)穩(wěn)壓芯片輸出的電壓不是恒定的,會有一定的紋波。

(2)穩(wěn)壓電源無法實(shí)時響應(yīng)負(fù)載對于電流需求的快速變化。穩(wěn)壓電源響應(yīng)的頻率一般在200Khz以內(nèi),能做正確的響應(yīng),超過了這個頻率則在電源的輸出短引腳處出現(xiàn)電壓跌落。

(3)負(fù)載瞬態(tài)電流在電源路徑阻抗和地路徑阻抗產(chǎn)生的壓降。

(4)外部的干擾。

目標(biāo)阻抗

目標(biāo)阻抗是電源系統(tǒng)的瞬態(tài)阻抗,對快速變化的電流的表現(xiàn)出來的一種特性阻抗。目標(biāo)阻抗和一定寬度的頻率有關(guān),在感興趣的頻率范圍內(nèi),電源阻抗都不能超過這個值。

目標(biāo)阻抗公式

bc8a3ba2-e78c-11ec-ba43-dac502259ad0.png

去耦的電源電壓,ripple為允許的電壓波動范圍,典型值為2.5%,△Imax為負(fù)載芯片最大瞬態(tài)電流變化量。

在進(jìn)行電源完整性設(shè)計、分析和仿真的時候都會涉及到一個非常重要的概念,就是目標(biāo)阻抗?但是目標(biāo)阻抗真的是很多工程師認(rèn)為的那么簡單嗎?

bcafad92-e78c-11ec-ba43-dac502259ad0.jpg

在真實(shí)的電源系統(tǒng)中,電容已經(jīng)不再是一個簡單的電容,而是包含了ESR、ESL的寄生參數(shù)。它們有串聯(lián)等效的作用,也有并聯(lián)等效的作用,呈現(xiàn)出來的結(jié)果都是不相同的。

bd1fc5a0-e78c-11ec-ba43-dac502259ad0.jpg

bd6de3c0-e78c-11ec-ba43-dac502259ad0.jpg

PDN阻抗隨著頻率而變化,不同的VRM也會導(dǎo)致阻抗曲線變化,好的VRM會使整條PDN阻抗曲線非常平滑。

bd9643f6-e78c-11ec-ba43-dac502259ad0.jpg

信號的頻譜含量范圍很廣,并且隨著傳輸數(shù)據(jù)而不斷變化,在這種情況下,我們確實(shí)需要關(guān)注阻抗較高的頻率上的強(qiáng)制響應(yīng),確保這個響應(yīng)不要產(chǎn)生影響芯片與芯片之間通信的PDN噪聲。

bdb63418-e78c-11ec-ba43-dac502259ad0.jpg

阻抗曲線都在目標(biāo)阻抗以下都沒問題了嗎?如果存在多個不超過目標(biāo)阻抗的巨大的反諧振點(diǎn)是否可以呢?

bdf4307e-e78c-11ec-ba43-dac502259ad0.jpg

電路設(shè)計時,通常會在電路板上放置非常多的電容,那這些電容如何選型?如何搭配?如何放置?這是每一位工程師都會遇到的情況。

be1841ee-e78c-11ec-ba43-dac502259ad0.jpg

選擇電容

用一個電容組合的例子。這個組合使用的電容為:2個680uf鉭電容,7個2.2uf陶瓷電容(0805封裝),13個0.22uf陶瓷電容(0603封裝),26個0.022uf陶瓷電容(0402)。圖中上部平坦的曲線是680uf電容的阻抗曲線,其它三個容值的曲線為為圖中三個V字曲線,從左到右2.2uf →0.22uf → 0.022uf??偟淖杩骨€為底部粗包路線。

這個組合實(shí)現(xiàn)了在500K到150M范圍內(nèi)保持阻抗在33毫歐以下,到500M處,阻抗上升到110毫歐,從圖中看反諧振點(diǎn)控制的很低。

be6ac0a4-e78c-11ec-ba43-dac502259ad0.jpg

實(shí)際案例

這是一個實(shí)際的案例,PCB是Xilinx的Demo板,包含了4pcs DDR4顆粒,速率達(dá)到3.2Gbps,同時還包含了很多SerDes總線,如USB,SFP+和PCIE等等。有15路主要的電源,與各類數(shù)字信號交織在一塊16層的PCB板上。

be931982-e78c-11ec-ba43-dac502259ad0.jpg

bec50492-e78c-11ec-ba43-dac502259ad0.jpg

對于這么復(fù)雜的PCB設(shè)計,如何開始EM仿真呢?最好的方式就是在直流狀態(tài)下進(jìn)行IR Drop的仿真,這個很容易理解。使用ADS PIPro就可以完成這個工作。

beee0cb6-e78c-11ec-ba43-dac502259ad0.jpg

溫度也會造成電源系統(tǒng)的不確定性,使用PIPro可以進(jìn)行電源系統(tǒng)的電熱聯(lián)合仿真。下圖表示的就是電源系統(tǒng)是否考慮溫度的影響,這樣導(dǎo)致的結(jié)果是不相同的。

bf1db0a6-e78c-11ec-ba43-dac502259ad0.jpg

使用PIPro可以提取PDN的S參數(shù),同時仿真PDN的阻抗曲線。

bf74a87a-e78c-11ec-ba43-dac502259ad0.jpg

bfa9ff5c-e78c-11ec-ba43-dac502259ad0.jpg

bfc8be42-e78c-11ec-ba43-dac502259ad0.jpg

其實(shí)信號與電源的關(guān)系就像一艘快艇行駛在海面上,相互之間都是有影響的。為了捕獲SI和PI的所有的影響,可以把SI和PI放在同一個EM仿真中同時來仿真以獲取一個完整的S參數(shù)。

bff357e2-e78c-11ec-ba43-dac502259ad0.jpg

SSN仿真是一直以來SI/PI協(xié)同仿真的重點(diǎn),下面是一個SSN仿真的案例:

c00e7b58-e78c-11ec-ba43-dac502259ad0.jpg

c03a3716-e78c-11ec-ba43-dac502259ad0.jpg

PDN的測量主要有時域測量和頻域測量之分,下面是關(guān)于SSN噪聲測量的案例:

c06b4d24-e78c-11ec-ba43-dac502259ad0.jpg

c0b92774-e78c-11ec-ba43-dac502259ad0.jpg

如何設(shè)計一個好的電源系統(tǒng),這是有一些可以遵循的方法的:

c0d94c84-e78c-11ec-ba43-dac502259ad0.jpg

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6470

    瀏覽量

    158596
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    984

    瀏覽量

    49021
  • 電源完整性
    +關(guān)注

    關(guān)注

    9

    文章

    223

    瀏覽量

    21904

原文標(biāo)題:電源完整性的去耦和層間耦合電容

文章出處:【微信號:Elec-sunday,微信公眾號:電子芯期天】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    激光設(shè)備:激光光時間不準(zhǔn)問題處理

    激光設(shè)備作為現(xiàn)代工業(yè)加工的重要工具,其光時間的精確性直接影響加工質(zhì)量和生產(chǎn)效率。在實(shí)際應(yīng)用中,光時間偏差問題可能由多種因素引起,需要系統(tǒng)性地排查和解決。以下是針對該問題的詳細(xì)處理方案: 一
    的頭像 發(fā)表于 12-26 07:35 ?354次閱讀
    激光設(shè)備:激光<b class='flag-5'>出</b>光時間不準(zhǔn)問題處理

    如何判斷電纜是否合格?從導(dǎo)體到護(hù)套的檢測方法全盤解析

    對于工程方、采購人員、設(shè)備廠商來說,電纜是整個系統(tǒng)運(yùn)行的“隱形基礎(chǔ)設(shè)施”。看似普通的一根線,如果材質(zhì)不過關(guān),可能造成:溫升過高絕緣快速老化設(shè)備誤動作甚至短路與火災(zāi)風(fēng)險那——一根電纜是否合格,到底該怎么看?本文從五個關(guān)鍵環(huán)節(jié),將判斷方法講得清清楚楚。
    的頭像 發(fā)表于 11-17 15:20 ?593次閱讀

    電能質(zhì)量監(jiān)測裝置校準(zhǔn)不合格時,如何維修?

    當(dāng)電能質(zhì)量監(jiān)測裝置校準(zhǔn)不合格時,維修需遵循 “ 先定位故障根源→再分類型針對性維修→最后復(fù)校驗(yàn)證 ” 的邏輯,避免盲目拆解硬件。核心是結(jié)合校準(zhǔn)數(shù)據(jù)(明確不合格項(xiàng)目),從 “簡單易排查的外部問題” 到
    的頭像 發(fā)表于 09-23 15:39 ?892次閱讀
    電能質(zhì)量監(jiān)測裝置校準(zhǔn)不<b class='flag-5'>合格</b>時,如何維修?

    哪個鑄件才是合格品?別猜了,X-Ray 它!

    猜一猜以下哪個鑄件是合格品,可用于后續(xù)加工? 我們難以通過常規(guī)檢測手段從表面看出隱藏在工件內(nèi)部的缺陷,但這些缺陷可在后續(xù)加工流程中引發(fā)諸多問題,從而導(dǎo)致不必要的高昂成本。因此,在前期洞悉內(nèi)部缺陷可以
    的頭像 發(fā)表于 09-05 10:30 ?583次閱讀
    哪個鑄件才是<b class='flag-5'>合格</b>品?別猜了,X-Ray 它!

    【LabviewGUI設(shè)計】古樸的合格率控件的設(shè)計過程

    【LabviewGUI設(shè)計】古樸的合格率控件的設(shè)計過程 本視頻講解 這個Xcontrol的開發(fā)過程 從ps開始。 誰說labview的界面不可以有逼格。
    發(fā)表于 08-24 05:58

    STM32 學(xué)習(xí)達(dá)標(biāo)標(biāo)準(zhǔn):4 個維度,判斷你是否真正合格

    最近在網(wǎng)址經(jīng)??吹竭@樣的帖子:STM32怎么就算是精通了、怎么就是完全入門了、要學(xué)到什么程度才算合格?老實(shí)說,這事真沒絕對標(biāo)準(zhǔn),但只懂外設(shè)原理、會調(diào)用庫函數(shù)肯定只是入門級。就像學(xué)開車,知道方向盤剎車
    的頭像 發(fā)表于 08-11 16:36 ?679次閱讀
    STM32 學(xué)習(xí)達(dá)標(biāo)標(biāo)準(zhǔn):4 個維度,判斷你是否真正<b class='flag-5'>合格</b>

    【RK3568+PG2L50H開發(fā)板實(shí)驗(yàn)例程】FPGA部分 | 紫光同創(chuàng) IP core 的使用及添加

    本原創(chuàng)文章由深圳市小眼睛科技有限公司創(chuàng)作,版權(quán)歸本公司所有,如需轉(zhuǎn)載,需授權(quán)并注明出處(www.meyesemi.com) 1.實(shí)驗(yàn)簡介 實(shí)驗(yàn)?zāi)康模?了解 PDS 軟件如何安裝 IP、使用 IP
    發(fā)表于 07-10 09:50

    愛普生M-G370PDS慣性測量單元在無人機(jī)導(dǎo)航中的應(yīng)用

    在無人機(jī)技術(shù)日新月異的當(dāng)下,在無人機(jī)復(fù)雜的系統(tǒng)架構(gòu)中,導(dǎo)航精度直接決定了其飛行的安全性、任務(wù)執(zhí)行的準(zhǔn)確性與效率,成為制約無人機(jī)性能提升的關(guān)鍵因素。愛普生M-G370PDS是一款高性能的慣性測量單元
    的頭像 發(fā)表于 06-19 15:53 ?605次閱讀
    愛普生M-G370<b class='flag-5'>PDS</b>慣性測量單元在無人機(jī)導(dǎo)航中的應(yīng)用

    AG600獲頒型號合格證,廣電計量護(hù)航“鯤龍”上天入海

    4月20日,我國首次按照中國民航適航規(guī)章完全自主研制的大型水陸兩棲滅火飛機(jī)AG600獲得中國民航局頒發(fā)的型號合格證,標(biāo)志著全球起飛重量最大的民用水陸兩棲飛機(jī)通過了嚴(yán)格測試和驗(yàn)證,研制取得圓滿成功
    的頭像 發(fā)表于 04-24 15:20 ?778次閱讀
    AG600獲頒型號<b class='flag-5'>合格</b>證,廣電計量護(hù)航“鯤龍”上天入海

    如何成為一名合格的KaihongOS北向應(yīng)用開發(fā)工程師

    如何成為一名合格的北向應(yīng)用開發(fā)工程師 在快速發(fā)展的軟件開發(fā)領(lǐng)域,北向應(yīng)用開發(fā)工程師是一個專注于系統(tǒng)級應(yīng)用開發(fā)的高需求職位。 以下是成為一名合格的KaihongOS北向應(yīng)用開發(fā)工程師的建議。 1.
    發(fā)表于 04-23 06:46

    SMT FUJI NXT三代CPU卡 2EGTBC0302**/ 2EGTBC049700, PDS-BX01E0906

    SMT FUJI NXT三代CPU卡 2EGTBC0302**/ 2EGTBC049700, PDS-BX01E0906
    發(fā)表于 04-22 14:32

    【紫光同創(chuàng)盤古100Pro+開發(fā)板,MES2L676-100HP教程】盤古676系列——FPGA 開發(fā)工具使用

    本原創(chuàng)文章由深圳市小眼睛科技有限公司創(chuàng)作,版權(quán)歸本公司所有,如需轉(zhuǎn)載,需授權(quán)并注明出處(www.meyesemi.com) 一:實(shí)驗(yàn)簡介 了解 PDS 軟件的使用,在線 Debugger 工具
    發(fā)表于 02-25 18:00

    虹科免拆案例 | 2010 款路虎攬勝車空調(diào)偶爾風(fēng)異常

    2010款路虎攬勝車空調(diào)偶爾風(fēng)異常蔡永福故障現(xiàn)象故障診斷故障排除一輛2010款路虎攬勝車,搭載5.0L發(fā)動機(jī),累計行駛里程約為16萬km。車主反映,接通空調(diào)開關(guān)后,有時風(fēng)忽大忽小,有時不出風(fēng)
    的頭像 發(fā)表于 02-19 11:49 ?692次閱讀
    虹科免拆案例 | 2010 款路虎攬勝車空調(diào)偶爾<b class='flag-5'>出</b>風(fēng)異常

    VirtualLab Fusion應(yīng)用:具有二維瞳擴(kuò)展和人眼模型復(fù)雜光波導(dǎo)系統(tǒng)

    VirtualLab Fusion的功能,本文介紹了一個具有2D瞳擴(kuò)展器和耦器中的傾斜光柵的示例性光波導(dǎo)系統(tǒng)。此外,通過人眼模型評估了點(diǎn)擴(kuò)散函數(shù)(PSF)和調(diào)制傳遞函數(shù)(MTF)。最后,對眼動范圍的橫向均勻性進(jìn)行了
    發(fā)表于 02-08 09:00

    兆歐表測量電纜絕緣電阻多少合格

    的常用工具。本文將深入探討兆歐表測量電纜絕緣電阻的合格標(biāo)準(zhǔn)、測量方法及注意事項(xiàng),為技術(shù)人員提供一套全面、準(zhǔn)確的技術(shù)指導(dǎo)。
    的頭像 發(fā)表于 01-30 15:42 ?7846次閱讀