chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

事務級建模使IP加速

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:Steve Brown ? 2022-06-09 16:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

由于對更多功能、設備移動性和改進可用性的需求不斷增加,片上系統(tǒng) (SoC) 開發(fā)成本繼續(xù)快速增長。這些新功能需要在多核硬件和其他專用加速器上執(zhí)行更復雜的軟件,以滿足功率和性能要求。設計團隊的生產力沒有跟上復雜性的增長,導致開發(fā)時間延長。由于這個和其他因素,復雜 SoC 的開發(fā)成本接近 1 億美元,要求公司銷售數(shù)千萬個單元才能從該投資中獲得利潤。

開發(fā)和集成低層硬件依賴軟件的任務通常處于系統(tǒng)項目的關鍵路徑上,并且具有降低項目成本的最大潛力。問題在于,軟件開發(fā)通常要等到詳細且經過驗證的硬件模型可用后才能開始,即使這些模型也可能無法完全滿足系統(tǒng)要求。軟件/硬件集成發(fā)生在項目結束時,此時更改成本高昂且實施時間長。修復通常僅限于軟件,導致硬件欠佳或忽略關鍵功能。

硬件和軟件及其交互的功能驗證是系統(tǒng)項目關鍵路徑上的另一項任務。SoC 和軟件中不斷增加的功能范圍正在提高設計復雜性,并以指數(shù)方式推高功能驗證成本。此外,大多數(shù)當前的設計流程將設計捕獲為寄存器傳輸級別 (RTL) 描述,這是一種較為詳細的格式,使得更改難以實施且驗證速度較慢。許多錯誤是在計劃結束時發(fā)現(xiàn)的,需要昂貴的迭代來修復和重新驗證系統(tǒng)。

業(yè)界越來越支持使用事務級建模 (TLM) 作為并行硬件和軟件開發(fā)以及加快從設計到芯片的路徑的一種方式。盡管業(yè)界對 TLM 產生了廣泛的興趣,但使用 TLM 開發(fā)真正可互操作的 IP 的標準方法的創(chuàng)建卻因不同的方法而停滯不前??朔町惒?SoC IP 互操作性定義統(tǒng)一的方法可以解決硬件和軟件之間更緊密相互依賴的新現(xiàn)實,從而使半導體公司能夠顯著降低風險和成本。

IP 創(chuàng)建的自動化方法

硬件虛擬原型和高級綜合為系統(tǒng)設計提供了顯著的優(yōu)勢,但由于它們使用不同的硬件模型,它們在很大程度上仍然是脫節(jié)的。為虛擬原型設計、IP 綜合和功能驗證創(chuàng)建單個 TLM 模型可以消除模型不同時可能出現(xiàn)的重復工作和軟件質量問題。

虛擬原型將專用處理器模型與設計 IP 的 TLM 模型相結合,為開發(fā)依賴于硬件的軟件驅動程序提供了一個平臺(如圖 1 所示)。TLM IP 模型提供了硬件的準確表示,并作為 RTL 高級綜合的單一來源。

圖 1:虛擬原型通過將專用處理器模型與設計 IP 的 TLM 模型相結合,為開發(fā)依賴于硬件的軟件驅動程序提供了一個平臺。

poYBAGKhrCyAbVW4AAPOumDqCb0165.png

高級綜合作為一種使能技術已經成熟,現(xiàn)在可以支持大多數(shù)常見的硬件結構,使得使用 TLM 作為“黃金來源”開發(fā)整個 SoC 成為可能。更少的源代碼行與更少的錯誤相關。更高抽象級別的仿真速度更快,因此功能驗證計劃更短,這意味著在項目中更早地發(fā)現(xiàn)了錯誤。

此外,可以為 TLM 和 RTL 構建一個單一的、可重復使用的功能驗證環(huán)境。這降低了重用 IP 的成本,因為高級綜合工具可以將 TLM 描述映射到新架構。此外,自動集成工程變更單的高級綜合工具可以快速實施后期錯誤修復或較小的需求變更。

在將系統(tǒng)約束與高級邏輯設計源代碼完全分離后,可以通過更改綜合約束將 IP 重新用于新架構。抽象和自動化增加了創(chuàng)建邏輯的工程師的生產力。然而,高級綜合的全部優(yōu)勢無法通過僅生成 RTL 并使用當前 RTL-to-GDSII 流程的流程來實現(xiàn)。TLM 實施流程必須優(yōu)化整個過程,從讀取 TLM 到生成結果布局。

功能驗證需要一種自動化方法來探索設計的極端情況行為并提高驗證工程師的工作效率,因為他們指定了范圍廣泛的系統(tǒng)操作條件。開放式驗證方法 (OVM) 是適用于 TLM 和 RTL 設計的行業(yè)標準驗證方法。利用 OVM,設計團隊可以定義一種驗證方法,最大限度地減少將驗證環(huán)境從 TLM 遷移到 RTL 所需的工作量,并在整個過程中重用代碼。衡量設計功能行為的指標可以將驗證工作集中在那些尚未觀察到的系統(tǒng)行為上,而不是重復以前的覆蓋范圍。

為了實現(xiàn)所有這些優(yōu)勢,需要一種新的 IP 建模方法來統(tǒng)一早期的軟件開發(fā)和硬件設計。該方法必須能夠創(chuàng)建支持早期軟件開發(fā)、功能驗證和高級綜合的 TLM 模型,同時與現(xiàn)有的 RTL 方法基礎設施集成。單個模型減少了工作量以及編碼過程中引入的錯誤。隨著這種方法得到更廣泛的采用,它定義了在整個企業(yè)內重用 IP 并改變第三方 IP 生態(tài)系統(tǒng)的新機會。

新的 TLM IP 類別

基于 TLM 的虛擬原型設計、綜合和功能驗證解決方案的出現(xiàn)將定義一組新的 IP 類別。每個類別都是整體設計流程的一部分,并為公司和第三方 IP 業(yè)務的可重用性提供了機會。統(tǒng)一的方法必須包含以下所有 IP 類型,以實現(xiàn)完整的 TLM 解決方案:

功能設計 IP:計算(不是接口或總線)邏輯,通常用于綜合

虛擬原型 IP:用于開發(fā)軟件的計算(不是接口或總線)邏輯

綜合約束 IP:綜合工具的面積、時序、功耗和其他指南

SoC 估計 IP:芯片級估計的面積、時序和功率表征

功能性交易商 IP:用于虛擬原型和綜合的引腳級模型的總線或接口

同步交易者 IP:兩個 IP 塊之間通信的可綜合模型

驗證 IP:模擬外部驅動程序、檢查正確性和測量完整性的代碼

驗證計劃:驗證階段和衡量成功完成的指標

行業(yè)知識產權趨勢

作為第一個關鍵步驟,業(yè)界正在對 TLM 進行標準化,使用 SystemC 來表示系統(tǒng)硬件并實現(xiàn)虛擬原型模型開發(fā)的廣泛采用。其他新興標準使用 TLM 對旨在用于綜合的硬件進行建模,并使用標準來定義可重復使用的測試平臺,以便跨多個抽象級別進行功能驗證。目標是協(xié)調所有這些方法和 IP 類型,并支持創(chuàng)建支持早期硬件和軟件開發(fā)以及更高生產率的系統(tǒng)集成和驗證的單一硬件模型(如圖 2 所示)。

圖 2:單個硬件模型必須結合標準化方法和 IP 類型,以支持跨多個抽象級別的功能驗證。

poYBAGKhrDWADhhFAAN1K6YMhaE931.png

IP 可重用性是統(tǒng)一方法的主要驅動力。多年前,RTL 重用的統(tǒng)一定義擴大了公司圍繞 IP 組建的機會。對于 TLM IP,IP 重用的目標是 RTL IP 重用的超集。IP 需要支持用于早期軟件開發(fā)的事務級虛擬原型,使用高級綜合來探索不同架構的高生產力設計流程,以及 TLM 和集成 TLM IP 的 SoC 的高級功能驗證。

爆炸式增長的系統(tǒng)開發(fā)成本和縮短的時間表正在推動行業(yè)采用 TLM,這是一種新的抽象級別,可以實現(xiàn)更早的軟件開發(fā)和更高效的硬件設計和實施。向這種新抽象的過渡將通過提供新功能和降低維護成本來加強 IP 行業(yè)。TLM 應該被視為一個為 IP 產品增加更高價值的機會。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    460

    文章

    52520

    瀏覽量

    441022
  • soc
    soc
    +關注

    關注

    38

    文章

    4392

    瀏覽量

    222793
  • TLM
    TLM
    +關注

    關注

    1

    文章

    33

    瀏覽量

    24971
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    NVMe IP高速傳輸卻不依賴便利的XDMA設計之三:系統(tǒng)架構

    請求數(shù)據(jù)傳輸, 數(shù)據(jù)傳輸通過 AXI4總線接口對接用戶邏輯, 使用突發(fā)傳輸提高數(shù)據(jù)傳輸性能。 圖1 Nvme邏 輯加速IP系統(tǒng)架構圖 新系統(tǒng)中,Nvme邏輯加速IP通過 PCIe 3.
    發(fā)表于 06-29 17:42

    VirtualLab Fusion應用:Herriott池的建模

    處的反射 ? 通過孔的傳播 ? 探測器 在我們的例子中,光束足夠窄,不會與整個孔相互作用,因此,函數(shù)方法就足夠了。 孔 第一反射鏡上的孔建模為一個理想的透射光柵,定義在一個圓形區(qū)域中,只有0透射
    發(fā)表于 06-11 08:52

    NVMe IP高速傳輸卻不依賴便利的XDMA設計之二

    NVMe IP放棄XDMA原因 選用XDMA做NVMe IP的關鍵傳輸模塊,可以加速IP的設計,但是XDMA對于開發(fā)者來說,還是不方便,原因是它就象一個黑匣子,調試也非一番周折,尤其是
    發(fā)表于 05-25 10:20

    NVMe IP高速傳輸卻不依賴便利的XDMA設計之一

    PCIe4.0升。因此決定直接采用PCIe設計,雖然要費一番周折,但是目前看,還是值得的,uvm驗證也更清晰。 PCIe 加速模塊設計 PCIe 加速模塊負責處理PCIe事務層,并將
    發(fā)表于 05-24 17:09

    nvme IP開發(fā)之PCIe下

    PCIe事務層 PCIe的事務層連接了PCIe設備核心與PCIe鏈路,這里主要基于PCIe事務層進行了深入討論與分析。事務層采用TLP傳輸事務
    發(fā)表于 05-18 00:48

    nvme IP開發(fā)之PCIe上

    事務的交互,并將事務與數(shù)據(jù)鏈路層交互。事務層通過TLP實現(xiàn)了優(yōu)先服務、傳輸順序控制、流量控制等多種功能,為PCIe設備核心提供了豐富的功能服務。 數(shù)據(jù)鏈路層位于
    發(fā)表于 05-17 14:54

    VirtualLab Fusion應用:漸變折射率(GRIN)鏡頭的建模

    摘要 折射率平滑變化的漸變折射率(GRIN)介質可用于例如:使鏡頭表面平坦或減少像差。 VirtualLab Fusion為光通過GRIN介質的傳播提供了一種物理光學建模技術。在相同的速度下
    發(fā)表于 03-18 08:57

    利用NVIDIA DPF引領DPU加速云計算的未來

    越來越多的企業(yè)開始采用加速計算,從而滿足生成式 AI、5G 電信和主權云的需求。NVIDIA 推出了 DOCA 平臺框架(DPF),該框架提供了基礎構建模塊來釋放 NVIDIA BlueField
    的頭像 發(fā)表于 01-24 09:29 ?719次閱讀
    利用NVIDIA DPF引領DPU<b class='flag-5'>加速</b>云計算的未來

    詳解Linux系統(tǒng)下IP和網(wǎng)關配置

    配置IP的目的使虛擬機可以聯(lián)網(wǎng)。
    的頭像 發(fā)表于 01-03 10:01 ?1426次閱讀
    詳解Linux系統(tǒng)下<b class='flag-5'>IP</b>和網(wǎng)關配置

    Spring事務實現(xiàn)原理

    作者:京東零售 范錫軍 1、引言 spring的spring-tx模塊提供了對事務管理支持,使用spring事務可以讓我們從復雜的事務處理中得到解脫,無需要去處理獲得連接、關閉連接、事務
    的頭像 發(fā)表于 11-08 10:10 ?1156次閱讀
    Spring<b class='flag-5'>事務</b>實現(xiàn)原理

    技術前沿:海外動態(tài)IP技術革新,助力企業(yè)全球化戰(zhàn)略加速

    在技術前沿領域,海外動態(tài)IP技術的不斷革新正為企業(yè)全球化戰(zhàn)略加速提供強有力的支持。
    的頭像 發(fā)表于 09-27 08:41 ?572次閱讀

    銳成芯微打造高品質車規(guī)存儲IP產品線

    在2024北京國際車展,銳成芯微作為中國芯展區(qū)唯一國產車規(guī)IP提供商參展受到關注。
    的頭像 發(fā)表于 09-25 11:19 ?908次閱讀

    SiFive發(fā)布MX系列高性能AI加速IP

    在AI技術日新月異的今天,RISC-V IP設計領域的領軍企業(yè)SiFive再次引領行業(yè)潮流,正式推出了其革命性的SiFive Intelligence XM系列高性能AI加速IP。這一創(chuàng)新產品專為
    的頭像 發(fā)表于 09-24 14:46 ?827次閱讀

    EPSON工業(yè)加速度計選型

    愛普生加速度計(Accelerometers)是一種工業(yè)三軸輸出壓電式加速度傳感器,采用具有專利技術的雙音叉式石英傳感器元件和Quarts光刻技術,通過壓電效應來計算出諸如此類的內容物體運動的方向
    的頭像 發(fā)表于 09-19 15:31 ?698次閱讀
    EPSON工業(yè)<b class='flag-5'>級</b><b class='flag-5'>加速</b>度計選型

    動態(tài)住宅IP的奧秘與科技魅力# IP代理

    IP
    jf_62215197
    發(fā)布于 :2024年08月14日 07:22:06