chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

通過(guò)利用現(xiàn)代處理器架構(gòu)的并行性提高SDR的性能

星星科技指導(dǎo)員 ? 來(lái)源:嵌入式計(jì)算設(shè)計(jì) ? 作者:Dave Kelf,Phil Moor ? 2022-06-14 16:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

軟件定義無(wú)線電 (SDR) 將是各種移動(dòng)設(shè)備的絕佳選擇,如果它不是那么耗電的話。SDR 可以安裝在更節(jié)能的芯片組中嗎?這是重新考慮架構(gòu)以適應(yīng)低功耗實(shí)現(xiàn)的案例。

對(duì)于許多已經(jīng)在使用 SDR 實(shí)施的公司來(lái)說(shuō),使用匯編代碼在低級(jí)別對(duì)處理器進(jìn)行編程已被證明對(duì)于實(shí)現(xiàn)所需的性能水平至關(guān)重要。但是,使用匯編編程有兩個(gè)主要影響:

1. 為一個(gè)處理器編寫的代碼在沒有完全重寫的情況下不能輕易地轉(zhuǎn)移到同一處理器的另一個(gè)或未來(lái)幾代。即使使用交叉匯編器也會(huì)導(dǎo)致翻譯性能不佳。這對(duì)大型軟件組件的可移植性有重大影響,導(dǎo)致成本和競(jìng)爭(zhēng)力問題。

2. 這些匯編代碼程序的創(chuàng)建需要大量的專家工程時(shí)間,并且對(duì)正在實(shí)施的處理器和算法都有深入的了解。這反過(guò)來(lái)又使該方法既昂貴又耗時(shí),從而延遲了上市時(shí)間。

只有解決了可移植性和可編程性問題,MVR 才能在商業(yè)上運(yùn)行。新興的優(yōu)化技術(shù),包括 Sigmatix 的新技術(shù),包括在其 MVR 基帶平臺(tái)中(如圖 2 所示),以高性能方式打開了高級(jí)語(yǔ)言的使用。該技術(shù)利用對(duì)通常與綜合技術(shù)相關(guān)的處理器硬件的理解,并將此信息用于并行化算法并將算法緊密映射到處理器架構(gòu)上。使用 C++ 模板系統(tǒng)將算法描述編碼為可以利用處理器提供的功能的形式,從而實(shí)現(xiàn)高性能的可移植性。

圖 2: Sigmatix 的 MVR 基帶平臺(tái)支持實(shí)現(xiàn)更高性能和可移植性的方法。

poYBAGKoQwCAPLDDAARlaK6ZbRM947.png

在這種方法中,協(xié)議或基帶設(shè)計(jì)工程師可以使用 C 代碼來(lái)描述他們的算法元素,而無(wú)需考慮處理器架構(gòu)。處理器工程師推動(dòng)模板的構(gòu)建,這些模板在處理器上提供原始數(shù)據(jù),并酌情利用部分或全部隨附的編譯器技術(shù)。優(yōu)化器結(jié)合了這兩個(gè)代碼庫(kù),修改輸入代碼以充分利用目標(biāo)處理器架構(gòu)來(lái)生成原始匯編代碼或包含內(nèi)在函數(shù)的已處理 C 代碼,以指導(dǎo)進(jìn)一步的編譯步驟。然后針對(duì)處理器的周期近似模型運(yùn)行二進(jìn)制代碼,并執(zhí)行分析以檢查可能導(dǎo)致代碼庫(kù)改進(jìn)的常見性能問題。

下一代 MVR

SDR 已被證明對(duì)軍事和商業(yè)無(wú)線基帶實(shí)施很有價(jià)值,因?yàn)樗氖褂锰峁┝烁叩囊子眯?、多模?yīng)用和控制多功能性。然而,與定制硬件相比,它的低性能水平阻礙了其在商用蜂窩手機(jī)等功率敏感應(yīng)用中的普及。此外,高性能匯編代碼實(shí)現(xiàn)缺乏可編程性和可移植性,這有損于它在更通用的基礎(chǔ)設(shè)施應(yīng)用程序中的使用。

MVR 通過(guò)利用現(xiàn)代處理器架構(gòu)提供的多維并行性來(lái)解決這個(gè)問題,從而在不降低基于軟件的設(shè)備的積極優(yōu)勢(shì)的情況下推動(dòng)性能提升一個(gè)數(shù)量級(jí)。通過(guò)利用一種以便攜和可編程方式保持性能的方法,MVR 代表了下一代基帶設(shè)計(jì)的未來(lái)。

作者:Dave Kelf,Phil Moorby

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20069

    瀏覽量

    242717
  • SDR
    SDR
    +關(guān)注

    關(guān)注

    7

    文章

    240

    瀏覽量

    51588
  • 編譯器
    +關(guān)注

    關(guān)注

    1

    文章

    1665

    瀏覽量

    50849
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    云拼接處理器性能如何?

    性能方面表現(xiàn)卓越,以下從多個(gè)維度進(jìn)行深入解析。 一、硬件設(shè)計(jì):穩(wěn)定與高效的基石 融大視覺的云拼接處理器采用嵌入式純硬件設(shè)計(jì),這一設(shè)計(jì)理念使其區(qū)別于依賴操作系統(tǒng)的軟件方案。由于沒有傳統(tǒng)操作系統(tǒng)的復(fù)雜架構(gòu),系統(tǒng)完
    的頭像 發(fā)表于 09-05 00:11 ?436次閱讀

    多節(jié)點(diǎn)并行處理架構(gòu)

    多節(jié)點(diǎn)并行處理架構(gòu)(如MPP架構(gòu)通過(guò)分布式計(jì)算和存儲(chǔ)實(shí)現(xiàn)高性能數(shù)據(jù)
    的頭像 發(fā)表于 06-12 08:18 ?373次閱讀
    多節(jié)點(diǎn)<b class='flag-5'>并行</b><b class='flag-5'>處理</b><b class='flag-5'>架構(gòu)</b>

    龍芯處理器支持WINDOWS嗎?

    Linux系統(tǒng):龍芯處理器主要適配國(guó)產(chǎn)Linux發(fā)行版(如統(tǒng)信UOS、麒麟OS),可滿足多數(shù)辦公和開發(fā)需求。 虛擬化/模擬: QEMU等工具可通過(guò)軟件模擬x86環(huán)境,但性能損耗極大
    發(fā)表于 06-05 14:24

    RISC-V向量處理器現(xiàn)代計(jì)算的革命引擎

    在數(shù)字化高速發(fā)展的當(dāng)下,人工智能、大數(shù)據(jù)處理、物聯(lián)網(wǎng)等前沿技術(shù)日新月異,現(xiàn)代計(jì)算需求面臨著嚴(yán)峻挑戰(zhàn)。海量數(shù)據(jù)的爆發(fā)式增長(zhǎng),讓傳統(tǒng)計(jì)算架構(gòu)處理大規(guī)模數(shù)據(jù)時(shí)顯得力不從心,效率低下、能耗過(guò)
    的頭像 發(fā)表于 06-04 10:03 ?1002次閱讀
    RISC-V向量<b class='flag-5'>處理器</b>:<b class='flag-5'>現(xiàn)代</b>計(jì)算的革命<b class='flag-5'>性</b>引擎

    在AWS Graviton4處理器上運(yùn)行大語(yǔ)言模型的性能評(píng)估

    亞馬遜云科技 (AWS) 新一代基于 Arm 架構(gòu)的定制 CPU —— AWS Graviton4 處理器已于 2024 年 7 月正式上線。這款先進(jìn)的處理器基于 64 位 Arm 指令集架構(gòu)
    的頭像 發(fā)表于 02-24 10:28 ?1051次閱讀
    在AWS Graviton4<b class='flag-5'>處理器</b>上運(yùn)行大語(yǔ)言模型的<b class='flag-5'>性能</b>評(píng)估

    迅為3A6000開發(fā)板/龍芯3A6000與龍芯3A5000等龍架構(gòu)處理器軟件兼容

    龍芯 3A6000 處理器完全自主設(shè)計(jì)、性能優(yōu)異,代表了我國(guó)自主桌面 CPU 設(shè)計(jì)領(lǐng)域的最新里程碑成果。龍芯 3A6000 處理器的推出,說(shuō)明國(guó)產(chǎn) CPU 在自主可控程度和產(chǎn)品性能上已
    發(fā)表于 02-12 15:06

    低功耗處理器的優(yōu)勢(shì)分析

    就考慮到能耗問題,通過(guò)優(yōu)化架構(gòu)、工藝和軟件來(lái)降低功耗的處理器。它們通常采用先進(jìn)的制造工藝,如FinFET或GAAFET技術(shù),以及高效的電源管理技術(shù),以實(shí)現(xiàn)在保持性能的同時(shí)減少能耗。 低
    的頭像 發(fā)表于 02-07 09:14 ?1515次閱讀

    EE-259:AD7865并行ADC與ADSP-21161 SHARC處理器接口

    電子發(fā)燒友網(wǎng)站提供《EE-259:AD7865并行ADC與ADSP-21161 SHARC處理器接口.pdf》資料免費(fèi)下載
    發(fā)表于 01-08 14:45 ?0次下載
    EE-259:AD7865<b class='flag-5'>并行</b>ADC與ADSP-21161 SHARC<b class='flag-5'>處理器</b>接口

    EE-260:AD7865并行ADC與ADSP-2136x SHARC處理器接口

    電子發(fā)燒友網(wǎng)站提供《EE-260:AD7865并行ADC與ADSP-2136x SHARC處理器接口.pdf》資料免費(fèi)下載
    發(fā)表于 01-06 14:24 ?0次下載
    EE-260:AD7865<b class='flag-5'>并行</b>ADC與ADSP-2136x SHARC<b class='flag-5'>處理器</b>接口

    走進(jìn)北大 | 算能RISC-V通用處理器設(shè)計(jì)成功開課

    芯片設(shè)計(jì)》是涉及到多個(gè)異構(gòu)硬件子系統(tǒng)的體系架構(gòu)設(shè)計(jì)和集成的系統(tǒng)工程,該課程圍繞現(xiàn)代SoC芯片的體系架構(gòu)和微架構(gòu)實(shí)現(xiàn)技術(shù),特別是高
    的頭像 發(fā)表于 12-06 01:06 ?1334次閱讀
    走進(jìn)北大 | 算能RISC-V通用<b class='flag-5'>處理器</b>設(shè)計(jì)成功開課

    Cortex-A55 處理器到底什么來(lái)頭?創(chuàng)龍教儀一文帶您了解

    處理器采用了Cortex-A55架構(gòu)。該處理器不僅集成了Cortex-A55高性能核心,還集成了Cortex-R5安全島(實(shí)時(shí)硬核),支持多種接口和功能,如PCIe3.0、USB3.0
    發(fā)表于 12-03 17:00

    《算力芯片 高性能 CPUGPUNPU 微架構(gòu)分析》第3篇閱讀心得:GPU革命:從圖形引擎到AI加速的蛻變

    線程調(diào)度,與Hopper架構(gòu)的細(xì)粒度同步機(jī)制,使得異構(gòu)計(jì)算場(chǎng)景下的任務(wù)協(xié)同更加靈活。在我的分布式訓(xùn)練實(shí)踐中,這些特性顯著提升了模型收斂速度。 張量處理器的設(shè)計(jì)是本書點(diǎn)睛之筆。從數(shù)學(xué)抽象來(lái)看,張量統(tǒng)一了
    發(fā)表于 11-24 17:12

    如何提高云計(jì)算的性能和效率

    利用率。 使用最小化等待時(shí)間算法、最小化響應(yīng)時(shí)間算法或最小化資源消耗算法來(lái)分配資源。 負(fù)載均衡 : 通過(guò)分布計(jì)算任務(wù)到多個(gè)服務(wù),提高系統(tǒng)的計(jì)算能力。 使用負(fù)載均衡器將用戶請(qǐng)求分發(fā)到
    的頭像 發(fā)表于 10-24 09:23 ?1303次閱讀

    【「算力芯片 | 高性能 CPU/GPU/NPU 微架構(gòu)分析」閱讀體驗(yàn)】--了解算力芯片CPU

    的微指令或內(nèi)部指令。其分為簡(jiǎn)單譯碼和復(fù)雜譯碼。 超線程技術(shù)(Hyper-Threading,HT)是由Intel開發(fā)的一種可以提高CPU性能的技術(shù)這種技術(shù)的主要思想是
    發(fā)表于 10-20 12:03

    《算力芯片 高性能 CPU/GPU/NPU 微架構(gòu)分析》第1-4章閱讀心得——算力之巔:從基準(zhǔn)測(cè)試到CPU微架構(gòu)的深度探索

    。這一方法突顯了現(xiàn)代超算的核心優(yōu)勢(shì)——并行計(jì)算能力。舉一個(gè)具體實(shí)例來(lái)說(shuō),天河二號(hào)采用了異構(gòu)架構(gòu),集成了英特爾至強(qiáng)處理器和中國(guó)自主研發(fā)的申威眾核加速
    發(fā)表于 10-19 01:21