chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用分層DFT技術(shù)克服測試大型SoC設(shè)計的問題

星星科技指導(dǎo)員 ? 來源:嵌入式計算設(shè)計 ? 作者:Sunil Bhatt,Chintan ? 2022-06-20 14:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

先進的測試設(shè)計 (DFT)技術(shù)提供了高效的測試解決方案,通過提高順序觸發(fā)器的可控性和可觀察性來處理更高的測試成本、更高的功耗、更高的測試面積和更小尺寸的引腳數(shù)。反過來,這提高了 SoC 的良率??煽啃院涂蓽y試性是當(dāng)今 ASIC 世界的重要因素。

SoC 只不過是在單個硅襯底上集成多個處理器內(nèi)核、微控制器、接口DSP數(shù)字信號處理器)和存儲器的集成電路。在這個時代,它是任何數(shù)字系統(tǒng)中最重要的部分之一,因為它有助于節(jié)省電力、成本和空間。

內(nèi)核只不過是 SoC 設(shè)計公司的知識產(chǎn)權(quán)或 IP 內(nèi)核。SoC 設(shè)計公司為內(nèi)核提供測試,而 SoC 設(shè)計人員提供對嵌入在芯片上的內(nèi)核的測試訪問。它是通過插入帶有測試邏輯的包裝器結(jié)構(gòu)來插入包裝器鏈的層次結(jié)構(gòu)。我們可以最大限度地減少核心測試問題,并可以減少 SoC 的頂層管腳數(shù)。

本文簡要介紹了分層 DFT 技術(shù)的重要性,該技術(shù)利用包裝鏈來克服測試大型 SoC 設(shè)計的問題。它顯著減少了 ATPG 測試時間、內(nèi)存占用和引腳數(shù)。最終,它縮短了上市時間。

測試核心包裝器

對于 DFT,可以在 SoC 級集成之前單獨測試每個內(nèi)核。在進行集成時,當(dāng)它們配置為內(nèi)部測試模式時,可以單獨或分組測試內(nèi)核的內(nèi)部邏輯。但是,當(dāng)配置為外部測試模式時,可以測試內(nèi)核的周邊邏輯。通過這樣做,我們主要關(guān)心的是在不同的配置中劃分 SoC 測試,以大大減少模式生成工作,進而減少測試時間。

包裝細胞結(jié)構(gòu)

pYYBAGKwGKSAC6R8AAB9lVaEjAQ047.png

測試包裝模式

向內(nèi)或 INTEST 模式

在 INTEST 模式下,通過驅(qū)動輸入包裝單元的輸入,我們測試分區(qū)并通過輸出包裝單元捕獲輸出。這是通過禁用內(nèi)核外部的掃描鏈來完成的。它有助于使用 ATPG 對分區(qū)核心進行隔離測試。在捕獲期間,輸入包裝器單元使用單獨的輸入包裝器掃描啟用信號進行移位,這避免了從分區(qū)外部捕獲 x。而輸出包裝單元捕獲分區(qū)的內(nèi)部狀態(tài)。

pYYBAGKwGKuALu0iAABZloOQ3_I905.png

(圖[2]:向內(nèi)(測試)模式)

外向或 EXTEST 模式

在 EXTEST 模式下,封裝器被啟用并配置為驅(qū)動和捕獲設(shè)計之外的數(shù)據(jù)。它本質(zhì)上通過在這種模式下繞過它來禁用內(nèi)部鏈。因此,它也減少了 ATPG 測試時間。要測試分區(qū)和展開邏輯之間的頂層邏輯,我們可以使用這種模式。在捕獲階段,值被分區(qū)外的輸入包裝單元捕獲,并且輸出包裝單元在捕獲期間移動,以避免從分區(qū)的未驅(qū)動的內(nèi)部掃描鏈中捕獲 x。

poYBAGKwGLKAMRfIAABWH09_bJQ786.png

(圖[3]:外向(外部)模式)

分層 DFT 方法

pYYBAGKwGLmAYZkcAACrvOwQxr0817.png

(圖[4]:分層DFT實現(xiàn)(從核心到芯片級))

大型設(shè)計問題,如工具內(nèi)存、大 ATPG 運行時間和引腳限制,可以通過分層 DFT 技術(shù)解決。在這種方法中,芯片可以被分成多個更小的塊或內(nèi)核,可以有效地訪問和處理。由于在核心級別生成模式,它會減少引腳數(shù)、內(nèi)存和測試運行時間。也可以并行運行內(nèi)核。

每當(dāng)內(nèi)核配置為內(nèi)部模式時,輸入包裝器就會啟動到內(nèi)核中,并且輸出包裝器會觀察內(nèi)核輸出。在這種情況下,將測試包裝器邊界內(nèi)的核心邏輯。所有鏈都連接到壓縮器,它生成可以重新定位到頂層的核心級別模式。它還有助于合并多個核心的模式。對于外部模式,所有包裝鏈都連接到核心邊界,并為頂層生成模式。當(dāng)涉及到全芯片級時,所有包裝器鏈和頂級鏈都連接到頂級壓縮器。

分層 DFT 流

pYYBAGKwGMCARNwlAAEKQfBzC6s640.png

(圖[5]:測試訪問機制)

圖 5 顯示了頂層管腳在各個內(nèi)核層壓縮器邏輯和頂層壓縮器邏輯之間共享。它導(dǎo)致執(zhí)行分層 DFT 的頂層芯片管腳減少??梢詥为殰y試單個內(nèi)核,也可以并行測試以減少測試時間。掃描插入到塊級別。當(dāng)塊在頂層組裝時,鏈可以通過以下兩種方式之一連接:連接或直接連接到 I/O。在級聯(lián)掃描鏈方法中,來自一個塊的掃描鏈與來自另一個塊的鏈級聯(lián)。

分層 DFT 的優(yōu)點/缺點:

使用分層 DFT 的一些優(yōu)點是:

通過使用自動化工具,我們可以在 SoC 級別組裝核心級別的鏈。

如果核心層級鏈?zhǔn)瞧胶獾模敲垂ぞ呔秃苋菀灼胶?SOC 層級鏈。

通過保持有限數(shù)量的用于掃描鏈的引腳是可以管理的。

它提供了更多的核心級渠道。

ATPG 運行時間更短,需要更少的內(nèi)存,從而顯著減少了測試時間。

一些缺點是:

當(dāng)設(shè)計包含多個時鐘邊沿并在掃描鏈穿過內(nèi)核時在上升沿和下降沿之間來回遍歷時導(dǎo)致移位問題時觸發(fā)觸發(fā)器。

為了避免時序問題,我們必須通過使用鎖定鎖存器來處理內(nèi)核級別和 SoC 級別的不同時鐘域。

萬一,在單核級別出現(xiàn)的時序問題可能會損壞所有其他內(nèi)核,因為鏈在多個內(nèi)核中使用。

在本文中,我們探討了包裝器的重要性和包裝器單元的類型。如上所述,包裝器的特征和功能訪問以及包裝器對不同塊的訪問。我們已經(jīng)看到了使用包裝器的分層 DFT 方法以及圍繞核心邏輯的包裝器單元的互連。最后,我們提到了包裝器的生成以及如何使用包裝器核心來最小化面積和性能影響。分層核心包裝器具有廣泛的工業(yè)用途,我們已經(jīng)展示了使用包裝器單元的結(jié)果。eInfochips為大型 SoC 使用分層 DFT 實施成功地為其大多數(shù)客戶 提供DFT 解決方案。

作者:Sunil Bhatt,Chintan Panchal,B. Ashok Kumar

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 微控制器
    +關(guān)注

    關(guān)注

    48

    文章

    7953

    瀏覽量

    155079
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19896

    瀏覽量

    235258
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4392

    瀏覽量

    222779
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    借助DFT技術(shù)實現(xiàn)競爭力最大化

    通過改進和優(yōu)化設(shè)計與制造的各個方面,半導(dǎo)體行業(yè)已經(jīng)能夠?qū)崿F(xiàn) IC 能力的巨大進步。可測試性設(shè)計 (DFT)——涵蓋從在 RTL 中插入測試邏輯,到對現(xiàn)場退回產(chǎn)品進行失效分析等全流程,是半導(dǎo)體企業(yè)獲得
    的頭像 發(fā)表于 05-22 15:16 ?413次閱讀

    從開槽到分層切割:劃片機階梯式進刀技術(shù)對刀具磨損的影響分析

    劃片機分層劃切工藝介紹?一、?定義與核心原理?分層劃切工藝是一種針對硬脆材料(如硅晶圓、陶瓷)的精密切割技術(shù),通過分階段控制切割深度和進給速度,減少材料損傷并提高切割質(zhì)量。其核心原理是通過“階梯式
    的頭像 發(fā)表于 04-21 16:09 ?273次閱讀
    從開槽到<b class='flag-5'>分層</b>切割:劃片機階梯式進刀<b class='flag-5'>技術(shù)</b>對刀具磨損的影響分析

    淺談DFT可測性設(shè)計的工作原理

    在芯片設(shè)計的世界里,有一種被稱為"火眼金睛"的技術(shù),它就是DFT(Design for Testability,可測性設(shè)計)。今天,就讓我們一起揭開這項技術(shù)的神秘面紗,看看它是如何成為芯片質(zhì)量的守護神的。
    的頭像 發(fā)表于 03-01 09:49 ?956次閱讀
    淺談<b class='flag-5'>DFT</b>可測性設(shè)計的工作原理

    DFT的常見誤區(qū)與解決方案

    DFT(離散傅里葉變換)在信號處理領(lǐng)域具有廣泛的應(yīng)用,但在使用過程中也常會遇到一些誤區(qū)。以下是對DFT常見誤區(qū)的總結(jié)以及相應(yīng)的解決方案: 常見誤區(qū) 混疊現(xiàn)象 : 誤區(qū)描述:在采樣過程中,如果采樣頻率
    的頭像 發(fā)表于 12-20 09:32 ?1391次閱讀

    DFT在生物信號分析中的應(yīng)用

    DFT(離散傅里葉變換)在生物信號分析中有著廣泛的應(yīng)用。生物信號,如心電圖(ECG)、腦電圖(EEG)、肌電圖(EMG)等,是生物體內(nèi)產(chǎn)生的電信號,它們攜帶著生命活動和生理狀態(tài)的重要信息。DFT作為
    的頭像 發(fā)表于 12-20 09:28 ?969次閱讀

    DFT的優(yōu)缺點比較 DFT在機器學(xué)習(xí)中的應(yīng)用

    DFT(離散傅里葉變換)的優(yōu)缺點比較 優(yōu)點 頻域分析 :DFT能夠?qū)⑿盘枏臅r域轉(zhuǎn)換到頻域,這對于分析信號的頻率成分非常有用。 線性和時不變性 :DFT是線性和時不變的,這意味著它滿足疊加原理,對于
    的頭像 發(fā)表于 12-20 09:22 ?2428次閱讀

    DFT與離散時間傅里葉變換的關(guān)系 DFT在無線通信中的應(yīng)用

    DFT與離散時間傅里葉變換(DTFT)的關(guān)系 DFT(離散傅里葉變換)與DTFT(離散時間傅里葉變換)都是信號處理中的重要工具,用于將信號從時域轉(zhuǎn)換到頻域。它們之間存在一定的聯(lián)系和區(qū)別: 定義與對象
    的頭像 發(fā)表于 12-20 09:21 ?1650次閱讀

    DFT在圖像處理中的作用 DFT在音頻信號處理中的應(yīng)用

    DFT在圖像處理中的作用 離散傅里葉變換(Discrete Fourier Transform,簡稱DFT)是一種將信號從時域轉(zhuǎn)換到頻域的數(shù)學(xué)工具,它在圖像處理領(lǐng)域有著廣泛的應(yīng)用。以下是DFT在圖像
    的頭像 發(fā)表于 12-20 09:18 ?1259次閱讀

    如何使用DFT進行頻譜分析

    使用離散傅里葉變換(DFT)進行頻譜分析是一個將信號從時域轉(zhuǎn)換到頻域,并分析信號在頻域上的特性的過程。以下是使用DFT進行頻譜分析的基本步驟: 一、理解DFT的基本概念 定義 :離散傅里葉變換
    的頭像 發(fā)表于 12-20 09:16 ?1877次閱讀

    DFT在信號處理中的應(yīng)用 DFT與FFT的區(qū)別

    DFT在信號處理中的應(yīng)用 離散傅里葉變換(Discrete Fourier Transform,DFT)是信號處理中一個非常重要的工具。它允許我們將信號從時域轉(zhuǎn)換到頻域,從而分析信號的頻率成分。以下
    的頭像 發(fā)表于 12-20 09:13 ?3176次閱讀

    全球大型電子產(chǎn)品制造商利用 Omniverse 和 AI 制定計劃

    ikan 全球大型電子產(chǎn)品制造商利用基于 NVIDIA Omniverse 構(gòu)建的數(shù)字孿生和工業(yè) AI 使工廠快速虛擬化。 為了滿足目前已全面投產(chǎn)的 Blackwell 的需求,全球大型電子產(chǎn)品
    的頭像 發(fā)表于 11-23 14:57 ?1144次閱讀

    最新SOC芯片技術(shù)發(fā)展

    隨著科技的飛速發(fā)展,系統(tǒng)級芯片(System on Chip, SOC技術(shù)也在不斷進步。SOC芯片將多個電子電路集成在一個單一的集成電路(IC)上,這使得電子設(shè)備更加小型化、高效和節(jié)能。 1.
    的頭像 發(fā)表于 10-31 14:41 ?1531次閱讀

    利用MSP430的LCD外設(shè)驅(qū)動大型LCD

    電子發(fā)燒友網(wǎng)站提供《利用MSP430的LCD外設(shè)驅(qū)動大型LCD.pdf》資料免費下載
    發(fā)表于 10-22 09:22 ?0次下載
    <b class='flag-5'>利用</b>MSP430的LCD外設(shè)驅(qū)動<b class='flag-5'>大型</b>LCD

    如何利用大型語言模型驅(qū)動的搜索為公司創(chuàng)造價值

    大型語言模型LLMs具有自動化內(nèi)容創(chuàng)建、提高內(nèi)容質(zhì)量及多樣化的潛力,可重塑企業(yè)與信息的交互方式。通過利用LLMs,企業(yè)能提升工作效率,降低運營成本,并獲得深入洞察。來自EgeGürdeniz
    的頭像 發(fā)表于 10-13 08:07 ?409次閱讀
    如何<b class='flag-5'>利用</b><b class='flag-5'>大型</b>語言模型驅(qū)動的搜索為公司創(chuàng)造價值

    soc芯片測試有哪些參數(shù)和模塊

    SOC(System on Chip,芯片上的系統(tǒng))芯片的測試是一個復(fù)雜且全面的過程,涉及多個參數(shù)和模塊。以下是對SOC芯片測試的主要參數(shù)和模塊的歸納: 一、
    的頭像 發(fā)表于 09-23 10:13 ?2827次閱讀