chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

LVDS電平以及LVDS25電平能否約束到這個(gè)BANK上呢?

FPGA設(shè)計(jì)論壇 ? 來(lái)源:FPGA設(shè)計(jì)論壇 ? 作者:FPGA設(shè)計(jì)論壇 ? 2022-06-24 11:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA的HR BANK上供電3.3V,先就其差分端口而言,LVDS電平以及LVDS25電平能否約束到這個(gè)BANK上呢?

解決這個(gè)問(wèn)題前,先了解下

1、什么是HR Bank以及HP bank:

Xilinx的7系列FPGA有兩種IO Bank:HP(High Performace)和HR(High Range)。HP(high-performance)I/O banks的設(shè)計(jì)目的是為了獲取更高的Memory及chip-to-chip間的傳輸速率;而HR(high-range)I/O banks的設(shè)計(jì)目的是為了更寬的I/O電平標(biāo)準(zhǔn)。兩種BANK的IO口電壓不同,其中HR I/O Banks的VCCO電壓最大為3.3V,HP I/O banks的VCCO電壓最大為1.8V。特別是初次使用7系列時(shí),在硬件設(shè)計(jì)中特別要注意它們I/O口的最大工作電壓,一不注意就會(huì)把電壓搞錯(cuò),導(dǎo)致FPGA不能正常工作。

2、HR和HP banks的LVDS電平

當(dāng)兩個(gè)banks的I/O口作為L(zhǎng)VDS電平時(shí),HR banks的I/O電壓VCCO只能為2.5V,HP banks的I/O口電壓為1.8V。兩個(gè)banks支持LVDS的標(biāo)準(zhǔn)不同,HR I/O banks的I/O只能分配LVDS_25標(biāo)準(zhǔn),HP分配為L(zhǎng)VDS標(biāo)準(zhǔn)。

LVDS_25的直流特性如下表所示。

cafab10a-f2ca-11ec-ba43-dac502259ad0.png

LVDS的直流特性如下表所示。

cb14077c-f2ca-11ec-ba43-dac502259ad0.png

xilinx 7系列芯片不再支持LVDS33電平,在VCCO電壓為3.3V的情況下無(wú)法使用LVDS25接口。

有些設(shè)計(jì)者想通過(guò)在軟件中配置為L(zhǎng)VDS25,實(shí)際供電3.3V來(lái)實(shí)現(xiàn)LVDS33也是無(wú)效的,原因是xilinx 7系列芯片在IO配置方面增加了過(guò)壓保護(hù),因而無(wú)法通過(guò)欺騙綜合軟件的方式強(qiáng)行配置IO,具體參見(jiàn)

7-Series SelectIO Resources Guide, page 100, Note 2 states:

"if the voltage exceeds 2.85V, the outputs will be in a high-Z state. The device should always be operated within the recommended operating range as specified in the 7 series FPGA data sheets."

雖然在VCCO為3.3V情況下無(wú)法輸出LVDS25,但可以作為輸入進(jìn)行使用,具體參見(jiàn)AR#43989 https://www.xilinx.com/support/answers/43989.html

即使VCCO電平不是1.8V,在HP I / O bank中也可以使用LVDS輸入。LVDS輸出(因此雙向LVDS)只能用于1.8V供電的組。

同樣,即使VCCO電平不是2.5V,也可以在HR I / O bank中使用LVDS_25輸入。LVDS_25輸出(因此雙向LVDS_25)只能用于2.5V供電的bank。

查了上述說(shuō)法之后,我們自己試驗(yàn)下:

實(shí)驗(yàn)驗(yàn)證:

Bank14為HR Bank,差分輸入以及差分輸出使用LVDS電平:

cb2bacce-f2ca-11ec-ba43-dac502259ad0.png

提示說(shuō)明,LVDS電平不支持HRbank。

差分輸入以及差分輸出使用LVDS25電平:

cb3fb53e-f2ca-11ec-ba43-dac502259ad0.png

cb6002a8-f2ca-11ec-ba43-dac502259ad0.png

提示VCCOs矛盾,輸出差分時(shí)鐘sys_clk_out_p,要求VCCO=2.5V,但對(duì)輸入并沒(méi)有這種要求。

驗(yàn)證了:

即使VCCO電平不是1.8V,在HP I / O bank中也可以使用LVDS輸入。LVDS輸出(因此雙向LVDS)只能用于1.8V供電的組。

同樣,即使VCCO電平不是2.5V,也可以在HR I / O bank中使用LVDS_25輸入。LVDS_25輸出(因此雙向LVDS_25)只能用于2.5V供電的bank。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22504

    瀏覽量

    639293
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2208

    瀏覽量

    131908
  • 電平
    +關(guān)注

    關(guān)注

    5

    文章

    373

    瀏覽量

    41783

原文標(biāo)題:FPGA學(xué)習(xí)-FPGA的LVDS電平以及LVDS25電平能在HR Bank上使用嗎?

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    深度解析SNx5LVDS3xxxx高速差分線路接收器

    32、SN65LVDS3486和SN65LVDS9637是實(shí)現(xiàn)低壓差分信號(hào)(LVDS)電氣特性的差分線路接收器。LVDS技術(shù)將5V差分標(biāo)準(zhǔn)電平
    的頭像 發(fā)表于 04-16 16:40 ?87次閱讀

    SN75LVDS31和SN75LVDS9638高速差分線驅(qū)動(dòng)器:設(shè)計(jì)與應(yīng)用解析

    31和SN75LVDS9638是實(shí)現(xiàn)低壓差分信號(hào)(LVDS)電氣特性的差分線驅(qū)動(dòng)器。LVDS技術(shù)將5V差分標(biāo)準(zhǔn)電平(如TIA/EIA - 422B)的輸出電壓降低,從而降低功耗
    的頭像 發(fā)表于 03-18 16:10 ?207次閱讀

    SN65LVDS822:高性能LVDS接收器的設(shè)計(jì)與應(yīng)用解析

    (TI)推出的SN65LVDS822 Flatlink? LVDS接收器,看看它有哪些獨(dú)特的特性和優(yōu)勢(shì),以及如何在實(shí)際設(shè)計(jì)中應(yīng)用。 文件下載: SN65LVDS822RGZR.pdf
    的頭像 發(fā)表于 02-25 17:00 ?542次閱讀

    深入解析SN65LVDS93 LVDS串行器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn)

    )的SN65LVDS93 LVDS串行器,看看它有哪些特性、適用于哪些應(yīng)用場(chǎng)景,以及在設(shè)計(jì)時(shí)需要注意的要點(diǎn)。 文件下載: sn65lvds93.pdf 一、SN65
    的頭像 發(fā)表于 01-04 11:15 ?522次閱讀

    高速差分線路接收器SN75LVDS32和SN75LVDS9637的全面剖析

    ——SN75LVDS32和SN75LVDS9637,了解它們的特性、應(yīng)用場(chǎng)景以及設(shè)計(jì)要點(diǎn)。 文件下載: sn75lvds32.pdf 1. 產(chǎn)品概述 SN75
    的頭像 發(fā)表于 01-04 09:50 ?740次閱讀

    高速差分線路驅(qū)動(dòng)器SN75LVDS31與SN75LVDS9638的深度剖析

    )電氣特性的差分線路驅(qū)動(dòng)器。LVDS技術(shù)將傳統(tǒng)5V差分標(biāo)準(zhǔn)電平的輸出電壓降低,從而減少了功耗,提高了開(kāi)關(guān)速度,并且能夠在3.3V電源軌下工作。當(dāng)
    的頭像 發(fā)表于 01-04 09:45 ?754次閱讀

    高速差分線路驅(qū)動(dòng)器SN75LVDS31與SN75LVDS9638的設(shè)計(jì)與應(yīng)用

    分線路驅(qū)動(dòng)器。LVDS技術(shù)將傳統(tǒng)5V差分標(biāo)準(zhǔn)電平(如TIA/EIA - 422B)的輸出電壓降低,從而降低功耗、提高開(kāi)關(guān)速度,并允許在3.3V電源軌下工作。這
    的頭像 發(fā)表于 01-04 09:20 ?620次閱讀

    《SN65LVDS109與SN65LVDS117:LVDS重復(fù)器的卓越之選》

    《SN65LVDS109與SN65LVDS117:LVDS重復(fù)器的卓越之選》 在電子設(shè)計(jì)領(lǐng)域,數(shù)據(jù)傳輸?shù)母咝?、穩(wěn)定性與精確性一直是工程師們追求的目標(biāo)。今天,我們聚焦于德州儀器(TI)推出的兩款
    的頭像 發(fā)表于 12-31 16:15 ?406次閱讀

    高速差分線路驅(qū)動(dòng)器SN75LVDS31與SN75LVDS9638的技術(shù)剖析

    分線路驅(qū)動(dòng)器。LVDS技術(shù)將傳統(tǒng)5V差分標(biāo)準(zhǔn)電平(如TIA/EIA - 422B)的輸出電壓降低,從而降低了功耗,提高了開(kāi)關(guān)速度,并且能夠在3.3V電源軌下工作
    的頭像 發(fā)表于 12-29 16:25 ?708次閱讀

    LVDS接口的顯示屏,顯示偏暗問(wèn)題的解決方法

    問(wèn)題:點(diǎn)亮屏幕后畫(huà)面顯示偏暗 可能原因: 主板輸出的LVDS 模式與屏幕的不一致; PWM亮度并未調(diào)節(jié)最亮; 解決方法 檢查主板的LVDS輸出模式是否和屏幕一致; 一般主板端的LVDS
    發(fā)表于 10-09 15:55

    LVPECL 與 LVDS 及 PECL 與 LVDS 的互連技術(shù)解析

    在高速光通信系統(tǒng)中,LVPECL(低壓正射極耦合邏輯)、PECL(正射極耦合邏輯)與 LVDS(低壓差分信號(hào))是常用的高速接口電平標(biāo)準(zhǔn)。LVPECL/PECL 以高速度、低噪聲特性廣泛應(yīng)用于光模塊
    的頭像 發(fā)表于 08-08 10:48 ?1604次閱讀
    LVPECL 與 <b class='flag-5'>LVDS</b> 及 PECL 與 <b class='flag-5'>LVDS</b> 的互連技術(shù)解析

    LVPECL與LVDS電平互連:直流與交流耦合設(shè)計(jì)指南

    1.?LVPECL?與LVDS?的互連 1.1 ??LVPECL?與LVDS?的直流耦合 LVPECL?LVDS?的直流耦合結(jié)構(gòu)需要一個(gè)電阻網(wǎng)絡(luò),如圖5?中所示,設(shè)計(jì)該網(wǎng)絡(luò)時(shí)有這樣幾
    的頭像 發(fā)表于 08-04 16:42 ?1555次閱讀
    LVPECL與<b class='flag-5'>LVDS</b><b class='flag-5'>電平</b>互連:直流與交流耦合設(shè)計(jì)指南

    【高云GW5AT-LV60 開(kāi)發(fā)套件試用體驗(yàn)】 LVDS屏顯示和camera

    、中斷、PWM、使能信號(hào)。其中I2C、復(fù)位和PWM信號(hào)由核心板 FPGA的4個(gè)1.8V電平信號(hào)通過(guò)底板的雙向電平轉(zhuǎn)換芯片轉(zhuǎn)換為3.3V 電平
    發(fā)表于 07-02 10:26

    MAX9374/MAX9374A差分LVPECL至LVDS變換器技術(shù)手冊(cè)

    MAX9374和MAX9374A是為電訊應(yīng)用而設(shè)計(jì)的2.0GHz差分LVPECLLVDS電平轉(zhuǎn)換器,具有250ps的傳輸延遲。差分輸出信號(hào)符合ANSI TIA/EIA-644 LVDS
    的頭像 發(fā)表于 05-19 10:43 ?1044次閱讀
    MAX9374/MAX9374A差分LVPECL至<b class='flag-5'>LVDS</b>變換器技術(shù)手冊(cè)

    MAX9376 LVDS/任意邏輯至LVPECL/LVDS、雙路電平轉(zhuǎn)換器技術(shù)手冊(cè)

    MAX9376是全差分、高速、LVDS/任何輸入至LVPECL/LVDS雙通道轉(zhuǎn)換器,適用于高達(dá)2GHz的信號(hào)速率。一個(gè)通道是LVDS/任何輸入至LVPECL轉(zhuǎn)換器,另一個(gè)通道是LVDS
    的頭像 發(fā)表于 05-16 14:57 ?1291次閱讀
    MAX9376 <b class='flag-5'>LVDS</b>/任意邏輯至LVPECL/<b class='flag-5'>LVDS</b>、雙路<b class='flag-5'>電平</b>轉(zhuǎn)換器技術(shù)手冊(cè)