MIPI(Mobile Industry Processor Interface)是MIPI Alliance制訂的接口標(biāo)準(zhǔn)。說(shuō)是一個(gè)接口標(biāo)準(zhǔn),但它不僅僅是一個(gè)通信協(xié)議,還包括了應(yīng)用層,協(xié)議層,物理層。CSI是由MIPI聯(lián)盟下Camera工作組指定的接口標(biāo)準(zhǔn),主要由應(yīng)用層、協(xié)議層、物理層組成,而且CSI-2是通道可擴(kuò)展的,最大支持4通道數(shù)據(jù)傳輸、單線傳輸速度高達(dá)1Gb/s。
想要達(dá)到更高的視頻分辨率以及更好的圖像信號(hào)完整性,接口與器件的結(jié)合缺一不可。適用于MIPI協(xié)議的重定時(shí)器、轉(zhuǎn)接驅(qū)動(dòng)器和多路復(fù)用器等器件能夠幫助實(shí)現(xiàn)靈活的信號(hào)路由和更好的信號(hào)完整性,大幅拓展接口傳輸距離。
MIPI CSI解串器實(shí)現(xiàn)大量數(shù)據(jù)點(diǎn)對(duì)點(diǎn)傳輸
隨著接口中數(shù)據(jù)速率的增加,并行總線的問(wèn)題越來(lái)越多,信道數(shù)量的增多也讓布局的難度越來(lái)越大。大型并行總線會(huì)消耗寶貴的PCB基板空間,解串器給大位寬并行總線帶來(lái)了更低成本、更低功耗地實(shí)現(xiàn)大量數(shù)據(jù)的點(diǎn)對(duì)點(diǎn)傳輸?shù)姆桨浮_@種傳輸不僅僅只在系統(tǒng)內(nèi)部,在系統(tǒng)與系統(tǒng)之間同樣能夠傳輸。
解串器將大位寬的并行總線壓縮成一條差分串行鏈路,輸出接口輸出反序列化的數(shù)據(jù)。下圖中的STMIPID02集成了兩個(gè)MIPI CSI-2接收器,12位并行輸出接口能夠以高達(dá)200 MHz的速率輸出反序列化像素?cái)?shù)據(jù)。

(STMIPID02 MIPI CSI-2解串器,ST)
使用該器件,具有標(biāo)準(zhǔn)8位、10位或12位并行輸入接口的主機(jī)可以連接到具有MIPI CSI-2低壓、全差分位串行、低EMI 接口,節(jié)省大量的板級(jí)空間。有些廠商會(huì)在解串器上集成穩(wěn)壓器,直接為MIPI D-PHY的接收器和內(nèi)核邏輯供電,這樣一來(lái)整個(gè)系統(tǒng)的電源管理也簡(jiǎn)化了不少。
高性能重定時(shí)器帶來(lái)更好的信號(hào)質(zhì)量
高性能的重定時(shí)器,能夠去除高損通道的抖動(dòng)和隨機(jī)噪聲,實(shí)現(xiàn)更好的信號(hào)質(zhì)量。在高數(shù)據(jù)速率下,重定時(shí)器針對(duì)長(zhǎng)軌跡、連接器與電纜擴(kuò)展信號(hào)傳輸范圍進(jìn)行優(yōu)化,避免信號(hào)的完整性收到影響。
最重要的就是抖動(dòng)的補(bǔ)償能力。重定時(shí)器自適應(yīng)均衡能力的高低將直接影響器件的補(bǔ)償能力,一般來(lái)說(shuō)想要實(shí)現(xiàn)最佳的抖動(dòng)補(bǔ)償效果,需要自適應(yīng)均衡能力能夠動(dòng)態(tài)調(diào)整。以TI的MIPI CSI-2 重定時(shí)器為例,在DPHY的輸入端,具有可配置的均衡器。器件會(huì)補(bǔ)償PCB、連接器和電纜相關(guān)頻率損耗和開(kāi)關(guān)相關(guān)損耗,以在CSI-2源設(shè)備和接收設(shè)備之間提供最佳DP電氣性能。

(SNx5DPHY440SS,TI)
帶寬和低功耗同樣也很重要,足夠大的帶寬才能在長(zhǎng)距離傳輸后呈現(xiàn)高分辨率的攝像頭圖像。低功耗自不必多說(shuō),尤其是針對(duì)移動(dòng)應(yīng)用,低功耗是前提。高性能的重定時(shí)器都會(huì)針對(duì)移動(dòng)、消費(fèi)類應(yīng)用做優(yōu)化,并在DPHY 鏈路上做檢測(cè),以便器件切換到低功耗。
MIPI CSI/DSI橋接器轉(zhuǎn)換后的高分辨率
單通道和雙通道的橋接器都很常見(jiàn),主要將來(lái)自CSI或DSI處理器輸出的視頻流數(shù)據(jù)進(jìn)行轉(zhuǎn)換,使之適合LVDS或eDP顯示面板,并提供足夠的分辨率。

(SN65DSI86,TI)
這類器件每條信道的速率肯定是很重要的特性,相比之下器件本身的尺寸和功耗還是設(shè)計(jì)人員選擇時(shí)最先關(guān)注的。器件會(huì)按照符合工業(yè)標(biāo)準(zhǔn)的接口技術(shù)設(shè)計(jì),使其能夠與多種微處理器兼容,并具有多種功耗管理功能。很典型的就是MIPI定義的超低功耗狀態(tài)(ULPS)。
小結(jié)
MIPI協(xié)議還在逐漸完善逐漸發(fā)展,不單單在手機(jī)行業(yè),現(xiàn)在無(wú)人機(jī)、自動(dòng)駕駛系統(tǒng)、智能機(jī)器人等領(lǐng)域也都可以看到MIPI協(xié)議的身影。尤其在機(jī)器人領(lǐng)域中,集成了MIPI CSI協(xié)議的FPGA很吃香。實(shí)現(xiàn)更好的視頻分辨率以及更好的圖像信號(hào)完整性,接口協(xié)議與高性能器件的結(jié)合必不可少。
想要達(dá)到更高的視頻分辨率以及更好的圖像信號(hào)完整性,接口與器件的結(jié)合缺一不可。適用于MIPI協(xié)議的重定時(shí)器、轉(zhuǎn)接驅(qū)動(dòng)器和多路復(fù)用器等器件能夠幫助實(shí)現(xiàn)靈活的信號(hào)路由和更好的信號(hào)完整性,大幅拓展接口傳輸距離。
MIPI CSI解串器實(shí)現(xiàn)大量數(shù)據(jù)點(diǎn)對(duì)點(diǎn)傳輸
隨著接口中數(shù)據(jù)速率的增加,并行總線的問(wèn)題越來(lái)越多,信道數(shù)量的增多也讓布局的難度越來(lái)越大。大型并行總線會(huì)消耗寶貴的PCB基板空間,解串器給大位寬并行總線帶來(lái)了更低成本、更低功耗地實(shí)現(xiàn)大量數(shù)據(jù)的點(diǎn)對(duì)點(diǎn)傳輸?shù)姆桨浮_@種傳輸不僅僅只在系統(tǒng)內(nèi)部,在系統(tǒng)與系統(tǒng)之間同樣能夠傳輸。
解串器將大位寬的并行總線壓縮成一條差分串行鏈路,輸出接口輸出反序列化的數(shù)據(jù)。下圖中的STMIPID02集成了兩個(gè)MIPI CSI-2接收器,12位并行輸出接口能夠以高達(dá)200 MHz的速率輸出反序列化像素?cái)?shù)據(jù)。

(STMIPID02 MIPI CSI-2解串器,ST)
使用該器件,具有標(biāo)準(zhǔn)8位、10位或12位并行輸入接口的主機(jī)可以連接到具有MIPI CSI-2低壓、全差分位串行、低EMI 接口,節(jié)省大量的板級(jí)空間。有些廠商會(huì)在解串器上集成穩(wěn)壓器,直接為MIPI D-PHY的接收器和內(nèi)核邏輯供電,這樣一來(lái)整個(gè)系統(tǒng)的電源管理也簡(jiǎn)化了不少。
高性能重定時(shí)器帶來(lái)更好的信號(hào)質(zhì)量
高性能的重定時(shí)器,能夠去除高損通道的抖動(dòng)和隨機(jī)噪聲,實(shí)現(xiàn)更好的信號(hào)質(zhì)量。在高數(shù)據(jù)速率下,重定時(shí)器針對(duì)長(zhǎng)軌跡、連接器與電纜擴(kuò)展信號(hào)傳輸范圍進(jìn)行優(yōu)化,避免信號(hào)的完整性收到影響。
最重要的就是抖動(dòng)的補(bǔ)償能力。重定時(shí)器自適應(yīng)均衡能力的高低將直接影響器件的補(bǔ)償能力,一般來(lái)說(shuō)想要實(shí)現(xiàn)最佳的抖動(dòng)補(bǔ)償效果,需要自適應(yīng)均衡能力能夠動(dòng)態(tài)調(diào)整。以TI的MIPI CSI-2 重定時(shí)器為例,在DPHY的輸入端,具有可配置的均衡器。器件會(huì)補(bǔ)償PCB、連接器和電纜相關(guān)頻率損耗和開(kāi)關(guān)相關(guān)損耗,以在CSI-2源設(shè)備和接收設(shè)備之間提供最佳DP電氣性能。

(SNx5DPHY440SS,TI)
帶寬和低功耗同樣也很重要,足夠大的帶寬才能在長(zhǎng)距離傳輸后呈現(xiàn)高分辨率的攝像頭圖像。低功耗自不必多說(shuō),尤其是針對(duì)移動(dòng)應(yīng)用,低功耗是前提。高性能的重定時(shí)器都會(huì)針對(duì)移動(dòng)、消費(fèi)類應(yīng)用做優(yōu)化,并在DPHY 鏈路上做檢測(cè),以便器件切換到低功耗。
MIPI CSI/DSI橋接器轉(zhuǎn)換后的高分辨率
單通道和雙通道的橋接器都很常見(jiàn),主要將來(lái)自CSI或DSI處理器輸出的視頻流數(shù)據(jù)進(jìn)行轉(zhuǎn)換,使之適合LVDS或eDP顯示面板,并提供足夠的分辨率。

(SN65DSI86,TI)
這類器件每條信道的速率肯定是很重要的特性,相比之下器件本身的尺寸和功耗還是設(shè)計(jì)人員選擇時(shí)最先關(guān)注的。器件會(huì)按照符合工業(yè)標(biāo)準(zhǔn)的接口技術(shù)設(shè)計(jì),使其能夠與多種微處理器兼容,并具有多種功耗管理功能。很典型的就是MIPI定義的超低功耗狀態(tài)(ULPS)。
小結(jié)
MIPI協(xié)議還在逐漸完善逐漸發(fā)展,不單單在手機(jī)行業(yè),現(xiàn)在無(wú)人機(jī)、自動(dòng)駕駛系統(tǒng)、智能機(jī)器人等領(lǐng)域也都可以看到MIPI協(xié)議的身影。尤其在機(jī)器人領(lǐng)域中,集成了MIPI CSI協(xié)議的FPGA很吃香。實(shí)現(xiàn)更好的視頻分辨率以及更好的圖像信號(hào)完整性,接口協(xié)議與高性能器件的結(jié)合必不可少。
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
MIPI
+關(guān)注
關(guān)注
11文章
331瀏覽量
49775 -
圖像信號(hào)
+關(guān)注
關(guān)注
0文章
29瀏覽量
14264
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
熱點(diǎn)推薦
MIPI發(fā)射器能否在此 CSI 時(shí)鐘頻率下與 CYUSB3065 連接?
我們有時(shí)鐘頻率為 600Mhz 的 MIPI 發(fā)射器,處理后的圖像以 30fps YUV422 8 位、2 通道輸出,分辨率為 1510x1510。
該發(fā)射器能否在此 CSI 時(shí)鐘頻率下
發(fā)表于 07-16 06:54
CX3 是否有可以檢測(cè) MIPI CSI-2 RX 錯(cuò)誤的寄存器?
CX3 是否有可以檢測(cè) MIPI CSI-2 RX 錯(cuò)誤的寄存器?
如果有可以檢測(cè)上述錯(cuò)誤的寄存器,請(qǐng)告訴我詳細(xì)信息,包括如何檢查。
發(fā)表于 07-15 07:39
ESP32-P4—具備豐富IO連接、HMI和出色安全特性的高性能SoC
了 8KB的TCM,允許零等待訪問(wèn)。
豐富的人機(jī)交互接口
ESP32-P4支持MIPI-CSI(集成圖像信號(hào)處理器ISP)和MIPI-DSI接口,能夠在應(yīng)用中集成高分辨率攝像頭和顯示接
發(fā)表于 06-30 11:01
開(kāi)箱即用!冠顯Type-C評(píng)估套件介紹
的二次開(kāi)發(fā),適用于頭顯,熱成像,夜視儀,瞄具,AR/VR,醫(yī)療設(shè)備等終端產(chǎn)品的開(kāi)發(fā)。
單目Type-C顯示方案
單目顯示方案基于高性能轉(zhuǎn)接芯片,實(shí)現(xiàn)從Type-C到MIPI DSI/CSI
發(fā)表于 06-20 09:54
如何設(shè)置CX3的csi時(shí)鐘?
;ti936----->cyusb3065
soc輸出的是lvds信號(hào),由fpga轉(zhuǎn)成mipi csi輸出給ti935,最終由ti936解串器輸出mipi給CX3。
發(fā)表于 05-12 08:04
基于RV1126開(kāi)發(fā)板的MIPI-CSI硬件電路設(shè)計(jì)
核心板引出了2路MIPI CSI信號(hào),兼容MIPI組織接口標(biāo)準(zhǔn)V1.2。每一路具有4對(duì)數(shù)據(jù)差分信號(hào)和1對(duì)時(shí)鐘差分

MIPI2.5G DPHY CSI2DSI demo移植 -v1
2.5G DPHY,每組是4組數(shù)據(jù)和一個(gè)時(shí)鐘。 支持MIPI DPHY 1.2版本協(xié)議 支持ULPS. 支持連續(xù)與非連續(xù)時(shí)鐘模式。 支持反向傳輸。 ? ? ? ? ? ? ? ? ================================ MIPI ?

國(guó)產(chǎn)高性能CPU--米爾瑞芯微RK3576賦能AIoT、工業(yè)、智能顯示終端
的全新通用型的高性能SOC芯片,這款CPU到底有多么的高性能,下面看看它的幾個(gè)特性:
8核心
6 TOPS超強(qiáng)算力
雙千兆以太網(wǎng)
8K@30fps/4K@120fps 解碼
發(fā)表于 01-03 17:05
DS90UB954A偶發(fā)MIPI信號(hào)異常,從mipi信號(hào)上看是mipi振幅突然變大,為什么?
DS90UB954A偶發(fā)MIPI信號(hào)異常,從mipi信號(hào)上看是mipi振幅突然變大,正常的時(shí)候是+-200mV, 異常狀態(tài)下是+-400m
發(fā)表于 12-17 07:18
高性能圖像傳感器如何選?關(guān)鍵在于這五點(diǎn)
指標(biāo),還需結(jié)合具體應(yīng)用場(chǎng)景進(jìn)行權(quán)衡和優(yōu)化。本文將深入探討如何選擇高性能圖像傳感器,為相關(guān)領(lǐng)域的專業(yè)人士提供參考。 關(guān)鍵性能指標(biāo)解析 分辨率:分辨率決定了
基于RK3588J的6路MIPI CSI視頻采集案例分享,多路視頻系統(tǒng)必看!
輸入數(shù)據(jù)量理論帶寬及MIPI CSI Lane數(shù)量要求,如下表所示:備注:以下相關(guān)數(shù)據(jù)量估算不含數(shù)據(jù)傳輸協(xié)議相關(guān)開(kāi)銷,僅供參考。
表 2
案例功能說(shuō)明ISP圖像處理說(shuō)明RK3588J的ISP30模塊
發(fā)表于 08-22 11:51
Pol8903圖像處理芯片規(guī)格書(shū)
一、芯片簡(jiǎn)介1、系統(tǒng)高性能 MIPS 32bit CPU 內(nèi)核:高性能 DSP 內(nèi)核圖像處理單元16KB指令 Cache16KB數(shù)據(jù) Cache96KB片上 SRAM內(nèi)嵌DDR3控制器2、 LVDS
發(fā)表于 08-21 17:33
?3次下載
如何通過(guò)RK3576配置MIPI-CSI攝像頭的不同輸出格式
MIPI-CSI是一種在嵌入式系統(tǒng)或移動(dòng)設(shè)備中常見(jiàn)的攝像頭接口,能夠實(shí)現(xiàn)高速的圖像數(shù)據(jù)傳輸。飛凌嵌入式最新推出的OK3576-C開(kāi)發(fā)板擁有豐富的資源接口,其中支持5個(gè)CSI-2接口,意
發(fā)表于 07-25 09:56
LT9211國(guó)產(chǎn)芯片:MIPI LVDS中繼器
Lontium LT9211是一款高性能轉(zhuǎn)換器,可以在MIPI DSI / CSI-2 /雙端口LVDS和TTL之間進(jìn)行相互轉(zhuǎn)換,但24位TTL到24位TTL以及SYNC和DE除外。

評(píng)論