chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA+RISC-V ,如何實現(xiàn)1+1>2?

Felix分析 ? 來源:廠商供稿 ? 作者:吳子鵬 ? 2022-08-02 08:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報道(文/吳子鵬)內(nèi)核出貨量完成100億顆目標之后,RISC-V當前的聲勢更加空前,崛起的勢頭已經(jīng)不可阻擋。與此同時,基于RISC-V內(nèi)核實現(xiàn)的芯片,以及通過創(chuàng)新設計實現(xiàn)RISC-V+傳統(tǒng)芯片的案例越來越多,比如基于RISC-V實現(xiàn)高可靠性CPU,或者通過FPGA+RISC-V 實現(xiàn)一種創(chuàng)新設計。

我們都知道,安路科技發(fā)布的FPSoC新品便是上述舉例中的后者。5月27日,國內(nèi)領先的FPGA芯片供應商安路科技在官方微信中表示,精心打造的SF1系列FPSoC器件現(xiàn)已全面推出,集成邏輯單元、存儲單元、視頻處理單元、RISC-V CPU硬核等資源,助力實現(xiàn)視頻圖像接口轉(zhuǎn)換和工業(yè)控制交互。

在這篇新品推文中,亮點除了安路科技成功推出FPSoC之外,RISC-V CPU的出現(xiàn)也極為引人關注。安路科技為什么要推出FPSoC?為什么會選擇RISC-V ?它起到了怎樣的作用?帶著這些問題,電子發(fā)燒友網(wǎng)記者采訪了安路科技SoC系統(tǒng)架構師楊益。

賽靈思AMD公司收購之后,全球FPGA市場兩大“頭牌”相繼歸入領先的CPU公司麾下。楊益表示,“這代表了異構計算是未來的發(fā)展趨勢,也是FPGA行業(yè)未來重要發(fā)展方向。同時,F(xiàn)PGA作為一種重要的異構計算單元,在很早之前,被收購的賽靈思公司就推出了像Zynq這樣的FPGA+CPU的架構,安路科技自然也會關注到這樣的發(fā)展趨勢?!?br />
根據(jù)安路科技后續(xù)披露的投資者關系活動記錄,SF1系列FPSoC器件已經(jīng)實現(xiàn)量產(chǎn),并且正在研發(fā)一款高效率FPSoC器件。

FPSoC的英文全稱是Field Programmable System On Chip,中文釋義為現(xiàn)場可編程系統(tǒng)級芯片,其核心組成便是CPU+FPGA,具備兩種類型芯片的相應功能。而安路科技在SF1系列FPSoC器件上選擇的是RISC-V CPU和FPGA搭配。

“安路科技關注RISC-V有很長的時間了。首先,作為一種自主可控的處理器架構,RISC-V近年來得到了國內(nèi)上下游廠商廣泛的關注和支持,其整個生態(tài)成熟度已經(jīng)可以滿足很多領域的需求;其次,RISC-V開放特性非常適合FPGA 嵌入式CPU軟核應用,解決了之前FPGA公司主推封閉架構CPU軟核跨平臺移植困難的問題,幫助客戶保護其設計資產(chǎn)?!?楊益在解釋安路科技為什么選擇RISC-V 架構時講到。

在FPGA上搭配嵌入式處理器軟核,這一概念最早出現(xiàn)在Altera公司(已經(jīng)被英特爾收購)提出來的SOPC技術中,其突出的優(yōu)點是靈活性更高,對于CPU性能和外設功能,用戶可以按照自己的需求進行設定。楊益指出,“安路科技RISC-V 架構軟核推出后已經(jīng)得到了很多客戶成功應用。新推出集成CPU硬核產(chǎn)品也選擇RISC-V 體系,可以和RISC-V軟核共享開發(fā)生態(tài),讓客戶應用更加靈活方便。”

確實,對于SF1系列FPSoC器件,以及其他類型的SoC FPGA產(chǎn)品而言,是將CPU硬核和FPGA以異構集成的方式放置在一起,是純硬件實現(xiàn)的,不會消耗FPGA的邏輯資源,在系統(tǒng)性能方面能夠有更大的發(fā)揮空間。

對于RISC-V CPU+FPGA這種搭配如何取得1+1>2的效果,楊益在采訪過程中提到了三點:

RISC-V的指令集優(yōu)勢


RISC-V是個精簡指令集處理器,功耗比較低,SF1的低功耗性能使得它在功耗敏感領域得到較多應用。

RISC-V CPU的豐富資源


RISC-V CPU硬核支持RV32IMAC指令集,支持指令數(shù)據(jù)Cache,同時也集成了SPI、UARTI2C等數(shù)據(jù)接口,內(nèi)置大容量PSRAM可以很大擴展應用領域;支持FreeRTOS,RTthread,UCOSII等操作系統(tǒng);SF1系列FPSoC在片上集成Flash和PSRAM模塊,同時提供RISC-V的Local Memory或Cache可配置方案,提供了的靈活的軟件運行方案。

FPGA對RISC-V的補充

FPGA的硬件可編程特性,可以作為可定制加速單元、高性能接口、實時處理模塊等多種應用模式,通過內(nèi)部總線連接,作為RISC-V的補充形成完整單芯片方案。

除此之外,楊益強調(diào),SF1系列還集成DSI(x2)和DSC硬核,提供了強大的圖像和視頻接口能力。在此基礎上,客戶可以利用FPGA邏輯資源進行個性化拓展,非常適同于人機交互、圖像視頻接口等領域。

當然,作為一種處于高速發(fā)展過程中的后發(fā)架構,開發(fā)者往往會擔憂RISC-V的軟件生態(tài)問題,映射到產(chǎn)品上就是產(chǎn)品的易用性問題。楊益對此回應稱?!拔覀兛吹皆?a target="_blank">MCU/MPU領域,RISC-V的生態(tài)發(fā)展很快,國內(nèi)已經(jīng)有多家廠商對RISC-V 產(chǎn)品都提供了完善的開發(fā)生態(tài),其中很多都開源或者基于開源項目。安路科技通過自研和第三方合作,推出了功能完善的基于RISC-V的SDK及IDE環(huán)境,我們同時提供了重點行業(yè)應用的參考方案。”

在完成核心出貨100億顆目標之后,RISC-V International首席執(zhí)行官 Calista Redmond 表示,RISC-V CPU核心數(shù)有望在2025年達到800億顆。短短四年時間,從100億到800億,這是一種爆炸式的增長。無疑,安路科技也已經(jīng)參與到這一發(fā)展洪流之中?!鞍猜房萍紝ISC-V有長期的關注,并一直看好RISC-V在中國市場的發(fā)展前景。目前,安路科技已經(jīng)成為RISC-V組織的戰(zhàn)略會員,在后續(xù)產(chǎn)品規(guī)劃會繼續(xù)發(fā)力RISC-V優(yōu)勢市場并積極參與國內(nèi)RISC-V生態(tài)的發(fā)展建設?!?楊益說到。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22407

    瀏覽量

    636189
  • RISC-V
    +關注

    關注

    48

    文章

    2885

    瀏覽量

    52932
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Ubuntu 23.10 -> 錯誤:重新定位溢出怎么解決?

    使用此文檔:RISC-V/星五 VisionFive 2 - Ubuntu Wiki 我能夠運行 Ubuntu 23.10 安裝程序并安裝 Ubuntu。安裝程序的 Grub 出現(xiàn),我能夠運行安裝
    發(fā)表于 02-10 08:21

    【RA-Eco-RA2E1-V1.0開發(fā)板試用】Hello World

    硬件:RA-Eco-RA2E1-48PIN-V1.0開發(fā)板、USB to TTL 串口設備、連接線、跳線帽 軟件:FSP_v6_3_0_e2s_v
    發(fā)表于 02-04 20:34

    1+1&;gt;2”的融合哲學,組合導航如何進行數(shù)據(jù)融合

    ? ? ? “1+1>2”的融合哲學,是組合導航區(qū)別于任何簡單傳感器拼接的根本所在。它并非簡單的GNSS與INS的拼接,而是一種信息層面的、動態(tài)的、智能化的數(shù)據(jù)融合,要達到這種融合,我們就必須要學習
    的頭像 發(fā)表于 12-18 16:16 ?208次閱讀

    不止是變身,鴻蒙二合一1+1&;amp;gt;2的秘密

    鴻蒙二合一,才是真的二合一
    的頭像 發(fā)表于 11-26 15:05 ?4339次閱讀
    不止是變身,鴻蒙二合一<b class='flag-5'>1+1&</b>;<b class='flag-5'>amp</b>;<b class='flag-5'>gt</b>;<b class='flag-5'>2</b>的秘密

    如何自己設計一個基于RISC-V的SoC架構,最后可以在FPGA上跑起來?

    如何自己設計一個基于RISC-V的SoC架構,最后可以在FPGA上跑起來
    發(fā)表于 11-11 08:03

    怎么通過UART1對指紋識別模塊的控制

    今天主要介紹一下我們團隊怎么通過UART1對指紋識別模塊的控制。由于E203 的UART通信資源有限(UART0、UART1、UART2),在mcu200t FPGA開發(fā)板上,uart
    發(fā)表于 10-30 06:12

    【CIE全國RISC-V創(chuàng)新應用大賽】+基于MUSE Pi Pro的3d激光里程計實現(xiàn)

    ::placeholders::_1)); cloud_sub_ = this-&amp;gt;create_subscriptionsensor_msgs::msg::PointCloud2
    發(fā)表于 10-24 17:02

    RISC-V B擴展介紹及實現(xiàn)

    B擴展簡介 RISCV B擴展指的是RISCV用于位運算加速的一個擴展指令集,目的是使用一條指令實現(xiàn)原本需要2-3條指令才能實現(xiàn)的位操作指令。具體包含內(nèi)容如下: B擴展就是RISC-V
    發(fā)表于 10-21 13:01

    基于米爾安路飛龍派FPGA FPSoC+移植SOEM實現(xiàn)EtherCAT主站控制功能

    1、EtherCAT主站 安路今年推出一款的FPSoC DR190M,組合了硬核處理器系統(tǒng)和FPGA,通過高帶寬總線進行二者的互聯(lián)。多核 ARM/RISC-V 處理器系統(tǒng)與安路FPGA
    發(fā)表于 07-11 19:49

    高度集成,基于RISC-V AI CPU芯片K1的PsP封裝CoM產(chǎn)品發(fā)布

    DDR接口信號,重排布信號電源ball。通過進一步優(yōu)化硬件解決方案,可以協(xié)助解決客戶設計DDR模板的困難,縮短客戶產(chǎn)品開發(fā)周期,助力RISC-V生態(tài)建設。B1產(chǎn)品
    的頭像 發(fā)表于 06-06 16:55 ?1132次閱讀
    高度集成,基于<b class='flag-5'>RISC-V</b> AI CPU芯片K<b class='flag-5'>1</b>的PsP封裝CoM產(chǎn)品發(fā)布

    FPGARISC-V淺談

    全球半導體產(chǎn)業(yè)競爭格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計算等新興技術的蓬勃發(fā)展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優(yōu)勢,日益成為業(yè)界焦點,也為全球半導體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
    發(fā)表于 04-11 13:53 ?672次閱讀
    <b class='flag-5'>FPGA</b>與<b class='flag-5'>RISC-V</b>淺談

    k32l2b31寫入LPUART1-&;gt;STAT |= (1&;lt;&amp;lt;25)會導致semihost_hardfault是為什么?

    我想在 k32l2b31 上激活 LIN Break 檢測 必須在狀態(tài)寄存器中設置位 LKDE i try LPUART1-&;gt;STAT |= (1&;lt;&
    發(fā)表于 04-08 06:36

    國產(chǎn)開發(fā)板—米爾全志T113-i如何實現(xiàn)ARM+RISC-V+DSP協(xié)同計算?

    操作系統(tǒng) 支持少量數(shù)據(jù)核間通訊(RPMsg)和大量核間數(shù)據(jù)(RPBuf) OpenAMP系統(tǒng)原理 T113-i=2×ARM A7 + 1×C906(RISC-V) + 1×DS
    發(fā)表于 03-21 16:50

    芯來科技攜手芯芒科技發(fā)布RISC-V CPU系統(tǒng)仿真平臺

    專業(yè)RISC-V處理器IP及解決方案公司芯來科技與杭州芯芒科技深入合作,共同研發(fā)推出芯來全系列RISC-V CPU系統(tǒng)仿真平臺。幫助下游SoC和產(chǎn)品開發(fā)團隊基于該仿真平臺快速構建從芯片核心架構、整
    的頭像 發(fā)表于 03-19 14:36 ?1720次閱讀

    OrangePi RV2發(fā)布: 8核RISC-V AI CPU,“OpenHarmony5.0?X DeepSeek&amp;amp;quot;引領智能未來

    繼剛剛發(fā)布OrangePiRV之后,香橙派又為大家?guī)砹艘豢?b class='flag-5'>RISC-V開發(fā)板OrangePiRV2。OrangePiRV2是香橙派在RISC-V布局的一個標志性產(chǎn)品,采用KyX18核
    的頭像 發(fā)表于 03-10 13:35 ?1599次閱讀
    OrangePi RV<b class='flag-5'>2</b>發(fā)布: 8核<b class='flag-5'>RISC-V</b> AI CPU,“OpenHarmony5.0?X DeepSeek&<b class='flag-5'>amp</b>;<b class='flag-5'>amp</b>;quot;引領智能未來