chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何判斷路徑的timing exception約束

吳湛 ? 來源:哎呀2015 ? 作者:哎呀2015 ? 2022-08-02 08:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著設(shè)計復(fù)雜度和調(diào)用IP豐富度的增加,在調(diào)試時序約束的過程中,用戶常常會對除了自己設(shè)定的約束外所涉及的繁雜的時序約束感到困惑而無從下手。舉個例子,我的XDC里面并沒有指定set_false_path,為什么有些路徑在分析時忽略了?我怎么去定位這些約束是哪里設(shè)定的?

事實上,Vivado集成設(shè)計環(huán)境提供了很多輔助工具來協(xié)助用戶完成時序約束的分析。

本文結(jié)合一個具體案例,闡述了如何追溯同一時鐘域內(nèi)partial false path的來源,希望為開發(fā)者的設(shè)計調(diào)試提供一些技巧和竅門。

首先來看問題。

在此設(shè)計中,當(dāng)用report clock interaction查看時鐘關(guān)系時,注意到不少單時鐘域被標(biāo)注成了partial false path。對于一個約束文件眾多,約束較為復(fù)雜的設(shè)計,如何進一步推斷partial false path有哪些路徑,是被哪些約束覆蓋了呢?

以其中的一個時鐘域GTYE4_CHANNEL_RXOUTCLK_7為例:

Step1:關(guān)閉merging timing exceptions

運行Tcl命令讓時序工具不要合并時序異常約束。

config_timing_analysis -merge_exceptions false

要注意的是,這種模式會導(dǎo)致更長的運行時間和更大的內(nèi)存占用,因此不推薦默認(rèn)情況下將時序工具保持在此模式下。

調(diào)試完成后,要恢復(fù)到默認(rèn)模式,請將-merge_exceptions 的值設(shè)置為 True。

你可以用report_config_timing來報告exception merge的情況。

Step2:產(chǎn)生詳細的時序路徑報告

如果你只是要快速瀏覽路徑的起始元件,可運行以下Tcl命令:

join [get_timing_paths -max_paths 100 -user_ignored -from [get_clocks GTYE4_CHANNEL_RXOUTCLK_7] -to [get_clocks GTYE4_CHANNEL_RXOUTCLK_7]] \n

返回會分行顯示partial false path的startpoint和endpoint。

{gen_die_comm_top[1].leda_die_comm_top_int/gen_cmac[3].u_hard_caui4_top_wrapper_inst/u_cmac_usplus_0/inst/i_cmac_usplus_0_cmac_cdc_sync_gt_txresetdone_int3/s_out_d4_reg/C --》 gen_die_comm_top[1].leda_die_comm_top_int/gen_cmac[3].u_hard_caui4_top_wrapper_inst/u_cmac_usplus_0/inst/i_cmac_usplus_0_top/obsibdaaf4ker2wujpra0sjb/RX_SERDES_RESET[0]}

{gen_die_comm_top[1].leda_die_comm_top_int/gen_cmac[3].u_hard_caui4_top_wrapper_inst/u_cmac_usplus_0/inst/i_cmac_usplus_0_cmac_cdc_sync_gt_txresetdone_int3/s_out_d4_reg/C --》 gen_die_comm_top[1].leda_die_comm_top_int/gen_cmac[3].u_hard_caui4_top_wrapper_inst/u_cmac_usplus_0/inst/i_cmac_usplus_0_top/obsibdaaf4ker2wujpra0sjb/RX_SERDES_RESET[3]}

{gen_die_comm_top[1].leda_die_comm_top_int/gen_cmac[3].u_hard_caui4_top_wrapper_inst/u_cmac_usplus_0/inst/i_cmac_usplus_0_cmac_cdc_sync_gt_txresetdone_int3/s_out_d4_reg/C --》 gen_die_comm_top[1].leda_die_comm_top_int/gen_cmac[3].u_hard_caui4_top_wrapper_inst/u_cmac_usplus_0/inst/i_cmac_usplus_0_top/obsibdaaf4ker2wujpra0sjb/RX_SERDES_RESET[2]}

{gen_die_comm_top[1].leda_die_comm_top_int/gen_cmac[3].u_hard_caui4_top_wrapper_inst/u_cmac_usplus_0/inst/i_cmac_usplus_0_cmac_cdc_sync_gt_txresetdone_int3/s_out_d4_reg/C --》 gen_die_comm_top[1].leda_die_comm_top_int/gen_cmac[3].u_hard_caui4_top_wrapper_inst/u_cmac_usplus_0/inst/i_cmac_usplus_0_top/obsibdaaf4ker2wujpra0sjb/RX_SERDES_RESET[1]}

為了得到我們所需的更詳細信息,可在Clock Interaction Report表格中,選中GTYE4_CHANNEL_RXOUTCLK_7這個時鐘域,右鍵菜單選擇Report Timing,

并且在設(shè)置對話框的Advanced標(biāo)簽卡中勾選Report user ignored paths選項。

對應(yīng)的Tcl命令為:

report_timing -from [get_clocks GTYE4_CHANNEL_RXOUTCLK_7] -to [get_clocks GTYE4_CHANNEL_RXOUTCLK_7] -delay_type min_max -max_paths 10 -sort_by group -input_pins -routable_nets -user_ignored -name timing_3

當(dāng)然,你可以根據(jù)需要增大max_paths的數(shù)目,以便更完整地包含所有路徑。

運行結(jié)果如下圖,可以看到,除了常規(guī)的時序路徑信息,Exception一列還額外羅列了約束ID。

Step3:查找約束ID

這個ID反映的是Constraint position,我們可以打開Timing Constraints窗口,非常直觀方便地定位這個ID所對應(yīng)的約束語句。

Timing Constraints窗口僅對Synthesized Design或Implemented Design適用。你可以通過以下三種方式之一找到其入口(截圖匹配Vivado 2020.2版本):

Open Synthesized/Implemented Design,選擇菜單Windows 》 Timing Constraints

Open Synthesized Design,選擇Flow Navigator里Synthesized Design部分的Edit Timing Constraints

Open Implemented Design,選擇Flow Navigator里Implemented Design部分的Edit Timing Constraints

打開后,在All Constraints子窗口下拉找到Position一列為643的約束語句,如圖所示:

選中此行約束,可以看到右上可視化表格的同條約束也自動被選中,向右拉到Source File一列可以看到約束所在的XDC文件,或者在All Constraints窗口上翻到此約束所在的層次,同樣會列出XDC文件的具體信息。

如果你偏好Tcl模式,也可以用write_xdc導(dǎo)出帶有ID的所有時序約束。

write_xdc -type timing -write_id timing.xdc

不過-write_id選項僅在2020.2及之后版本才支持。

至此,我們已經(jīng)定位了partial false path的路徑細節(jié)及約束來源。

如前所述,調(diào)試完約束后,請將-merge_exceptions設(shè)回默認(rèn)值true,以免對運行時間及內(nèi)存產(chǎn)生負面影響。

文中的方式可以應(yīng)用到所有諸如此類“哪些約束覆蓋了此路徑“的疑問解答上,希望對各位開發(fā)者的時序調(diào)試有所幫助。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1854

    瀏覽量

    155344
  • 內(nèi)存
    +關(guān)注

    關(guān)注

    9

    文章

    3185

    瀏覽量

    76242
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    vivado中常用時序約束指令介紹

    在vivado中,我們常用的時序約束指令主要包括如下幾個方面。
    的頭像 發(fā)表于 01-20 16:15 ?64次閱讀

    輸入引腳時鐘約束_Xilinx FPGA編程技巧-常用時序約束詳解

    基本的約束方法 為了保證成功的設(shè)計,所有路徑的時序要求必須能夠讓執(zhí)行工具獲取。最普遍的三種路徑以及異常路徑為: 輸入路徑(Input Pa
    發(fā)表于 01-16 08:19

    斷路器柜局放監(jiān)測系統(tǒng)—技術(shù)實踐

    設(shè)計,系統(tǒng)闡述斷路器柜局放監(jiān)測的核心路徑,為電力運維提供專業(yè)參考。脈沖電流法作為主流監(jiān)測原理,依托斷路器柜接地線或傳感器采集局部放電產(chǎn)生的瞬態(tài)脈沖電流。該方法通過高頻電
    的頭像 發(fā)表于 12-09 09:40 ?278次閱讀
    <b class='flag-5'>斷路</b>器柜局放監(jiān)測系統(tǒng)—技術(shù)實踐

    充電樁消防設(shè)備:智能空開、智慧開關(guān)、斷路器與智能斷路

    中,智能空開、智慧開關(guān)、斷路器及智能斷路器扮演著至關(guān)重要的角色,它們共同構(gòu)筑了一道堅實的安全防線。 一、 基礎(chǔ)防護:傳統(tǒng)斷路器與智能斷路器的演進
    的頭像 發(fā)表于 11-04 18:04 ?1701次閱讀

    時序約束問題的解決辦法

    在使用vivado對 Verilog 代碼進行綜合后,點擊“SYNTHESIS”下的“Report Timing Summary”,可以查看綜合后的時序報告,查看 Setup Time 和 Hold
    發(fā)表于 10-24 09:55

    關(guān)于綜合保持時間約束不滿足的問題

    兩個時鐘是沒有約束的異步時鐘 3、在 synthesis 中 打開 edit timing constraints 設(shè)置異步時鐘,如下圖: 4、再重新運行 synthesis 中的 report
    發(fā)表于 10-24 07:42

    物聯(lián)網(wǎng)斷路器電氣安全守護者智能微型斷路

    在現(xiàn)代建筑中,電力是血液,而配電系統(tǒng)則是維持一切運轉(zhuǎn)的心臟。無論是工業(yè)廠房、商業(yè)樓宇,還是住宅小區(qū)、基礎(chǔ)設(shè)施,低壓終端配電網(wǎng)絡(luò)的可靠性與安全性始終是重中之重。 ASCB1系列智能微型斷路器通過搭配
    的頭像 發(fā)表于 09-03 15:27 ?371次閱讀
    物聯(lián)網(wǎng)<b class='flag-5'>斷路</b>器電氣安全守護者智能微型<b class='flag-5'>斷路</b>器

    技術(shù)資訊 I 圖文詳解約束管理器-差分對規(guī)則約束

    本文要點你是否經(jīng)常在Layout設(shè)計中抓瞎,拿著板子無從下手,拿著鼠標(biāo)深夜狂按;DDR等長沒做好導(dǎo)致系統(tǒng)不穩(wěn)定,PCIe沒設(shè)相位容差造成鏈路訓(xùn)練失敗……這些都是血淚教訓(xùn),關(guān)鍵時刻需要靠約束管理器救命
    的頭像 發(fā)表于 08-08 17:01 ?1086次閱讀
    技術(shù)資訊 I 圖文詳解<b class='flag-5'>約束</b>管理器-差分對規(guī)則<b class='flag-5'>約束</b>

    地平線的L3判斷與實踐路徑

    在智能駕駛演進過程中,L3/L4/L5等“高級別自動駕駛”的持續(xù)探索成為行業(yè)焦點,圍繞其實現(xiàn)路徑、驗證方式與工程落地的討論也在持續(xù)深化。
    的頭像 發(fā)表于 06-27 09:39 ?1329次閱讀

    PCB Layout 約束管理,助力優(yōu)化設(shè)計

    本文重點PCBlayout約束管理在設(shè)計中的重要性Layout約束有助避免一些設(shè)計問題設(shè)計中可以使用的不同約束在PCB設(shè)計規(guī)則和約束管理方面,許多設(shè)計師試圖采用“一刀切”的方法,認(rèn)為同
    的頭像 發(fā)表于 05-16 13:02 ?952次閱讀
    PCB Layout <b class='flag-5'>約束</b>管理,助力優(yōu)化設(shè)計

    FPGA時序約束之設(shè)置時鐘組

    Vivado中時序分析工具默認(rèn)會分析設(shè)計中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析時鐘組中時鐘的時序
    的頭像 發(fā)表于 04-23 09:50 ?1148次閱讀
    FPGA時序<b class='flag-5'>約束</b>之設(shè)置時鐘組

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件中,添加或創(chuàng)建設(shè)計的工程源文件后,需要創(chuàng)建xdc文件設(shè)置時序約束。時序約束文件可以直接創(chuàng)建或添加已存在的約束文件,創(chuàng)建
    的頭像 發(fā)表于 03-24 09:44 ?4665次閱讀
    一文詳解Vivado時序<b class='flag-5'>約束</b>

    產(chǎn)品規(guī)格是什么意思?施耐德電氣兩代EasyPact MVS斷路器對比

    在電氣設(shè)備的選擇與應(yīng)用中,“產(chǎn)品規(guī)格是什么意思” 是我們必須要弄清楚的關(guān)鍵問題。產(chǎn)品規(guī)格是產(chǎn)品各項參數(shù)、性能、尺寸等要素的具體界定,它是判斷產(chǎn)品是否契合實際使用場景的重要依據(jù)。以下,我們就通過對比
    的頭像 發(fā)表于 02-21 11:20 ?2285次閱讀
    產(chǎn)品規(guī)格是什么意思?施耐德電氣兩代EasyPact MVS<b class='flag-5'>斷路</b>器對比

    真空斷路器的工作原理 真空斷路器和空氣斷路器的區(qū)別

    一、真空斷路器的工作原理 真空斷路器是一種利用真空作為滅弧介質(zhì)的斷路器,其工作原理主要基于真空環(huán)境中電流流過零點時等離子體的迅速擴散來熄滅電弧,從而完成切斷電流的任務(wù)。以下是真空斷路
    的頭像 發(fā)表于 01-31 10:59 ?5353次閱讀

    漏電繼電器多長時間檢查一次,漏電斷路器壞了怎么判斷

    在電氣系統(tǒng)中,漏電繼電器與漏電斷路器作為關(guān)鍵的安全裝置,承擔(dān)著監(jiān)測電路中的漏電情況并在檢測到異常時及時切斷電源的重要職責(zé),以防止電擊事故和火災(zāi)等安全隱患。為了確保這些設(shè)備的正常運行和電氣系統(tǒng)的整體安全,定期的檢查與維護是必不可少的。本文將深入探討漏電繼電器的檢查周期以及漏電斷路
    的頭像 發(fā)表于 01-29 16:34 ?2531次閱讀