chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡(jiǎn)化Xilinx FPGA的電源系統(tǒng)設(shè)計(jì)

一汀煙雨666 ? 來源:一汀煙雨666 ? 作者:一汀煙雨666 ? 2022-08-07 09:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

自 1985 年 xilinx 開發(fā)出第一個(gè)商業(yè)上可行的 FPGA 以來,F(xiàn)PGA 細(xì)分市場(chǎng)的價(jià)值已經(jīng)增長(zhǎng)到數(shù)十億美元。Xilinx 本身的年收入超過 30 億美元,在汽車、5G、基礎(chǔ)設(shè)施和數(shù)據(jù)中心市場(chǎng)占據(jù)強(qiáng)勢(shì)地位。今天,它是 FPGA 領(lǐng)域最大的參與者,領(lǐng)先于英特爾(通過收購賽靈思最大的長(zhǎng)期競(jìng)爭(zhēng)對(duì)手 altera)。

Xilinx FPGA 將性能和靈活性與低功耗相結(jié)合。其頂級(jí)器件之一 Virtex UltraScale+ 提供高端信號(hào)處理和 I/O 帶寬,采用 14-nm/16-nm 工藝節(jié)點(diǎn)制造,使其成為業(yè)界功能最強(qiáng)大的 FPGA 系列。

為 FPGA 設(shè)計(jì)電源系統(tǒng)

對(duì)于設(shè)計(jì)工程師來說,F(xiàn)PGA 能夠提供性能和靈活性當(dāng)然是不夠的——還必須易于使用它們進(jìn)行設(shè)計(jì),以便盡可能縮短上市時(shí)間。如果你的產(chǎn)品遲到了,那么它有多好通常并不重要。

通過與工程師的交談,我們知道功率級(jí)設(shè)計(jì)分析是會(huì)降低 FPGA 工作速度的主要問題之一。許多設(shè)計(jì)工程師發(fā)現(xiàn)可用軟件的功能可能存在差距以幫助他們,特別是不準(zhǔn)確的負(fù)載模擬可能是一個(gè)問題。

對(duì)于成功的設(shè)計(jì),您需要在流程的早期確定 FPGA 的電源規(guī)格,這甚至可能在 FPGA 內(nèi)的邏輯設(shè)計(jì)完成之前。FPGA的靈活性意味著在設(shè)計(jì)周期后期做出的決定會(huì)顯著影響電源要求。

因此,在這個(gè)早期階段,您需要準(zhǔn)確的最壞情況功耗分析,以便您可以適當(dāng)?shù)卦O(shè)計(jì)系統(tǒng)的電源部分。如果電源系統(tǒng)設(shè)計(jì)不足,則可能意味著 FPGA 的運(yùn)行超出規(guī)范,可能會(huì)降低其性能甚至影響可靠性。相反,過度設(shè)計(jì)電源系統(tǒng)會(huì)給您的解決方案增加額外的尺寸、重量和復(fù)雜性——所有這些都會(huì)增加不必要的成本。

對(duì)于需要考慮多個(gè)不同電源軌的復(fù)雜 FPGA 而言,這些電源考慮因素并非微不足道。為了提供幫助,賽靈思提供了賽靈思功耗估算器 (XPE),這是一款基于電子表格的免費(fèi)工具,用于估算功耗。設(shè)計(jì)人員可以指定他們希望使用的 FPGA,以及其他參數(shù),例如預(yù)期的環(huán)境溫度和散熱器供應(yīng)。

XPE 提供了詳細(xì)的功率和熱分析,但仍然需要設(shè)計(jì)人員獲得更多幫助。假設(shè) XPE 提供的數(shù)據(jù)可以在電源設(shè)計(jì)工具中使用。在這種情況下,優(yōu)化工具可以幫助選擇正確的組件并運(yùn)行“假設(shè)”場(chǎng)景以輕松查看不同的選項(xiàng)。

使用軟件工具優(yōu)化電源設(shè)計(jì)

Flex Power Designer (FPD) 就是此類軟件工具的一個(gè)示例。這款免費(fèi)工具提供完整電源系統(tǒng)設(shè)計(jì)的概覽,內(nèi)置用于復(fù)雜功率級(jí)分析、環(huán)路優(yōu)化和熱建模的仿真,并包括其他功能,例如實(shí)現(xiàn)輕松排序和相位擴(kuò)展。除了推薦來自 Flex Power Modules 的最佳組件外,它還使設(shè)計(jì)人員能夠包括來自其他供應(yīng)商的電源設(shè)備,從而能夠?qū)φw電源解決方案進(jìn)行建模。

為了優(yōu)化基于 Xilinx FPGA 的設(shè)計(jì),該軟件的最新 4.0 版本現(xiàn)在支持導(dǎo)入從 Xilinx 的 XPE 工具導(dǎo)出的文件。最初,此功能支持 Virtex Ultrascale+ 器件,并且支持的系列列表會(huì)隨著時(shí)間的推移而增長(zhǎng)。

通過直接導(dǎo)入 XPE 文件,產(chǎn)品設(shè)計(jì)人員現(xiàn)在可以使用有關(guān)特定 Xilinx FPGA 要求的更準(zhǔn)確和可靠的信息來仿真他們的電源系統(tǒng)。FPD 軟件會(huì)自動(dòng)檢測(cè)潛在問題,例如瞬態(tài)電源要求,并建議合適的電源組件。

對(duì)于每個(gè)軌,您可以在 FPD 內(nèi)優(yōu)化您的設(shè)計(jì),以實(shí)現(xiàn)最大系統(tǒng)效率或最小化功率和電流開銷,這通常會(huì)導(dǎo)致成本最低的解決方案。在這兩個(gè)極端之間拖動(dòng)屏幕上的滑塊很簡(jiǎn)單,F(xiàn)PD 會(huì)生成一個(gè)模擬,顯示預(yù)測(cè)的效率、系統(tǒng)設(shè)計(jì)和所需的組件。中間母線電壓可以設(shè)置為用戶指定的參數(shù),或者您可以讓 FPD 推薦最佳值。

您還可以研究和模擬 FPD 中的許多其他選項(xiàng),例如 PCB 電阻對(duì)電壓降的影響。除了 XPE 支持,最新的 4.0 版本還包括一個(gè)新的系統(tǒng)優(yōu)化功能,用于根據(jù)配置的負(fù)載查找產(chǎn)品和優(yōu)化總線電壓,以及對(duì)負(fù)載瞬態(tài)仿真的改進(jìn),并支持 Flex 的 PMU,一個(gè) DC/DC 點(diǎn)-負(fù)載轉(zhuǎn)換器。

總體而言,使用 FPD 等軟件工具可使設(shè)計(jì)人員優(yōu)化其電源設(shè)計(jì)以提高效率和成本。通過支持 XPE 文件,現(xiàn)在可以為包含 Xilinx FPGA 的設(shè)計(jì)獲得最準(zhǔn)確、最可靠的仿真。這可以節(jié)省時(shí)間,降低出錯(cuò)風(fēng)險(xiǎn),最大限度地降低組件成本,并確保最終產(chǎn)品具有合適的電源系統(tǒng)——這意味著可以充分利用 FPGA 的性能和靈活性。


審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18710

    瀏覽量

    261420
  • FPGA
    +關(guān)注

    關(guān)注

    1655

    文章

    22288

    瀏覽量

    630349
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9366

    瀏覽量

    155137
  • 電源系統(tǒng)
    +關(guān)注

    關(guān)注

    3

    文章

    739

    瀏覽量

    39419
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    使用Xilinx 7系列FPGA的四位乘法器設(shè)計(jì)

    (Shinshu University)研究團(tuán)隊(duì)的最新設(shè)計(jì)中,一個(gè)專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個(gè) LUT + 2 個(gè) CARRY4 塊,關(guān)鍵路徑延遲達(dá)到 2.75 ns。這是一次令人印象深刻的工藝優(yōu)化實(shí)踐。
    的頭像 發(fā)表于 11-17 09:49 ?2757次閱讀
    使用<b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b>的四位乘法器設(shè)計(jì)

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)中關(guān)鍵的串
    的頭像 發(fā)表于 11-14 15:02 ?1917次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信協(xié)議介紹

    請(qǐng)問如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?

    如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?有參考教程嗎?小白求教 主要是引腳分配,我這邊有移植到Xilinx Artix-7 系列XC7A100T-fgg484的案
    發(fā)表于 11-11 07:44

    Microchip推出全新DualPack 3 IGBT7電源模塊 提供高功率密度并簡(jiǎn)化系統(tǒng)集成

    隨著市場(chǎng)對(duì)緊湊型、高效且可靠的電源解決方案的需求持續(xù)增長(zhǎng),對(duì)可提供更高功率密度并簡(jiǎn)化系統(tǒng)設(shè)計(jì)的電源管理器件的需求也隨之增加。Microchip Technology Inc.(微芯科技
    的頭像 發(fā)表于 09-17 15:45 ?824次閱讀

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進(jìn)而配置用到引腳的含義(手冊(cè)上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場(chǎng)景),熟悉xilinx 7系列配置流程,以及設(shè)計(jì)原理圖時(shí)需要注意的一些事項(xiàng),比如flash與FPGA的上電時(shí)序。
    的頭像 發(fā)表于 08-30 14:35 ?8934次閱讀
    一文詳解<b class='flag-5'>xilinx</b> 7系列<b class='flag-5'>FPGA</b>配置技巧

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費(fèi)下載
    發(fā)表于 05-30 15:29 ?3次下載

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個(gè) LogiCORE IP 核,用于在 FPGA 中實(shí)現(xiàn)高效的移位寄存器(Shift Register)。該 IP 核利用
    的頭像 發(fā)表于 05-14 09:36 ?840次閱讀

    TPS650864 用于 Xilinx MPSoC 和 FPGA 的可配置多軌 PMIC數(shù)據(jù)手冊(cè)

    TPS650864 器件系列是專為 Xilinx Zynq 多處理器片上系統(tǒng) (MPSoC) 和現(xiàn)場(chǎng)可編程門陣列 (FPGA) 系列設(shè)計(jì)的單芯片電源管理 IC (PMIC)。TPS65
    的頭像 發(fā)表于 04-26 09:49 ?709次閱讀
    TPS650864 用于 <b class='flag-5'>Xilinx</b> MPSoC 和 <b class='flag-5'>FPGA</b> 的可配置多軌 PMIC數(shù)據(jù)手冊(cè)

    xilinx FPGA IOB約束使用以及注意事項(xiàng)

    xilinx FPGA IOB約束使用以及注意事項(xiàng) 一、什么是IOB約束 在xilinx FPGA中,IOB是位于IO附近的寄存器,是FPGA
    的頭像 發(fā)表于 01-16 11:02 ?1495次閱讀
    <b class='flag-5'>xilinx</b> <b class='flag-5'>FPGA</b> IOB約束使用以及注意事項(xiàng)

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】Key-test

    硬件: 一Xilinx XC7A100T FPGA開發(fā)板 二12V電源適配器 三下載器 四 win10筆記本 軟件: 一Vivado (指導(dǎo)手冊(cè)有詳細(xì)的安裝下載流程) 二官方按鍵示例工程 按鍵示例
    發(fā)表于 01-09 16:08

    使用xilinx的k7160t對(duì)ads5271的數(shù)字信號(hào)進(jìn)行采集,外部輸入電壓時(shí),FPGA采集到的值比實(shí)際的值大,怎么解決?

    使用xilinx的k7160t對(duì)ads5271的數(shù)字信號(hào)進(jìn)行采集,通過sclk與sdata接口將ad配置成Deskew Pattern模式與Sync Pattern模式FPGA這邊正確的收到555
    發(fā)表于 12-26 06:29

    ADS6149采樣率250Mhz,后級(jí)接Xilinx FPGA,輸入1Mhz正弦波,在FPGA接口采樣得到異常采樣點(diǎn),為什么?

    ADS6149采樣率250Mhz,后級(jí)接Xilinx FPGA,輸入1Mhz正弦波,在FPGA接口采樣得到異常采樣點(diǎn),如圖1,圖2所示。 圖1 異常值出現(xiàn) 圖2異常值局部放大 2.定位過程
    發(fā)表于 12-25 07:57

    ADS54J64EVM開發(fā)板可以配套使用哪些Xilinx FPGA開發(fā)板呢?

    個(gè) FMC 連接器,該連接器也可與領(lǐng)先的FPGA制造商提供的許多開發(fā)套件兼容。 那么問題來了,TI的這兩個(gè)AD開發(fā)板到底能不能直接用在Xilinx FPGA的其他通用開發(fā)板上,例如 KC705/VC707/VCU108? 急,在
    發(fā)表于 12-20 10:18

    基于Agilex 5 FPGA的模塊系統(tǒng)介紹

    基于Agilex 5 FPGA的模塊系統(tǒng)(SoM)是一種由英特爾的合作伙伴提供的生產(chǎn)就緒型解決方案,專門針對(duì)嵌入式應(yīng)用。采用先進(jìn)的Agilex 5 FPGA的SoM可以滿足邊緣應(yīng)用日益增長(zhǎng)的需求
    的頭像 發(fā)表于 12-19 17:10 ?1194次閱讀
    基于Agilex 5 <b class='flag-5'>FPGA</b>的模塊<b class='flag-5'>系統(tǒng)</b>介紹

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南

    電子發(fā)燒友網(wǎng)站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-10 15:31 ?39次下載