chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡化Xilinx FPGA的電源系統(tǒng)設(shè)計(jì)

一汀煙雨666 ? 來源:一汀煙雨666 ? 作者:一汀煙雨666 ? 2022-08-07 09:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

自 1985 年 xilinx 開發(fā)出第一個(gè)商業(yè)上可行的 FPGA 以來,F(xiàn)PGA 細(xì)分市場的價(jià)值已經(jīng)增長到數(shù)十億美元。Xilinx 本身的年收入超過 30 億美元,在汽車、5G、基礎(chǔ)設(shè)施和數(shù)據(jù)中心市場占據(jù)強(qiáng)勢地位。今天,它是 FPGA 領(lǐng)域最大的參與者,領(lǐng)先于英特爾(通過收購賽靈思最大的長期競爭對手 altera)。

Xilinx FPGA 將性能和靈活性與低功耗相結(jié)合。其頂級器件之一 Virtex UltraScale+ 提供高端信號處理和 I/O 帶寬,采用 14-nm/16-nm 工藝節(jié)點(diǎn)制造,使其成為業(yè)界功能最強(qiáng)大的 FPGA 系列。

為 FPGA 設(shè)計(jì)電源系統(tǒng)

對于設(shè)計(jì)工程師來說,F(xiàn)PGA 能夠提供性能和靈活性當(dāng)然是不夠的——還必須易于使用它們進(jìn)行設(shè)計(jì),以便盡可能縮短上市時(shí)間。如果你的產(chǎn)品遲到了,那么它有多好通常并不重要。

通過與工程師的交談,我們知道功率級設(shè)計(jì)分析是會降低 FPGA 工作速度的主要問題之一。許多設(shè)計(jì)工程師發(fā)現(xiàn)可用軟件的功能可能存在差距以幫助他們,特別是不準(zhǔn)確的負(fù)載模擬可能是一個(gè)問題。

對于成功的設(shè)計(jì),您需要在流程的早期確定 FPGA 的電源規(guī)格,這甚至可能在 FPGA 內(nèi)的邏輯設(shè)計(jì)完成之前。FPGA的靈活性意味著在設(shè)計(jì)周期后期做出的決定會顯著影響電源要求。

因此,在這個(gè)早期階段,您需要準(zhǔn)確的最壞情況功耗分析,以便您可以適當(dāng)?shù)卦O(shè)計(jì)系統(tǒng)的電源部分。如果電源系統(tǒng)設(shè)計(jì)不足,則可能意味著 FPGA 的運(yùn)行超出規(guī)范,可能會降低其性能甚至影響可靠性。相反,過度設(shè)計(jì)電源系統(tǒng)會給您的解決方案增加額外的尺寸、重量和復(fù)雜性——所有這些都會增加不必要的成本。

對于需要考慮多個(gè)不同電源軌的復(fù)雜 FPGA 而言,這些電源考慮因素并非微不足道。為了提供幫助,賽靈思提供了賽靈思功耗估算器 (XPE),這是一款基于電子表格的免費(fèi)工具,用于估算功耗。設(shè)計(jì)人員可以指定他們希望使用的 FPGA,以及其他參數(shù),例如預(yù)期的環(huán)境溫度和散熱器供應(yīng)。

XPE 提供了詳細(xì)的功率和熱分析,但仍然需要設(shè)計(jì)人員獲得更多幫助。假設(shè) XPE 提供的數(shù)據(jù)可以在電源設(shè)計(jì)工具中使用。在這種情況下,優(yōu)化工具可以幫助選擇正確的組件并運(yùn)行“假設(shè)”場景以輕松查看不同的選項(xiàng)。

使用軟件工具優(yōu)化電源設(shè)計(jì)

Flex Power Designer (FPD) 就是此類軟件工具的一個(gè)示例。這款免費(fèi)工具提供完整電源系統(tǒng)設(shè)計(jì)的概覽,內(nèi)置用于復(fù)雜功率級分析、環(huán)路優(yōu)化和熱建模的仿真,并包括其他功能,例如實(shí)現(xiàn)輕松排序和相位擴(kuò)展。除了推薦來自 Flex Power Modules 的最佳組件外,它還使設(shè)計(jì)人員能夠包括來自其他供應(yīng)商的電源設(shè)備,從而能夠?qū)φw電源解決方案進(jìn)行建模。

為了優(yōu)化基于 Xilinx FPGA 的設(shè)計(jì),該軟件的最新 4.0 版本現(xiàn)在支持導(dǎo)入從 Xilinx 的 XPE 工具導(dǎo)出的文件。最初,此功能支持 Virtex Ultrascale+ 器件,并且支持的系列列表會隨著時(shí)間的推移而增長。

通過直接導(dǎo)入 XPE 文件,產(chǎn)品設(shè)計(jì)人員現(xiàn)在可以使用有關(guān)特定 Xilinx FPGA 要求的更準(zhǔn)確和可靠的信息來仿真他們的電源系統(tǒng)。FPD 軟件會自動檢測潛在問題,例如瞬態(tài)電源要求,并建議合適的電源組件。

對于每個(gè)軌,您可以在 FPD 內(nèi)優(yōu)化您的設(shè)計(jì),以實(shí)現(xiàn)最大系統(tǒng)效率或最小化功率和電流開銷,這通常會導(dǎo)致成本最低的解決方案。在這兩個(gè)極端之間拖動屏幕上的滑塊很簡單,F(xiàn)PD 會生成一個(gè)模擬,顯示預(yù)測的效率、系統(tǒng)設(shè)計(jì)和所需的組件。中間母線電壓可以設(shè)置為用戶指定的參數(shù),或者您可以讓 FPD 推薦最佳值。

您還可以研究和模擬 FPD 中的許多其他選項(xiàng),例如 PCB 電阻對電壓降的影響。除了 XPE 支持,最新的 4.0 版本還包括一個(gè)新的系統(tǒng)優(yōu)化功能,用于根據(jù)配置的負(fù)載查找產(chǎn)品和優(yōu)化總線電壓,以及對負(fù)載瞬態(tài)仿真的改進(jìn),并支持 Flex 的 PMU,一個(gè) DC/DC 點(diǎn)-負(fù)載轉(zhuǎn)換器。

總體而言,使用 FPD 等軟件工具可使設(shè)計(jì)人員優(yōu)化其電源設(shè)計(jì)以提高效率和成本。通過支持 XPE 文件,現(xiàn)在可以為包含 Xilinx FPGA 的設(shè)計(jì)獲得最準(zhǔn)確、最可靠的仿真。這可以節(jié)省時(shí)間,降低出錯(cuò)風(fēng)險(xiǎn),最大限度地降低組件成本,并確保最終產(chǎn)品具有合適的電源系統(tǒng)——這意味著可以充分利用 FPGA 的性能和靈活性。


審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18600

    瀏覽量

    259788
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22205

    瀏覽量

    626859
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9282

    瀏覽量

    154293
  • 電源系統(tǒng)
    +關(guān)注

    關(guān)注

    3

    文章

    719

    瀏覽量

    39113
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進(jìn)而配置用到引腳的含義(手冊上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設(shè)計(jì)原理圖時(shí)需要注意的一些事項(xiàng),比如flash與FPGA的上電時(shí)序。
    的頭像 發(fā)表于 08-30 14:35 ?6227次閱讀
    一文詳解<b class='flag-5'>xilinx</b> 7系列<b class='flag-5'>FPGA</b>配置技巧

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費(fèi)下載
    發(fā)表于 05-30 15:29 ?2次下載

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個(gè) LogiCORE IP 核,用于在 FPGA 中實(shí)現(xiàn)高效的移位寄存器(Shift Register)。該 IP 核利用
    的頭像 發(fā)表于 05-14 09:36 ?671次閱讀

    xilinx FPGA IOB約束使用以及注意事項(xiàng)

    xilinx FPGA IOB約束使用以及注意事項(xiàng) 一、什么是IOB約束 在xilinx FPGA中,IOB是位于IO附近的寄存器,是FPGA
    的頭像 發(fā)表于 01-16 11:02 ?1331次閱讀
    <b class='flag-5'>xilinx</b> <b class='flag-5'>FPGA</b> IOB約束使用以及注意事項(xiàng)

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】Key-test

    硬件: 一Xilinx XC7A100T FPGA開發(fā)板 二12V電源適配器 三下載器 四 win10筆記本 軟件: 一Vivado (指導(dǎo)手冊有詳細(xì)的安裝下載流程) 二官方按鍵示例工程 按鍵示例
    發(fā)表于 01-09 16:08

    基于Agilex 5 FPGA的模塊系統(tǒng)介紹

    基于Agilex 5 FPGA的模塊系統(tǒng)(SoM)是一種由英特爾的合作伙伴提供的生產(chǎn)就緒型解決方案,專門針對嵌入式應(yīng)用。采用先進(jìn)的Agilex 5 FPGA的SoM可以滿足邊緣應(yīng)用日益增長的需求
    的頭像 發(fā)表于 12-19 17:10 ?1005次閱讀
    基于Agilex 5 <b class='flag-5'>FPGA</b>的模塊<b class='flag-5'>系統(tǒng)</b>介紹

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南

    電子發(fā)燒友網(wǎng)站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實(shí)戰(zhàn)指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-10 15:31 ?38次下載

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】測試一

    感謝米爾電子和電子發(fā)燒友提供的米爾-Xilinx XC7A100T FPGA開發(fā)板。 MYD-J7A100T用的 FPGAXILINX 公司 ARTIX-7 系列的 XC 7A1
    發(fā)表于 12-08 08:48

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒有?

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒有? tsw1400_lvds_dac_sample_wise_restored的代碼寫的實(shí)在太難度了,一句注釋都沒有
    發(fā)表于 11-25 06:04

    采用Xilinx FPGA的AFE79xx SPI啟動指南

    電子發(fā)燒友網(wǎng)站提供《采用Xilinx FPGA的AFE79xx SPI啟動指南.pdf》資料免費(fèi)下載
    發(fā)表于 11-15 15:28 ?0次下載
    采用<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的AFE79xx SPI啟動指南

    正點(diǎn)原子fpga開發(fā)指南

    正點(diǎn)原子(ZYNQ)是一種集成了ARM處理器和FPGA(現(xiàn)場可編程門陣列)的SoC(系統(tǒng)級芯片)解決方案,由Xilinx公司推出。它結(jié)合了處理器的靈活性和FPGA的可編程性,適用于需要
    的頭像 發(fā)表于 11-13 09:35 ?2795次閱讀

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+01.開箱(zmj)

    】資料:米爾-Xilinx XC7A100T FPGA開發(fā)板 【圖】資料:米爾-紫光同創(chuàng)PG2L100H國產(chǎn)FPGA開發(fā)板 3.硬件上電狀態(tài) 系統(tǒng)可以從 QSPI Flash 燒錄啟
    發(fā)表于 11-12 15:45

    Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應(yīng)用接口及一些特性。
    的頭像 發(fā)表于 11-05 15:45 ?4125次閱讀
    <b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b> PCIe Gen3的應(yīng)用接口及特性

    詳解FPGA的基本結(jié)構(gòu)

    ZYNQ PL 部分等價(jià)于 Xilinx 7 系列 FPGA,因此我們將首先介紹 FPGA 的架構(gòu)。簡化FPGA 基本結(jié)構(gòu)由 6 部分組
    的頭像 發(fā)表于 10-25 16:50 ?4045次閱讀
    詳解<b class='flag-5'>FPGA</b>的基本結(jié)構(gòu)

    如何申請xilinx IP核的license

    在使用FPGA的時(shí)候,有些IP核是需要申請后才能使用的,本文介紹如何申請xilinx IP核的license。
    的頭像 發(fā)表于 10-25 16:48 ?1872次閱讀
    如何申請<b class='flag-5'>xilinx</b> IP核的license