chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在時序邏輯中使用阻塞賦值會怎么樣?

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2022-09-06 09:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

【數(shù)字實(shí)驗室】在時序邏輯中使用阻塞賦值會怎么樣?

cc7e627a-2d84-11ed-ba43-dac502259ad0.png

阻塞賦值的使用

如之前介紹所述,建議使用阻塞賦值來描述組合邏輯設(shè)計。但是,如果在編碼時序邏輯行為時使用阻塞賦值,會發(fā)生什么?這是需要解決的最重要的問題之一,對后續(xù)討論很重要。

如果阻塞賦值用于編碼時序邏輯的行為,則可以觀察到綜合結(jié)果不是正確的功能設(shè)計意圖。

接下來介紹使用阻塞賦值對時序電路設(shè)計進(jìn)行編碼的幾個設(shè)計方案。

阻塞賦值和多個“Always”進(jìn)程

如例6.1所述,在多個“Always” 進(jìn)程中使用阻塞賦值。程序塊“Always”在時鐘的正邊緣觸發(fā),綜合器推斷時序邏輯。如前所述,所有阻塞賦值都在活動隊列中進(jìn)行計算和更新。讀者請參閱之前分享的分層事件隊列一文。

如例6.1所述,這兩個“Always” 進(jìn)程并行執(zhí)行,并以兩位串行輸入串行輸出移位寄存器的形式生成輸出。首先,always進(jìn)程生成一個輸出“b_in”從第一個“Always” 進(jìn)程生成的輸出被另一個“Always” 進(jìn)程用作輸入。因此,綜合器將其推斷為兩位串行輸入串行輸出移位寄存器。

示例6.1的綜合邏輯如圖6.1所示,并具有輸入“a_in”,“clk”和輸出“y_out”

cc9a8400-2d84-11ed-ba43-dac502259ad0.png

例6.1在多個always塊中阻塞賦值

ccae2dde-2d84-11ed-ba43-dac502259ad0.png

圖6.1多個always塊中阻塞賦值的綜合邏輯

同一“always”進(jìn)程中的阻塞賦值

如果阻塞賦值用于描述時序邏輯,并且在同一“always”程序塊中使用多個分配,則預(yù)期需求可能與綜合邏輯匹配,也可能與綜合邏輯不匹配。原因是,在阻塞分配中,所有后續(xù)語句(下一個立即數(shù))都被阻塞,除非直到當(dāng)前語句被執(zhí)行。這將導(dǎo)致硬件截斷,并可能推斷出不需要的綜合輸出。

考慮在示例6.2中描述的設(shè)計場景,其意圖是創(chuàng)建三位串行輸入和串行輸出移位寄存器,但是在綜合示例6.2之后,它推斷為單個觸發(fā)器。

可綜合邏輯如圖6.2所示,其輸入為“a”、“clk”和輸出為“y”。所需的功能是串行輸入、串行輸出移位寄存器,但上述示例由于使用阻塞賦值而推斷出單個觸發(fā)器。因此,建議在為時序功能編碼或描述RTL時使用非阻塞賦值。

ccc009fa-2d84-11ed-ba43-dac502259ad0.png

例6.2在always”進(jìn)程中的阻塞賦值

cce3f00e-2d84-11ed-ba43-dac502259ad0.png

圖6.2同一always進(jìn)程中阻塞賦值的綜合邏輯

阻塞賦值示例

考慮在示例6.3中描述的設(shè)計場景,其意圖是創(chuàng)建三位串行輸入和串行輸出移位寄存器,并且由于塊“begin” 和 “end”中使用的阻塞賦值語句,它順序生成三位串行輸入串行輸出移位寄存器。

綜合邏輯如圖6.3所示,其輸入為“a”、“clk”和輸出“y”。所需的功能是串行輸入串行輸出移位寄存器,它推斷串行輸入串行輸出移位寄存器。因此,需要記住的重要一點(diǎn)是,程序“always”塊中的阻塞賦值語句的順序是綜合中的決定性因素。

cd0451a0-2d84-11ed-ba43-dac502259ad0.png

例6.3同一always塊中的阻塞賦值(排序)

cd147e0e-2d84-11ed-ba43-dac502259ad0.png

圖6.3阻塞賦值重新排序后的可綜合邏輯

非阻塞賦值

如之前介紹的“分層事件隊列”一文所述,非阻塞賦值在活動事件隊列中評估,并在NBA隊列中更新。非阻塞賦值用于描述時序邏輯。這些指定在程序塊“always”中使用,以獲得所需的綜合結(jié)果。所有非阻塞賦值在“always”塊內(nèi)并行執(zhí)行。

如例6.4所述。非阻塞賦值用于多個“always”塊。程序塊“always”在時鐘的正邊沿觸發(fā),綜合器推斷時序邏輯。綜合邏輯如圖6.4所示。

cd35dfae-2d84-11ed-ba43-dac502259ad0.png

例6.4不同always塊中的非阻塞賦值

cd70c4f2-2d84-11ed-ba43-dac502259ad0.png

圖6.4不同always塊中的非阻塞賦值的綜合邏輯

非阻塞賦值示例

如果使用非阻塞賦值來描述時序邏輯,并且在同一“always”程序塊中使用多個賦值,則綜合器始終推斷出所需的預(yù)期邏輯。原因是,在非阻塞賦值中,“begin-end”塊中寫入的所有語句都是“并行”執(zhí)行的,這就產(chǎn)生了時序邏輯。

考慮示例6.5中描述的設(shè)計場景,意圖是創(chuàng)建三位串行輸入和串行輸出移位寄存器,使用非阻塞賦值。

綜合邏輯如圖6.5所示,其輸入為“a”、“clk”和輸出“y”。所需的功能是串行輸入串行輸出移位寄存器,它推斷串行輸入串行輸出移位寄存器。

cd954354-2d84-11ed-ba43-dac502259ad0.png

例6.5同一always塊中的非阻塞賦值

cdab7ca0-2d84-11ed-ba43-dac502259ad0.png

圖6.5同一always塊中非阻塞賦值的綜合邏輯

非阻塞賦值的排序

考慮在示例中描述的設(shè)計方案,其意圖是創(chuàng)建三位串行輸入和串行輸出移位寄存器,并使用非阻塞賦值。

上一節(jié)中的實(shí)例,在本例6.6中重新排序。

綜合邏輯如圖6.5所示,其輸入為“a”、“clk”和輸出“y”。所需的功能是串行輸入串行輸出移位寄存器,它推斷串行輸入串行輸出移位寄存器。所以,重要的一點(diǎn)是要記住,過程“always”塊中非阻塞賦值語句的順序不是推斷邏輯的決定性因素。

cdbce9ea-2d84-11ed-ba43-dac502259ad0.png

例6.6在同一always塊中具有順序更改的非阻塞賦值

總結(jié)

不總結(jié)了,例子很多建議自己測試。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5495

    瀏覽量

    127794
  • 電路設(shè)計
    +關(guān)注

    關(guān)注

    6725

    文章

    2561

    瀏覽量

    216948
  • 時序邏輯
    +關(guān)注

    關(guān)注

    0

    文章

    39

    瀏覽量

    9481

原文標(biāo)題:【數(shù)字實(shí)驗室】在時序邏輯中使用阻塞賦值會怎么樣?

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    FX3為什么無法Windows中使用Gstreamer?

    我正在開發(fā) FX3,我可以 Linux 和 Windows 中使用 y8 格式的 ffmpeg 流式傳輸相機(jī), Linux 中使用 y8 格式的 Gstreamer,但我無法
    發(fā)表于 05-29 06:59

    Pico示波器電源時序測試中的應(yīng)用

    航天電子系統(tǒng)研發(fā)中,電源模塊時序一致性是保障設(shè)備穩(wěn)定運(yùn)行的核心指標(biāo)。
    的頭像 發(fā)表于 05-15 15:55 ?580次閱讀
    Pico示波器<b class='flag-5'>在</b>電源<b class='flag-5'>時序</b>測試中的應(yīng)用

    工業(yè)自動化中使用固態(tài)繼電器時應(yīng)避免的5個錯誤

    固態(tài)繼電器(SSR)已成為工業(yè)自動化的無名英雄。它們安靜、可靠、速度快——這是繼電器應(yīng)具備的所有特點(diǎn)。但就像高科技駕駛艙中的新手飛行員一,即使是經(jīng)驗豐富的工程師使用SSR時也犯常見錯誤。本文讓我們來看看應(yīng)如何避免
    的頭像 發(fā)表于 04-20 11:42 ?424次閱讀

    testbench中如何使用阻塞賦值和非阻塞賦值

    本文詳細(xì)闡述了一個testbench中,應(yīng)該如何使用阻塞賦值與非阻塞賦值。首先說結(jié)論,建議t
    的頭像 發(fā)表于 04-15 09:34 ?857次閱讀
    <b class='flag-5'>在</b>testbench中如何使用<b class='flag-5'>阻塞</b><b class='flag-5'>賦值</b>和非<b class='flag-5'>阻塞</b><b class='flag-5'>賦值</b>

    數(shù)字電路—22、時序邏輯電路

    時序電路的邏輯功能可用邏輯表達(dá)式、狀態(tài)表、卡諾圖、狀態(tài)圖、時序圖和邏輯圖6種方式表示,這些表示方法
    發(fā)表于 03-26 15:03

    “串口阻塞”你真的會用嗎?

    導(dǎo)讀在串口通信開發(fā)中,數(shù)據(jù)錯亂是常見問題。本文將快速介紹串口標(biāo)志位的作用及配置方法,幫助解決數(shù)據(jù)傳輸錯誤。這是一個真實(shí)案例,用戶反饋“串口向另外的設(shè)備發(fā)送數(shù)據(jù),發(fā)現(xiàn)運(yùn)行一段時間后,發(fā)送的消息阻塞
    的頭像 發(fā)表于 02-13 11:42 ?1048次閱讀
    “串口<b class='flag-5'>阻塞</b>”你真的會用嗎?

    ADS1100每次復(fù)位ADS采集到數(shù)據(jù)都不一,是時序問題嗎?

    為什么我每次復(fù)位ADS采集到數(shù)據(jù)都不一啊 是時序問題嗎?
    發(fā)表于 02-12 07:06

    數(shù)組名之間可以直接賦值

    數(shù)組之間的賦值能不能直接使用等于號?比如這樣的代碼。 int main(){ int a[5] = {1, 2, 3, 4, 5}; int b[5] = {0}; b = a
    的頭像 發(fā)表于 11-26 11:23 ?820次閱讀

    功放功率小于音響功率怎么呢?

    功放功率小于音響功率怎么
    的頭像 發(fā)表于 11-25 10:22 ?2146次閱讀
    功放功率小于音響功率<b class='flag-5'>會</b>怎么<b class='flag-5'>樣</b>呢?

    請問ADS8671讀寫時序是怎么的?

    ;_00000000_00000000,然后再發(fā)送16bit的sclk來讀取寄存器數(shù)據(jù),但是讀取到的數(shù)據(jù)是adc的轉(zhuǎn)換數(shù)據(jù),并且寫入也沒成功,看過spi的時序是對的,想請問這個期間的讀寫時序是怎么
    發(fā)表于 11-21 08:23

    FPGA驅(qū)動ADS7947,時序與手冊一,采集到的數(shù)據(jù)一直恒定不變,為什么?

    FPGA驅(qū)動ADS7947出問題 時序與手冊一 但是采集到的數(shù)據(jù)一直恒定不變 CS也有一個上拉電阻器
    發(fā)表于 11-13 06:11

    socket編程中的阻塞與非阻塞

    在網(wǎng)絡(luò)編程中, socket 是一個非常重要的概念,它提供了一個抽象層,使得開發(fā)者可以不必關(guān)心底層的網(wǎng)絡(luò)通信細(xì)節(jié)。 socket 編程中的阻塞與非阻塞模式是兩種不同的操作方式,它們對程序的響應(yīng)性
    的頭像 發(fā)表于 11-01 16:13 ?965次閱讀

    簡單認(rèn)識邏輯電路的用途

    在數(shù)字電子的世界里,每一個決策、每一條指令、每一次數(shù)據(jù)處理,都離不開CMOS邏輯IC的掌控。CMOS邏輯IC大致包括兩種邏輯,即組合邏輯時序
    的頭像 發(fā)表于 11-01 15:44 ?860次閱讀

    Verilog HDL的基礎(chǔ)知識

    本文繼續(xù)介紹Verilog HDL基礎(chǔ)知識,重點(diǎn)介紹賦值語句、阻塞與非阻塞、循環(huán)語句、同步與異步、函數(shù)與任務(wù)語法知識。
    的頭像 發(fā)表于 10-24 15:00 ?1473次閱讀
    Verilog HDL的基礎(chǔ)知識

    多路復(fù)用模擬輸入應(yīng)用中使用ADS8411

    電子發(fā)燒友網(wǎng)站提供《多路復(fù)用模擬輸入應(yīng)用中使用ADS8411.pdf》資料免費(fèi)下載
    發(fā)表于 10-22 09:32 ?0次下載
    <b class='flag-5'>在</b>多路復(fù)用模擬輸入應(yīng)用<b class='flag-5'>中使</b>用ADS8411