chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

D觸發(fā)器實(shí)現(xiàn)的原理

FPGA設(shè)計(jì)論壇 ? 來源:FPGA設(shè)計(jì)論壇 ? 作者:FPGA設(shè)計(jì)論壇 ? 2022-09-19 15:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

從D觸發(fā)器的角度說明建立和保持時(shí)間。

1ab1efc8-3732-11ed-ba43-dac502259ad0.jpg

上圖是用與非門實(shí)現(xiàn)的D觸發(fā)器的邏輯結(jié)構(gòu)圖,CP是時(shí)鐘信號(hào)輸入端,S和R分別是置位和清零信號(hào),低有效; D是信號(hào)輸入端,Q信號(hào)輸出端;

這里先說一下D觸發(fā)器實(shí)現(xiàn)的原理:(假設(shè)S和R信號(hào)均為高,不進(jìn)行置位和清零操作)

CP=0時(shí): G3和G4關(guān)閉,Q3和Q4輸出為’1’。那么G5和G6打開,Q5=D,Q6=/D。Q5,Q6

的信號(hào)隨輸入信號(hào)D的改變而變化; G1和G2構(gòu)成一個(gè)SR鎖存器,我們知道,當(dāng)SR鎖存器的S、R的輸入均為高的時(shí)候,鎖存器的輸出保持不變,所以Q和/Q保持不變。

CP從0跳變?yōu)?時(shí): G3和G4打開,Q3=Q6=/D,Q4=Q5=D。由SR鎖存器的特性,Q=Q3=D,/Q=/D;CP=1時(shí): 不管D怎么變化,Q3和Q4的信號(hào)都不會(huì)發(fā)生變化,所以輸出也不會(huì)改變,具體原因由興趣的可以推一下;下面就又重復(fù)CP=0的時(shí)刻了。

從上面的分析可以知道,輸入信號(hào)D是在CP=0的時(shí)刻,經(jīng)過與G5和G6兩個(gè)與非門的延遲Tsu之后才傳輸?shù)絈5和Q6端的,然后再CP跳變?yōu)?的時(shí)候被鎖存到輸出端的。

我們假設(shè)Tsu=5ns,如果D輸入信號(hào)在CP跳變?yōu)?之前4ns(《5ns)的時(shí)候,才發(fā)生變化,那么在CP跳變?yōu)?時(shí),輸入信號(hào)D還沒有傳輸?shù)絈5和Q6,SR鎖存器鎖存的將是D變化之前的數(shù)據(jù)。也就是說D輸入信號(hào)只有在CP跳變之前》Tsu的時(shí)間里準(zhǔn)備好,觸發(fā)器才能將數(shù)據(jù)鎖存到Q輸出端口,也就是所說的要保證信號(hào)的建立時(shí)間。

在CP跳變?yōu)?之后,Q5和Q6的信號(hào)要經(jīng)過G3和G4兩個(gè)與非門的延遲(Thd)才能傳遞到Q3和Q4,構(gòu)成SR鎖存器之前的D輸入的阻塞,保證在CP=1是輸入數(shù)據(jù)變化不會(huì)影響鎖存結(jié)果。

我們假設(shè)Thd=5ns,如果D輸入信號(hào)在CP跳變?yōu)?之后5ns內(nèi)發(fā)生跳變,因?yàn)榇藭r(shí)Q3和Q4還沒發(fā)生變化,均為’1’,Q5和Q6的狀態(tài)將會(huì)發(fā)生跳變。在CP=1的時(shí)刻,Q3和Q4跟隨Q5、Q6的改變也發(fā)生跳變,末端SR鎖存器的輸出Q也發(fā)生跳變,造成輸出結(jié)果不對(duì)。 也就是說在CP跳變?yōu)?之后的Thd時(shí)間內(nèi),D信號(hào)不能發(fā)生變化,也就是所說的要保證信號(hào)的保持時(shí)間(Thd)。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1654

    文章

    22272

    瀏覽量

    629857
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7314

    瀏覽量

    93913
  • 鎖存器
    +關(guān)注

    關(guān)注

    8

    文章

    952

    瀏覽量

    43795
  • D觸發(fā)器
    +關(guān)注

    關(guān)注

    3

    文章

    181

    瀏覽量

    49519

原文標(biāo)題:FPGA學(xué)習(xí)-從D觸發(fā)器的角度說明建立和保持時(shí)間

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于D觸發(fā)器實(shí)現(xiàn)時(shí)鐘電路同步設(shè)計(jì)

    時(shí)鐘使能電路是同步設(shè)計(jì)的重要基本電路,在很多設(shè)計(jì)中,雖然內(nèi)部不同模塊的處理速度不同,但是由于這些時(shí)鐘是同源的,可以將它們轉(zhuǎn)化為單一的時(shí)鐘電路處理。
    發(fā)表于 08-06 10:35 ?5364次閱讀
    基于<b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b><b class='flag-5'>實(shí)現(xiàn)</b>時(shí)鐘電路同步設(shè)計(jì)

    最全的硬件工程師筆試試題集

    。解決方法:一是添加布爾式的消去項(xiàng),二是在芯片外部加電容。 (3) 請(qǐng)畫出用 D 觸發(fā)器實(shí)現(xiàn) 2 倍分頻的邏輯電路? 答:把 D 觸發(fā)器
    發(fā)表于 06-26 15:34

    如何實(shí)現(xiàn)半個(gè)時(shí)鐘周期延時(shí)

    本帖最后由 晝?nèi)丈褊E 于 2015-4-27 15:53 編輯 請(qǐng)教大神如何用D觸發(fā)器實(shí)現(xiàn)半個(gè)時(shí)鐘周期的延時(shí),錯(cuò)誤代碼如下module signel0(clk,signel,signel0
    發(fā)表于 04-27 15:50

    如何用D觸發(fā)器實(shí)現(xiàn)2分頻 原理

    如何用D觸發(fā)器實(shí)現(xiàn)2分頻 原理在線等
    發(fā)表于 07-03 19:37

    D觸發(fā)器實(shí)現(xiàn)2倍分頻的邏輯電路?

    module divide2( clk , clk_o, reset);inputclk , reset;outputclk_o;wire in;reg out ;always @ ( posedge clk or posedge reset) if ( reset)out
    發(fā)表于 08-02 11:59

    D觸發(fā)器怎么實(shí)現(xiàn)二分頻電路?

    D觸發(fā)器實(shí)現(xiàn)二分頻電路(D觸發(fā)器構(gòu)成的2分頻電路)
    發(fā)表于 03-02 11:05

    數(shù)字電路D觸發(fā)器怎么實(shí)現(xiàn)狀態(tài)機(jī)

    我要給寄存送數(shù),希望第一個(gè)時(shí)鐘脈沖送入輸入的數(shù)據(jù),后面的時(shí)鐘脈沖都送入另一個(gè)寄存里的數(shù)據(jù)。問了下老師說用D觸發(fā)器輸入1就能實(shí)現(xiàn),實(shí)在是不
    發(fā)表于 04-03 23:16

    解決方案:Chipscope中抓取的信號(hào)名改變,影響數(shù)據(jù)觀測(cè)和分析

    實(shí)現(xiàn)多級(jí)計(jì)數(shù),由于計(jì)數(shù)通過多個(gè)查找表實(shí)現(xiàn),導(dǎo)致Chipscope中的信號(hào)名改變,影響數(shù)據(jù)分析。如下圖所示,信號(hào)名改變,而且亂序。通過將計(jì)數(shù)
    發(fā)表于 10-24 11:56

    D觸發(fā)器實(shí)現(xiàn)延遲線的代碼,仿真波形總是不對(duì),幫忙看看代碼有什么問題。

    幫忙看看下面這個(gè)代碼有什么問題,編譯沒錯(cuò),但是Modelsim波形總是不對(duì)。
    發(fā)表于 12-06 14:56

    D觸發(fā)器

    D觸發(fā)器 同步式D觸發(fā)器邏輯電路圖 D觸發(fā)器功能
    發(fā)表于 10-20 09:57 ?2788次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>

    D觸發(fā)器實(shí)現(xiàn)二分頻電路(D觸發(fā)器構(gòu)成的2分頻電路)

    D觸發(fā)器實(shí)現(xiàn)二分頻電路(D觸發(fā)器構(gòu)成的2分頻電路)&
    發(fā)表于 06-12 13:58 ?8.1w次閱讀
    <b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b><b class='flag-5'>實(shí)現(xiàn)</b>二分頻電路(<b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>構(gòu)成的2分頻電路)

    D觸發(fā)器,D觸發(fā)器是什么意思

    D觸發(fā)器,D觸發(fā)器是什么意思   邊沿D 觸發(fā)器:  電平
    發(fā)表于 03-08 13:53 ?5291次閱讀

    怎樣使用D觸發(fā)器實(shí)現(xiàn)二分頻

    發(fā)表于 11-10 22:23 ?147次下載

    八人搶答電路的設(shè)計(jì)的詳細(xì)資料免費(fèi)下載來設(shè)計(jì)看看吧!內(nèi)含基本電路

    電路的核心用兩片74LS175四D觸發(fā)器實(shí)現(xiàn),采用同步級(jí)聯(lián)的方式,八個(gè)開關(guān)連接兩個(gè)觸發(fā)器的輸入端,八個(gè)LED燈各接一個(gè)電阻后接地連接輸出端,一個(gè)八與非門連接
    發(fā)表于 09-18 17:48 ?37次下載
    八人搶答<b class='flag-5'>器</b>電路的設(shè)計(jì)的詳細(xì)資料免費(fèi)下載來設(shè)計(jì)看看吧!內(nèi)含基本電路

    verilog模型舉例:利用D觸發(fā)器實(shí)現(xiàn)時(shí)鐘使能

    時(shí)鐘使能電路是同步設(shè)計(jì)的基本電路。在很多設(shè)計(jì)中,雖然內(nèi)部不同模塊的處理速度不同,但由于這些時(shí)鐘是同源的,可以將它們轉(zhuǎn)化為單一時(shí)鐘處理。在ASIC中可以通過STA約束讓分頻始終和源時(shí)鐘同相,但FPGA由于器件本身和工具的限制,分頻時(shí)鐘和源時(shí)鐘的Skew不容易控制(使用鎖相環(huán)分頻是個(gè)例外),難以保證分頻時(shí)鐘和源時(shí)鐘同相,因此推薦的方法是使用時(shí)鐘使能,通過使用時(shí)鐘使能可以避免時(shí)鐘滿天飛的情況,進(jìn)而避免了不必要的亞穩(wěn)態(tài)發(fā)生,在
    的頭像 發(fā)表于 10-01 10:16 ?8221次閱讀
    verilog模型舉例:利用<b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b><b class='flag-5'>實(shí)現(xiàn)</b>時(shí)鐘使能