chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA浮點數(shù)轉化為定點數(shù)方法

FPGA設計論壇 ? 來源:FPGA設計論壇 ? 作者:FPGA設計論壇 ? 2022-10-13 16:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA浮點轉定點運算、除法轉乘法運算以及運算誤差分析

FPGA在常規(guī)運算時不能進行浮點運算,只能進行定點整型運算,在處理數(shù)據(jù)的小數(shù)乘加運算和除法運算時FPGA一般是無能為力的,其中一種常用的處理方法就是數(shù)據(jù)進行浮點到定點的轉換。

浮點數(shù)轉化為定點數(shù)一般有兩種方法:

浮點數(shù)直接乘以一個數(shù)值。浮點小數(shù)(X)到定點數(shù)據(jù)(Xq)的轉換其實很簡單,就是把浮點小數(shù)乘以一個很大的2的n次冪的數(shù)據(jù)Xq=X*2^n,來把小數(shù)轉化為整數(shù),然后再進行數(shù)據(jù)的乘加運算,運算結果通過移位來得到實際對應的理論數(shù)據(jù)結果。

直接把浮點數(shù)轉化為有符號的二進制小數(shù)用SxQn來表示,然后進行乘加運算,運算結果通過移位來得到實際對應的理論數(shù)據(jù)結果。

通過上述兩種方法運算能完成浮點到定點乘加運算的結果,但是上述兩種方法存在一定的問題:

存在浮點小數(shù)(X)進行整數(shù)轉化定點數(shù)據(jù)(Xq)后依然還是一個小數(shù)的情況。

浮點數(shù)轉化為二進制數(shù)存在數(shù)據(jù)位寬激增情況,使得SxQn的數(shù)據(jù)位寬變大。

數(shù)據(jù)運算存在一定的截位誤差,這部分誤差只能減小而不能消除。

浮點到定點數(shù)據(jù)轉化后數(shù)據(jù)位寬變大,占用邏輯資源增加。

在實際使用時由于直接把浮點數(shù)轉化為有符號的二進制小數(shù)用SxQn來表示這種方法局限性較多,近而大都采用浮點數(shù)直接乘以一個數(shù)值這種方式,但是這種方式使用時需要注意截位誤差和量化誤差。

第一種浮點數(shù)直接乘以一個數(shù)值方法具體過程如下:

浮點數(shù)(x)轉換為定點數(shù)(xq):xq=(int)x2^Q 定點數(shù)(xq)轉換浮點數(shù)(x):x= (float)xq2^(-Q) 比如,16進制數(shù)2000H,用Q0表示就是8192;若用Q15表示,則為0.25。 下面介紹Q格式運算中Q值的確定:

(1)定點加減法:需要轉換成相同Q格式才能加減 (2)定點乘法:不同Q格式的數(shù)據(jù)相乘,相當于Q值相加 (3)定點除法:不同Q格式的數(shù)據(jù)相除,相當于Q值相減 (4)定點左移:相當于Q值增加 (5)定點右移:相當于Q值減少 比如,Q15表示的4000H(浮點數(shù)0.5)乘以Q15表示的4000H,4000H×4000H=1000 0000H,乘完之后Q值變?yōu)?5+15=30,即結果為0.01B,即為浮點數(shù)0.25。 對應浮點數(shù)的除法運算時是把除法轉換成乘法運算來實現(xiàn)。即分子/分母(A/B)轉化為A*(1/B),這時會面臨B是固定值和變值兩種情況 1、如果B是固定值利用這種方式即可把(1/B)轉化為定點數(shù),然后進行乘法運算,這樣計算速率較塊,且通過合理的選擇放大倍數(shù)來減小數(shù)據(jù)的誤差。 2、如果對應B不是固定值,那么就將B變?yōu)閷粚挼恼麛?shù),然后再進行數(shù)據(jù)的乘法運算。 數(shù)據(jù)的誤差來源于浮點轉化為定點時截位和運算結果截位引起的,這里可以通過常用的截位方式來實現(xiàn)截位。 常見的截位方式有:

1、負數(shù)直接截位后+1,就是所有數(shù)都按絕對值取floor 2、Truncate:直接截位,就是正數(shù)取floor,負數(shù)按絕對值取ceil 3、Rounding:舍入截位,就是所有數(shù)按絕對值取四舍五入

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1659

    文章

    22365

    瀏覽量

    632988
  • 數(shù)據(jù)

    關注

    8

    文章

    7323

    瀏覽量

    94285

原文標題:FPGA浮點轉定點運算、除法轉乘法運算以及運算誤差分析

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    基于FPGA實現(xiàn)的自定義浮點數(shù)

    基于FPGA實現(xiàn)各種設計的首要前提是理解并掌握數(shù)字的表示方法,計算機中的數(shù)字表示方法有兩種:定點數(shù)表示法和浮點數(shù)表示
    發(fā)表于 10-10 10:30 ?1972次閱讀

    定點數(shù)表示實數(shù)的方法以及定點數(shù)在硬件上的運算驗證

    本篇主要介紹定點數(shù)表示實數(shù)的方法以及定點數(shù)在硬件上的運算驗證 為什么選定點數(shù) 32位單精度浮點數(shù): 32位的單精度
    發(fā)表于 10-28 08:13

    浮點數(shù)定點數(shù)

    本帖最后由 gk320830 于 2015-3-5 23:17 編輯 數(shù)制,浮點數(shù)定點數(shù)的文檔,上數(shù)電時老師給的。有興趣的同學可以來看看
    發(fā)表于 03-27 21:31

    【安富萊——DSP教程】第7章 DSP定點數(shù)浮點數(shù)(重要)

    第7章DSP定點數(shù)浮點數(shù)(重要) 本期教程主要跟大家講解一下定點數(shù)浮點數(shù)的基礎知識,了解這些基礎知識對于后面學習ARM官方的DSP庫大有裨益。特別是初學的一定要理解這些基礎知識。
    發(fā)表于 06-03 11:47

    第7章 DSP定點數(shù)浮點數(shù)

    。7.1.2 浮點數(shù) 在計算機系統(tǒng)的發(fā)展過程中,曾經(jīng)提出過多種方法表達實數(shù)。典型的比如相對于浮點數(shù)定點數(shù)(Fixed Point Number)。在這種表達方式中,小數(shù)點固定的位于實
    發(fā)表于 09-22 13:02

    verilog程序定點數(shù)的資料

    verilog程序中需要用到定點數(shù),用浮點數(shù)太復雜。。。有誰有關于定點數(shù)比較系統(tǒng)的資料嗎。。。我找到黑金的教程,是關于浮點數(shù)運算的verilog實現(xiàn),很詳細,先傳上來 Verilog
    發(fā)表于 03-27 06:35

    功能函數(shù)中的浮點數(shù)轉換為定點數(shù)

    第16章 DSP功能函數(shù)-數(shù)據(jù)拷貝,數(shù)據(jù)填充和浮點定點本期教程主要講解功能函數(shù)中的數(shù)據(jù)拷貝,數(shù)據(jù)填充和浮點數(shù)轉換為定點數(shù)。目錄第16章 DSP功能函數(shù)-數(shù)據(jù)拷貝,數(shù)據(jù)填充和
    發(fā)表于 08-17 07:37

    定點數(shù)浮點數(shù)的區(qū)別是什么

    定點數(shù)浮點數(shù)的區(qū)別目的:理解定點數(shù)浮點數(shù)在傅里葉變換(FFT)的實際應用中的選擇單片機中如果需要進行一定的運算(常見的傅里葉變換)時,需要在不同情況下對AD采集的數(shù)據(jù)進行一定的處理
    發(fā)表于 02-21 07:22

    擴充浮點運算集是否需要自己在FPGA板子上設置一個定點數(shù)轉為浮點數(shù)的部分?

    擴充浮點運算集的時候,是否需要自己在FPGA板子上設置一個定點數(shù)轉為浮點數(shù)的部分?
    發(fā)表于 08-11 09:13

    功能:雙字節(jié)十六進制定點數(shù)轉換成格式化浮點數(shù)

    功能:雙字節(jié)十六進制定點數(shù)轉換成格式化浮點數(shù) 入口條件:雙字節(jié)定點數(shù)的絕對值在[R0]中,數(shù)符在位1FH中,整數(shù)部分的位數(shù)在A中。
    發(fā)表于 01-19 22:45 ?3709次閱讀

    FPGA浮點數(shù)定點數(shù)表示法原理展示

    浮點數(shù)定點數(shù)表示法是我們在計算機中常用的表示方法 所以必須要弄懂原理,特別是在FPGA里面,由于FPGA不能像在MCU一樣直接用乘除法。
    發(fā)表于 11-18 02:15 ?9288次閱讀
    在<b class='flag-5'>FPGA</b>里<b class='flag-5'>浮點數(shù)</b>與<b class='flag-5'>定點數(shù)</b>表示法原理展示

    單片機浮點數(shù)運算的源碼設計

    單片機執(zhí)行程序的過程,實際上就是執(zhí)行我們所編制程序的過程。即逐條指令的過程。本文詳細介紹了浮點數(shù)在單片機中的表示方式和匯編子程序,浮點數(shù)定點數(shù)加減法要困難,但是克服了定點數(shù)表示范圍小
    的頭像 發(fā)表于 03-07 15:19 ?1.1w次閱讀
    單片機<b class='flag-5'>浮點數(shù)</b>運算的源碼設計

    Xilinx怎么定點數(shù)浮點數(shù)

    轉化為浮點數(shù)可以是單精度也可以是雙精度。
    發(fā)表于 07-05 08:09 ?4253次閱讀
    Xilinx怎么<b class='flag-5'>定點數(shù)</b>轉<b class='flag-5'>浮點數(shù)</b>

    定點數(shù)浮點數(shù)在STM32單片機中使用傅里葉(FFT)變換的理解

    定點數(shù)浮點數(shù)的區(qū)別目的:理解定點數(shù)浮點數(shù)在傅里葉變換(FFT)的實際應用中的選擇單片機中如果需要進行一定的運算(常見的傅里葉變換)時,需要在不同情況下對AD采集的數(shù)據(jù)進行一定的處理
    發(fā)表于 12-24 19:22 ?16次下載
    <b class='flag-5'>定點數(shù)</b>和<b class='flag-5'>浮點數(shù)</b>在STM32單片機中使用傅里葉(FFT)變換的理解

    定點數(shù)浮點數(shù)的概念 浮點數(shù)二進制序列與指數(shù)表達式之間的轉化

    的缺點:由于小數(shù)點位置固定不變,定點數(shù)所表示的數(shù)的范圍非常有限,不能同時表達特別大或特別小的數(shù),所以才出現(xiàn)了浮點數(shù),以此來擴充數(shù)的范圍,同時浮點數(shù)也廣泛應用于精度要求高的場合。簡單的理解浮點數(shù)
    的頭像 發(fā)表于 08-22 16:06 ?9912次閱讀
    <b class='flag-5'>定點數(shù)</b>和<b class='flag-5'>浮點數(shù)</b>的概念 <b class='flag-5'>浮點數(shù)</b>二進制序列與指數(shù)表達式之間的<b class='flag-5'>轉化</b>