chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

輸入線寬,就可以得到阻抗值,還能匹配疊層的神器你用過嗎?

華秋電路 ? 來源:華秋電路 ? 作者:華秋電路 ? 2022-10-27 10:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

提到阻抗其實很多人可能都不會計算,因為涉及到很多參數,如:半固化片PP厚度,銅的厚度,如果是隔層參考還要計算芯板加PP厚度,接下來就會講解到詳細的阻抗。

做阻抗的目的是什么?

印刷電路板提供的電路性能必須能夠使信號傳輸過程中不發(fā)生反射現(xiàn)象,信號保持完整,降低傳輸損耗,起到匹配阻抗的作用,這樣才能得到完整、可靠、精確,無干擾、噪音的傳輸信號。

對我們而言,就是除了要保證PCB板的短、斷路合格外,還要保證阻抗值在規(guī)定的范圍內,只有這兩方向都合格了印刷板才符合客戶的要求

阻抗的影響因素

★ 線寬(W)

由底片的設計值,制程的蝕銅能力決定

★ 線路銅厚(T)

由原物料的選擇和鍍銅能力決定(外層阻抗)

★ 介電層厚度(H)

PP的種類,殘銅率,壓合程式等

★ 介電常數(er)

(包括基板,PP)由原物料決定

★ 阻焊厚度(C)

由制程能力決定(包括下墨量,刮刀速度,刮刀角度,外層銅厚)

綠漆介電常數(er)

(包括基板,PP)

★ 介電常數的定義

電容器兩極板間充滿電介質時的電容和兩極板間為真空時的電容之比叫做電介質的介電常數,用er表示。它是表征材料電性能的一個物理量。

材料的介電常數是材料的生產廠家在頻率為1MHz下測量確定的,是隨著頻率的增加而減小,TDR測試頻率為900MHz。

PP和基板的介電常數一般為3.8-4.5,而PP和基板都是由玻纖布和樹脂組成,玻纖布的介電常數為6.0,樹脂的介電常數為3.8,因此不同膠含量的PP,其介電常數一般來說是不同的。

poYBAGNZ6qSAEIiDAAJ8Tui7ExE334.png

第一種:傳統(tǒng)阻抗設計軟件

poYBAGNZ6q6AJvayAADuEVRkUrU115.png

第二種:阻抗神器:

pYYBAGNZ6uCAGGY7AAGnHUrrQv0245.png

如上圖所示,只輸入阻抗值和線寬,就會出現(xiàn)阻抗值,下面就會多種疊層推薦。

(1)差分阻抗計算

pYYBAGNZ6umABE1IAAIMMHUa3fo466.png

(2)多組阻抗計算

pYYBAGNZ6u-ACHnyAAH4nvIN888007.png

上述工具地址:https://www.hqpcb.com

poYBAGNZ6vuASrhqAABFJdvymuo905.png

第三種:接下來就是展現(xiàn)華秋DFM阻抗神器

pYYBAGNZ6wWADsFtAAEoIyowl3A296.png

上述工具地址:https://dfm.elecfans.com/uploads/software/promoter/hqdfm_dzfsy_hdzwz.zip

審核編輯 黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4399

    文章

    23820

    瀏覽量

    422504
  • 阻抗
    +關注

    關注

    17

    文章

    984

    瀏覽量

    49021
  • PCB設計
    +關注

    關注

    396

    文章

    4916

    瀏覽量

    94654
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Bamtone班通:不同基材介電常數對PCB阻抗的影響有多大?

    PCB阻抗與基材介電常數大致成反比,在、線寬、介質厚度都不變的前提下,介電常數越高,阻抗越??;介電常數越低,
    的頭像 發(fā)表于 01-21 11:34 ?384次閱讀
    Bamtone班通:不同基材介電常數對PCB<b class='flag-5'>阻抗</b>的影響有多大?

    班通科技:PCB線寬線距對阻抗的影響有哪些?

    PCB線寬主要決定阻抗大小,線距主要影響耦合強度和差分/共面結構的阻抗;加寬線寬會降低阻抗,增大線距一般會增加差分或共面結構的
    的頭像 發(fā)表于 01-20 17:53 ?58次閱讀
    班通科技:PCB<b class='flag-5'>線寬</b>線距對<b class='flag-5'>阻抗</b>的影響有哪些?

    電容是如何實現(xiàn)高頻噪聲抑制的?

    主題:求解電容的高頻秘訣:其工藝是如何實現(xiàn)極低ESL和高自諧振頻率的? 我們了解到超低ESR
    發(fā)表于 12-04 09:19

    貼片電感代理-電感的實際應用

    電感,作為一種基于多層陶瓷或磁性材料制成的電感元件,以其小型化、高頻特性好、品質因數高、散熱性能好及抗干擾能力強等優(yōu)勢,在消費電子、工業(yè)自動化及汽車電子等領域得到了廣泛應用。以下將詳細闡述
    的頭像 發(fā)表于 08-22 17:38 ?799次閱讀
    貼片電感代理-<b class='flag-5'>疊</b><b class='flag-5'>層</b>電感的實際應用

    Allegro Skill工藝輔助之導入模板

    在PCB設計中,導入模板能夠確保設計的標準化和規(guī)范化,避免因手動設置參數而可能出現(xiàn)的錯誤或不一致情況。
    的頭像 發(fā)表于 07-10 17:10 ?3035次閱讀
    Allegro Skill工藝輔助之導入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設計避坑指南

    每次PCB設計最讓頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結構。當你的設計從實驗室小批量轉到批量生產時,是否遇到過信號完整性突然惡化
    的頭像 發(fā)表于 06-25 07:36 ?2703次閱讀
    PCB<b class='flag-5'>疊</b><b class='flag-5'>層</b>設計避坑指南

    PCB設計避坑指南

    至目標厚度 設計完成關鍵步驟:用工具驗證 設計完成后,如何驗證?傳統(tǒng)方法依賴工程師經驗,現(xiàn)在 華秋DFM軟件提供了一站式解決方案 。 1、
    發(fā)表于 06-24 20:09

    Allegro Skill布線功能之調整差分的線寬線距

    在進行高速PCB設計的過程中,當PCB板的結構發(fā)生變化時,為了保持信號的完整性,我們不得不對高速信號線的線寬進行相應的調整。那么這種調整是必要的,因為不同的
    的頭像 發(fā)表于 06-06 15:46 ?3253次閱讀
    Allegro Skill布線功能之調整差分的<b class='flag-5'>線寬</b>線距

    Allegro Skill布線功能之改變線寬介紹

    在進行高速PCB設計的過程中,我們經常會遇到一個問題,那就是當PCB板的結構發(fā)生變化時,為了保持信號的完整性,我們不得不對高速信號線的線寬進行相應的調整。那么這種調整是必要的,因為不同的
    的頭像 發(fā)表于 06-04 17:21 ?1777次閱讀
    Allegro Skill布線功能之改變<b class='flag-5'>線寬</b>介紹

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    在PCB設計中,多層板的設計直接影響信號完整性、電源分配和EMC性能。合理的結構不僅能提升電路板的可靠性,還能優(yōu)化生產成本。作為行業(yè)
    的頭像 發(fā)表于 05-11 10:58 ?676次閱讀

    PCB走線寬度1mm過1A電流的依據是什么

    在做PCB設計時,如果有大電流,就需要針對不同的電流設計對應的線寬,以前老師傅給的建議是1mm線寬過1A電流,按這個估算就可以。
    的頭像 發(fā)表于 05-07 10:15 ?3273次閱讀
    PCB走<b class='flag-5'>線寬</b>度1mm過1A電流的依據是什么

    如何確保模擬示波器的輸入阻抗匹配

    輸入阻抗匹配是確保信號完整性和測量精度的關鍵。模擬示波器通常提供 1 MΩ ± x%(高阻)和 50 Ω 兩種輸入阻抗模式,需根據被測信號特性選擇匹配模式。以下是確保匹配的詳細步驟與注
    發(fā)表于 04-08 15:25

    干貨 | 這可能是最詳細的「阻抗匹配」介紹

    頻率的改變而改變。一、輸入阻抗輸入阻抗是指一個電路輸入端的等效阻抗。在輸入端上加上一個電壓源U,測量輸入
    的頭像 發(fā)表于 03-22 19:32 ?3325次閱讀
    干貨 | 這可能是最詳細的「<b class='flag-5'>阻抗匹配</b>」介紹

    LVDS連接器PCB設計與制造

    和L16),并配備完整的參考地平面。例如,L1的屏蔽為G2,L16的屏蔽為G15。這種設計可以有效減少信號干擾,提升傳輸質量。 2、阻抗匹配 LVDS信號的
    發(fā)表于 02-18 18:18

    電源濾波器的阻抗匹配問題:源阻抗和負載阻抗匹配時的優(yōu)化策略

    在電子設備中,電源濾波器的性能受到源阻抗和負載阻抗匹配的影響。諧振現(xiàn)象可能導致電感和電容元件形成共振回路,影響濾波器的濾波效果和電路元件的穩(wěn)定性。優(yōu)化濾波器設計采用 L 型匹配網絡,
    的頭像 發(fā)表于 02-10 11:02 ?1406次閱讀
    電源濾波器的<b class='flag-5'>阻抗匹配</b>問題:源<b class='flag-5'>阻抗</b>和負載<b class='flag-5'>阻抗</b>不<b class='flag-5'>匹配</b>時的優(yōu)化策略