chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

信號(hào)完整性測(cè)試 如何才能測(cè)試到芯片的的最終端

信號(hào)完整性 ? 來源:信號(hào)完整性 ? 作者:信號(hào)完整性 ? 2022-11-16 10:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

項(xiàng)目背景:項(xiàng)目為一個(gè)云端運(yùn)算的產(chǎn)品,所有的高速和低速信號(hào)都要進(jìn)行信號(hào)完整性測(cè)試,其中包括高速串行信號(hào)PCI-Express Gen1( 簡(jiǎn)稱PCIe Gen1)。PCIe Gen1信號(hào)分為CEM和base兩種情況,CEM的測(cè)試可以使用 PCI-sig協(xié)會(huì)的fixture直接進(jìn)行測(cè)試;base的測(cè)試直接使用探頭探測(cè)最終端的測(cè)試點(diǎn),這樣就會(huì)帶來一個(gè)問題,如何才能測(cè)試到芯片的的最終端?因?yàn)?,信?hào)的互連通道不僅僅包含了PCB走線,還包含了芯片內(nèi)部的布線,一般我們認(rèn)為測(cè)量到芯片內(nèi)部的Die才算最終端。

該項(xiàng)目的PCIE 1.0是屬于PCIe base的,互連CPU以太網(wǎng)PHY,如下圖1所示:

2cd03af4-64f3-11ed-8abf-dac502259ad0.jpg

圖1 原理框圖

所以測(cè)試的時(shí)候,需要將probe探測(cè)到最終端,但是對(duì)于目前示波器測(cè)試而言,都只能測(cè)試到芯片的引腳上,沒有辦法探測(cè)到最終端的Die上。

測(cè)試設(shè)備:示波器(16GHz),測(cè)試探頭(16GHz),萬用表,烙鐵,校準(zhǔn)板,網(wǎng)絡(luò)分析儀(帶TDR選件)

分析軟件:Intel Sigtest

問題描述以及分析:在測(cè)試接收端(RX)的信號(hào)時(shí),以太網(wǎng)PHY發(fā)送信號(hào),測(cè)試點(diǎn)選在CPU BGA下方的過孔上,信號(hào)沒有任何問題,眼圖和jitter都能滿足PCI-sig協(xié)會(huì)規(guī)范。測(cè)試發(fā)送端(TX)時(shí),CPU發(fā)送信號(hào),以太網(wǎng)PHY是接收端,由于PHY芯片封裝是QFP的,所以探頭點(diǎn)在引腳上。得到測(cè)試波形后,在分析軟件中分析波形,能通過眼圖模板測(cè)試規(guī)范,但是發(fā)現(xiàn)jitter過不了規(guī)范,重復(fù)幾次測(cè)試都是如此。再校準(zhǔn)示波器和測(cè)試探頭再測(cè)試,依然如此。每次得到的結(jié)果如下圖3所示:

2cfaab36-64f3-11ed-8abf-dac502259ad0.jpg

2d300b00-64f3-11ed-8abf-dac502259ad0.jpg

圖3 眼圖和jitter測(cè)試

結(jié)果顯示fail,而且是jitter fail。 jitter的問題一般都是比較麻煩的。從眼圖上看,眼圖的軌跡很稀松,也不是很光滑。

將示波器的原始波形展開放大觀察,發(fā)現(xiàn)信號(hào)在上升和下降沿上出現(xiàn)了非單調(diào)的現(xiàn)象,對(duì)比眼圖,正好能對(duì)應(yīng)上眼圖的交叉點(diǎn)處,如下圖4所示。

2d4931d4-64f3-11ed-8abf-dac502259ad0.jpg

圖4 測(cè)試波形圖

一般非單調(diào)是因?yàn)樽杩共贿B續(xù)造成的。在PCB生產(chǎn)完成之后,我們對(duì)高速信號(hào)進(jìn)行了阻抗的測(cè)試,對(duì)應(yīng)的阻抗如下圖5所示:

2d5ffa5e-64f3-11ed-8abf-dac502259ad0.jpg

圖5 阻抗測(cè)試曲線

上圖所示,這是使用網(wǎng)絡(luò)分析儀的TDR軟件測(cè)試得到的結(jié)果,信號(hào)線的設(shè)計(jì)阻抗為85ohm,有上圖5紅色框曲線所示,測(cè)試阻抗都能滿足在85ohm +/-10以內(nèi)的設(shè)計(jì)要求,可以認(rèn)為其阻抗一致性比較好。不存在信號(hào)線阻抗突變的問題。如果阻抗沒有突變,一般在測(cè)試時(shí)出現(xiàn)這種非單調(diào)的情況,大多時(shí)候都是由于測(cè)試不在最終端所造成的(當(dāng)然,最終端的die達(dá)不到,那么至少要求stub最短)。

項(xiàng)目使用的以太網(wǎng) PHY封裝如下圖6所示:

2d979158-64f3-11ed-8abf-dac502259ad0.jpg

圖6 芯片封裝

這種封裝,很多時(shí)候其芯片內(nèi)部走線比較長(zhǎng),那么在測(cè)試的時(shí)候,其探測(cè)點(diǎn)在芯片的引腳上,那么內(nèi)部的走線就是一段stub,顯然,這一段stub很長(zhǎng),由于stub的作用,很可能最終導(dǎo)致其測(cè)試時(shí)信號(hào)波形出現(xiàn)非單調(diào)。進(jìn)而影響眼圖、jitter等信號(hào)完整性的表現(xiàn)。

解決方案:分析了相關(guān)的原因后,懷疑就是在測(cè)試時(shí)芯片內(nèi)部的走線形成了stub,那么在測(cè)試把芯片去掉,在PCIE信號(hào)兩個(gè)引腳上分別焊接上50ohm的端接電阻,類似PCIE CEM的測(cè)試一樣,探頭連接在電阻端進(jìn)行測(cè)試,這樣就不會(huì)存在stub,如果信號(hào)波形是好的,都能滿足眼圖、jitter等性能指標(biāo),那么懷疑是芯片內(nèi)部的走線引起的stub導(dǎo)致的反射,這就是成立的,這樣的情況可以認(rèn)為PCIe的互連通道的信號(hào)完整性能滿足產(chǎn)品和規(guī)范的要求。

芯片去掉之后,端接上電阻,得到眼圖和jitter分析結(jié)果如下圖7所示:

2da94cd6-64f3-11ed-8abf-dac502259ad0.jpg

2dcf8ed2-64f3-11ed-8abf-dac502259ad0.jpg

圖7 改變后測(cè)試眼圖和jitter

下圖8是端接后展開的波形,在上升和下降沿處都沒有觀察到非單調(diào)性。

2e045ce8-64f3-11ed-8abf-dac502259ad0.jpg

圖8 改變后測(cè)試波形圖

綜上所述,此處PCIe Gen1測(cè)試信號(hào)完整性fail的問題是由于測(cè)試點(diǎn)不在最終端測(cè)試所造成的結(jié)果,可以推斷此PCIe互連通道的信號(hào)完整性沒有問題。

如果其它的測(cè)試遇到這樣的情況也是一樣,特別是一些項(xiàng)目的芯片很大,像FPGA那樣的,如果需要測(cè)試的信號(hào)線其能探測(cè)的測(cè)試點(diǎn)離最終端(Die)比較遠(yuǎn),在測(cè)試的時(shí)候又出現(xiàn)了問題,這個(gè)時(shí)候就需要考慮是否是由于測(cè)試點(diǎn)不在最終端(或最靠近最終端)造成的。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53227

    瀏覽量

    454876
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23646

    瀏覽量

    418150

原文標(biāo)題:[案例]PCIE jitter測(cè)試問題分析以及解決方案

文章出處:【微信號(hào):SI_PI_EMC,微信公眾號(hào):信號(hào)完整性】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    普源示波器DS1102如何精準(zhǔn)應(yīng)對(duì)5G信號(hào)完整性測(cè)試

    隨著5G通信技術(shù)的全面普及,信號(hào)完整性測(cè)試成為保障網(wǎng)絡(luò)性能的核心環(huán)節(jié)。面對(duì)5G信號(hào)高頻、寬帶、復(fù)雜調(diào)制的挑戰(zhàn),普源示波器DS1102憑借其高性能參數(shù)與智能化功能,為工程師提供了精準(zhǔn)可靠
    的頭像 發(fā)表于 10-18 09:55 ?928次閱讀
    普源示波器DS1102如何精準(zhǔn)應(yīng)對(duì)5G<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>測(cè)試</b>

    什么是信號(hào)完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?0次下載

    普源DHO924示波器在信號(hào)完整性測(cè)試中的表現(xiàn)

    信號(hào)完整性測(cè)試是現(xiàn)代電子工程中的核心環(huán)節(jié),涉及對(duì)信號(hào)傳輸過程中的失真、噪聲、時(shí)序偏差等問題的精確分析與評(píng)估。普源DHO924示波器作為一款高性能、多功能數(shù)字示波器,憑借其卓越的技術(shù)參數(shù)
    的頭像 發(fā)表于 06-24 12:10 ?384次閱讀
    普源DHO924示波器在<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>測(cè)試</b>中的表現(xiàn)

    普源DHO5058示波器在信號(hào)完整性測(cè)試中的表現(xiàn)

    信號(hào)完整性測(cè)試是電子工程領(lǐng)域中確保電路系統(tǒng)可靠的關(guān)鍵環(huán)節(jié),尤其在高速數(shù)字信號(hào)傳輸、電源系統(tǒng)設(shè)計(jì)和復(fù)雜電子設(shè)備調(diào)試中,對(duì)
    的頭像 發(fā)表于 06-23 14:16 ?414次閱讀
    普源DHO5058示波器在<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>測(cè)試</b>中的表現(xiàn)

    季豐電子自建引腳完整性測(cè)試能力

    季豐可靠測(cè)試項(xiàng)目拓展AEC-Q100車規(guī)芯片驗(yàn)證C6:LI - Lead Integrity 引腳完整性Q100要求。
    的頭像 發(fā)表于 06-23 09:22 ?749次閱讀
    季豐電子自建引腳<b class='flag-5'>完整性</b><b class='flag-5'>測(cè)試</b>能力

    普源示波器MSO5072信號(hào)完整性測(cè)試

    在現(xiàn)代電子設(shè)計(jì)與調(diào)試中,信號(hào)完整性測(cè)試是確保系統(tǒng)穩(wěn)定運(yùn)行的關(guān)鍵環(huán)節(jié)。隨著信號(hào)頻率的提升和電路復(fù)雜度的增加,對(duì)測(cè)試設(shè)備的性能要求也愈發(fā)嚴(yán)苛。普
    的頭像 發(fā)表于 06-07 15:27 ?566次閱讀
    普源示波器MSO5072<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>測(cè)試</b>

    電源完整性基礎(chǔ)知識(shí)

    )。從源端穩(wěn)壓模塊(VRM)經(jīng)過路徑(單層直達(dá)或過孔轉(zhuǎn)換的幾個(gè)層面),到達(dá)終端最終流向使用芯片或經(jīng)過線纜使用設(shè)備。電源路徑與信號(hào)路徑是有
    發(fā)表于 05-13 14:41

    泰克示波器MDO34在信號(hào)完整性測(cè)試中的應(yīng)用與實(shí)踐

    在現(xiàn)代電子系統(tǒng)中,信號(hào)完整性(Signal Integrity, SI)是確保數(shù)據(jù)傳輸可靠和系統(tǒng)穩(wěn)定性的核心要素。隨著通信速率的提升和信號(hào)復(fù)雜度的增加,傳統(tǒng)示波器已難以滿足高精度
    的頭像 發(fā)表于 05-12 15:30 ?500次閱讀
    泰克示波器MDO34在<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>測(cè)試</b>中的應(yīng)用與實(shí)踐

    信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    ,高速系統(tǒng)的信號(hào)完整性直接關(guān)系到數(shù)據(jù)傳輸?shù)目煽?b class='flag-5'>性和系統(tǒng)的整體性能。因此,深入理解信號(hào)完整性的基本原理和測(cè)
    的頭像 發(fā)表于 04-24 16:42 ?2972次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>測(cè)試</b>基礎(chǔ)知識(shí)

    泰克AWG70000信號(hào)發(fā)生器在信號(hào)完整性測(cè)試中的應(yīng)用與優(yōu)勢(shì)

    信號(hào)完整性測(cè)試是電子系統(tǒng)設(shè)計(jì)與驗(yàn)證的關(guān)鍵環(huán)節(jié),尤其在高速通信、雷達(dá)系統(tǒng)、國防電子等領(lǐng)域,對(duì)信號(hào)發(fā)生器的性能要求日益嚴(yán)苛。泰克AWG70000系列任意波形發(fā)生器憑借其卓越的采樣率、動(dòng)態(tài)范
    的頭像 發(fā)表于 04-16 15:51 ?380次閱讀
    泰克AWG70000<b class='flag-5'>信號(hào)</b>發(fā)生器在<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>測(cè)試</b>中的應(yīng)用與優(yōu)勢(shì)

    普源DHO3000系列示波器電源完整性測(cè)試

    在電子電路設(shè)計(jì)日益復(fù)雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統(tǒng)可靠的重要評(píng)估指標(biāo)。電源完整性測(cè)試旨在確保電源在面對(duì)各種負(fù)載與外部干擾時(shí)能夠穩(wěn)定
    的頭像 發(fā)表于 04-15 14:45 ?465次閱讀
    普源DHO3000系列示波器電源<b class='flag-5'>完整性</b><b class='flag-5'>測(cè)試</b>

    技術(shù)資訊 | 信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    本文重點(diǎn)信號(hào)完整性測(cè)試需要從測(cè)試電路板和原型獲取實(shí)驗(yàn)數(shù)據(jù)并加以分析。在理想的工作流程中,還會(huì)仿真信號(hào)完整
    的頭像 發(fā)表于 04-11 17:21 ?1742次閱讀
    技術(shù)資訊 | <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>測(cè)試</b>基礎(chǔ)知識(shí)

    iic協(xié)議的信號(hào)完整性測(cè)試

    主機(jī)、多從機(jī)的串行通信協(xié)議,它允許多個(gè)設(shè)備共享同一總線。I2C總線由兩條線組成:數(shù)據(jù)線(SDA)和時(shí)鐘線(SCL)。數(shù)據(jù)傳輸是通過主設(shè)備生成的時(shí)鐘信號(hào)同步的。 信號(hào)完整性測(cè)試的必要
    的頭像 發(fā)表于 02-05 11:44 ?2181次閱讀

    聽懂什么是信號(hào)完整性

    2024年12月20日14:00-16:00中星聯(lián)華科技將舉辦“高速信號(hào)完整性分析與測(cè)試”-“碼”上行動(dòng)系列線上講堂線上講堂。本期會(huì)議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號(hào)
    的頭像 發(fā)表于 12-15 23:33 ?907次閱讀
    聽懂什么是<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    GND與信號(hào)完整性的關(guān)系

    (EMI)和射頻干擾(RFI)。 一、信號(hào)完整性的基本概念 信號(hào)完整性涉及信號(hào)在電路中的傳輸質(zhì)
    的頭像 發(fā)表于 11-29 15:17 ?1509次閱讀