chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【RISC-V】li指令

_light ? 來源:_light ? 作者:_light ? 2022-11-18 10:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

RISC-V中有這樣一條偽指令:

li a0, immediately

可以將任意的32位數(shù)據(jù)或者地址加載到指定的寄存器

在 RV32I中,它擴展到 lui 和/或 addi

li 何時擴展為 lui 或者 addi呢?又何時擴展為lui 和 addi呢?

我們觀察lui 和 addi 的指令碼即可得出結(jié)果

在這里插入圖片描述

在這里插入圖片描述

由上圖可知,lui加載的立即數(shù)為高20位,addi加載的立即數(shù)為低12位

由此得出結(jié)論

  • li 加載的立即數(shù)范圍為:0~4096 時,會擴展成 addi 指令

    li a0, immediately ? addi a0, x0, imme

  • li 加載的立即數(shù)范圍超過4096時,會擴展成 lui 指令addi 指令

    li a0, immediately 擴展成

    1、lui a0, (immediately >> 12)

    2、addi a0, a0, (immediately & 0xFFF)

  • li 加載的立即數(shù)范圍超過4096時,并且低12位為0,會擴展成 lui 指令

    li a0, immediately

    擴展成

    lui a0, (immediately >> 12)


接上文,觀察 lui指令addi指令 會得到這個結(jié)果:lui指令加載的立即數(shù)為無符號,無需注意。addi指令加載的為有符號數(shù),這個需要考慮一下立即數(shù)的符號位

假如我們要加載大立即數(shù)到指定的寄存器,需要考慮兩種情況

1、第11位為0

第11位為0,則指令:li a0, immediate 會直接擴展成:

lui   a0,  immediate >> 12
addi  a0, a0, (immediate & 0xFFF)

2、第11位為1

第11位為1,此時 li a0, immediate 就不會擴展成

lui   a0,  immediate >> 12
addi  a0, a0, (immediate & 0xFFF)

而是擴展成

lui   a0,  ((immediate >> 12) + 1)
addi  a0, a0, ((immediate & 0xFFF) - 2^12)

解釋一下:

addi指令所加載的立即數(shù)的第11位為1時,這個立即數(shù)是符號擴展的,因此加數(shù)將為負(fù)數(shù)。這意味著除了添加常量的最右邊11位

之外,我們還需要減去2^12。為了彌補這個錯誤,只需將lui 加載的常量添加一個1,因為 lui 常量縮小了 2 ^12倍

例如:將 0xE76 加載到寄存器a0中

答:

lui   a0,  0x01
addi  a0, a0, (0xE76 - 4096)

代碼實現(xiàn)

#define immediate  XXXX

uint32_t MSB, LSB;
MSB = immediate >> 12;
LSB = immediate & 0xFFF;

if (MSB == 0) {
	if (LSB & 0x800) {
		asm volatile("lui a0, 0x01"); 
		asm volatile("addi a0, a0, LSB - 4096"); 
	} else {
		asm volatile("addi a0, x0, LSB"); 
	}
} else {
	if (LSB & 0x800) {
		asm volatile("lui a0, MSB + 0x01"); 
		asm volatile("addi a0, a0, LSB - 4096"); 
	} else {
		asm volatile("lui a0, MSB"); 
		asm volatile("addi a0, x0, LSB"); 
	}
}

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5434

    瀏覽量

    124530
  • 指令
    +關(guān)注

    關(guān)注

    1

    文章

    616

    瀏覽量

    36475
  • RISC-V
    +關(guān)注

    關(guān)注

    46

    文章

    2573

    瀏覽量

    48839
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    正式的RISC-V基礎(chǔ)指令集架構(gòu)與特權(quán)架構(gòu)規(guī)范來了,RISC-V基金會已正式批準(zhǔn)

    根據(jù)RISC-V基金會官網(wǎng)發(fā)布的公告,RISC-V 基金會宣布了批準(zhǔn)RISC-V 基礎(chǔ)指令集架構(gòu)與特權(quán)架構(gòu)規(guī)范,為 RISC-V的可擴展性進(jìn)
    的頭像 發(fā)表于 07-11 10:46 ?1w次閱讀

    RISC-V指令集架構(gòu)特點

    RISC-V是當(dāng)下熱門的技術(shù),值得大家學(xué)習(xí),這里分享一份關(guān)于RISC-V指令的內(nèi)容給大家。
    的頭像 發(fā)表于 10-14 09:08 ?4260次閱讀

    RISC-V指令異常調(diào)試實例

    本文以一個簡單的實例介紹RISC-V指令異常的調(diào)試過程,思路都是一樣的,遇到其他情況時分析過程也類似。
    的頭像 發(fā)表于 06-08 10:50 ?2716次閱讀
    <b class='flag-5'>RISC-V</b><b class='flag-5'>指令</b>異常調(diào)試實例

    RISC-V開放架構(gòu)設(shè)計之道|閱讀體驗】RISC-V基礎(chǔ)整數(shù)指令

    第2章 RV32I:RISC-V基礎(chǔ)整數(shù)指令集 本章重點講解構(gòu)成RISC-V基礎(chǔ)整數(shù)指令集的基本指令
    發(fā)表于 01-31 21:10

    RISC-V和arm指令集的對比分析

    RISC-V和ARM指令集是兩種不同的計算機指令集架構(gòu),它們在多個方面存在顯著的差異。以下是對這兩種指令集的詳細(xì)對比分析: 一、設(shè)計理念 RISC-
    發(fā)表于 09-28 11:05

    RISC-Vli指令講解

    我們知道在RISC-V中有這樣一條偽指令: li a0, immediately 可以將任意的32位數(shù)據(jù)或者地址加載到指定的寄存器中,在 RV32I中,它擴展到 lui 和/或 addi。
    發(fā)表于 10-28 14:55

    RISC-V指令集概述

    RISC-V就是RISC的第五代指令集架構(gòu)。而RISC-V目標(biāo)就是“成為一種完全開放的指令集架構(gòu),可被任何學(xué)術(shù)機構(gòu)或商業(yè)組織自由使用”。
    發(fā)表于 11-30 23:30

    RISC-V基礎(chǔ)指令詳解

    RISC-V中定義了六種指令類型,其中包括 R型指令 : 用于寄存器與寄存器之間算數(shù)運算的指令 I型指令 : 用于寄存器和立即數(shù)算術(shù)運算和讀
    發(fā)表于 12-29 18:47

    RISC-V架構(gòu)簡介

    【摘要】 本文首先對RISC-V的架構(gòu)做了簡要的介紹,在此基礎(chǔ)上實現(xiàn)了LiteOS在RISC-V架構(gòu)上的適配過程的具體步驟,希望對你有所幫助。1 RISC-V架構(gòu)簡介RISC-V是一個
    發(fā)表于 07-28 07:46

    什么是RISC-V? RISC-V指令具有哪些特點應(yīng)用?

    什么是RISC-V?RISC-V指令具有哪些特點應(yīng)用?自己怎么才能設(shè)計出設(shè)計一套指令集?
    發(fā)表于 10-14 09:05

    如何在RISC-V中使用DSP指令

    如何在RISC-V中使用DSP指令?
    發(fā)表于 02-16 07:43

    RISC-V-Reader-Chinese-v2p1 RISC-V手冊(中文) RISC-V開源指令集的指南

    RISC-V 手冊 一本開源指令集的指南 本書是由 RISC-V 設(shè)計者 DAVID PATTERSON等親自寫的書。書寫的非常精彩,和Risc-V一樣非常簡潔明了,沒有廢話,書本身也
    發(fā)表于 04-22 18:04

    RISC-V 發(fā)展

    不完善的地方,有傳言未來可能會形成x86、ARM、RISC-V三足鼎立的天下,但能夠形成這個局面,還需要大家的共同努力。RISC-V指令RISC-V
    發(fā)表于 04-14 10:18

    第一屆RISC-V中國峰會看點 risc-v開發(fā)要怎么優(yōu)化risc-v指令集架構(gòu)代碼密度

    在第一屆RISC-V中國峰會上看點很多,RISC-V是開源的,那么代碼密度要怎么控制,會不會因為開源而導(dǎo)致代碼密度特別大? 我們一起來看看risc-v峰會其中一個非常重要的亮點;卡姆派樂信息科技有限公司解讀針對
    發(fā)表于 06-23 18:22 ?9860次閱讀
    第一屆<b class='flag-5'>RISC-V</b>中國峰會看點 <b class='flag-5'>risc-v</b>開發(fā)要怎么優(yōu)化<b class='flag-5'>risc-v</b><b class='flag-5'>指令</b>集架構(gòu)代碼密度

    簡單講講RISC-V指令集CPU的參數(shù)

    本次CPU采用32位RISC-V指令集架構(gòu)(一代是自己瞎編指令集)。指令集就是程序指令的集合,指引硬件如何設(shè)計、如何運行。
    的頭像 發(fā)表于 08-07 14:55 ?4124次閱讀
    簡單講講<b class='flag-5'>RISC-V</b><b class='flag-5'>指令</b>集CPU的參數(shù)