chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

射頻電路PCB設(shè)計技巧

電子萬花筒 ? 來源:電子萬花筒 ? 作者:電子萬花筒 ? 2022-11-24 09:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

由于射頻(RF)電路為分布參數(shù)電路,在電路的實際工作中容易產(chǎn)生趨膚效應(yīng)和耦合效應(yīng),所以在實際的PCB設(shè)計中,會發(fā)現(xiàn)電路中的干擾輻射難以控制。

如:數(shù)字電路模擬電路之間相互干擾、供電電源的噪聲干擾、地線不合理帶來的干擾等問題。

正因為如此,如何在PCB的設(shè)計過程中,權(quán)衡利弊尋求一個合適的折中點,盡可能地減少這些干擾,甚至能夠避免部分電路的干涉,是射頻電路PCB設(shè)計成敗的關(guān)鍵。

文中從PCB的LAYOUT角度,提供了一些處理的技巧,對提高射頻電路的抗干擾能力有較大的用處。

一RF布局

這里討論的主要是多層板的元器件位置布局。

元器件位置布局的關(guān)鍵是固定位于RF路徑上的元器件,通過調(diào)整其方向,使RF路徑的長度最小,并使輸入遠(yuǎn)離輸出,盡可能遠(yuǎn)地分離高功率電路和低功率電路,敏感的模擬信號遠(yuǎn)離高速數(shù)字信號和RF信號。

在布局中常采用以下一些技巧:

1 一字形布局

RF主信號的元器件盡可能采用一字形布局,如圖1所示。

但是由于PCB板和腔體空間的限制,很多時候不能布成一字形,這時候可采用L形,最好不要采用U字形布局(如圖2所示),有時候?qū)嵲诒苊獠涣说那闆r下,盡可能拉大輸入和輸出之間的距離,至少1.5cm以上。

3de70642-6b97-11ed-8abf-dac502259ad0.jpg

圖1 一字形布局

3df97426-6b97-11ed-8abf-dac502259ad0.jpg

圖2 L形和U字形布局

另外在采用L形或U字形布局時,轉(zhuǎn)折點最好不要剛進(jìn)入接口就轉(zhuǎn),如圖3左所示,而是在稍微有段直線以后再轉(zhuǎn),如圖3右圖所示。

3e033132-6b97-11ed-8abf-dac502259ad0.jpg

圖3 兩種方案

2 相同或?qū)ΨQ布局

相同的模塊盡可能做成相同的布局或?qū)ΨQ的布局,如圖4、圖5所示。

3e119100-6b97-11ed-8abf-dac502259ad0.jpg

圖4 相同布局

3e1de34c-6b97-11ed-8abf-dac502259ad0.jpg

圖5 對稱布局

3 十字形布局

偏置電路的饋電電感與RF通道垂直放置,如圖6所示,主要是為了避免感性器件之間的互感。

3e2df700-6b97-11ed-8abf-dac502259ad0.jpg

圖6 十字形布局

4 45度布局

為合理的利用空間,可以將器件45度方向布局,使射頻線盡可能短,如圖7所示。

3e36a12a-6b97-11ed-8abf-dac502259ad0.jpg

圖7 45度布局

二RF布線

布線的總體要求是:RF信號走線短且直,減少線的突變,少打過孔,不與其它信號線相交,RF信號線周邊盡量多加地過孔。

以下是一些常用的優(yōu)化方式:

1 漸變線處理

在射頻線寬比IC器件管腳的寬度大比較多的情況下,接觸芯片的線寬采用漸變方式,如圖8所示。

3e537f3e-6b97-11ed-8abf-dac502259ad0.jpg

圖8 漸變線

2 圓弧線處理

射頻線不能直的情況下,作圓弧線處理,這樣可以減少RF信號對外的輻射和相互問的耦合。有實驗證明,傳輸線的拐角采用變曲的直角,能最大限度的降低回?fù)p。如圖9所示。

3e5e3406-6b97-11ed-8abf-dac502259ad0.jpg

圖9 圓弧線

3 地線和電源

地線盡可能粗。在有條件的情況下,PCB的每一層都盡可能的鋪地,并使地連到主地上,多打地過孔,盡量降低地線阻抗。

RF電路的電源盡量不要采用平面分割,整塊的電源平面不但增加了電源平面對RF信號的輻射,而且也容易被RF信號的干擾。所以電源線或平面一般采用長條形狀,根據(jù)電流的大小進(jìn)行處理,在滿足電流能力的前提下盡可能粗,但是又不能無限制的增寬。在處理電源線的時候,一定要避免形成環(huán)路。

電源線和地線的方向要與RF信號的方向保持平行但不能重疊,在有交叉的地方最好采用垂直十字交叉的方式。

4 十字交叉處理

RF信號與IF信號走線十字交叉,并盡可能在他們之間隔一塊地。

RF信號與其他信號走線交叉時,盡量在它們之間沿著RF走線布置一層與主地相連的地。如果不可能,一定要保證它們是十字交叉的。這里的其他信號走線也包括電源線。

5 包地處理

對射頻信號、干擾源、敏感信號及其他重要信號進(jìn)行包地處理,這樣既可以提高該信號的抗干擾能力,也可以減少該信號對其他信號的干擾。如圖10所示。

3e6edd10-6b97-11ed-8abf-dac502259ad0.jpg

圖10 包地處理

6 銅箔處理

銅箔處理要求圓滑平整,不允許有長線或尖角,若不能避免,則在尖角、細(xì)長銅箔或銅箔的邊緣處補(bǔ)幾個地過孔。

7 間距處理

射頻線離相鄰地平面邊緣至少要有3W的寬度,且3W范圍內(nèi)不得有非接地過孔。

3e86a3e6-6b97-11ed-8abf-dac502259ad0.jpg

圖11 間距

同層的射頻線要作包地處理,并在地銅皮上加地過孔,孔間距應(yīng)小于信號頻率所對應(yīng)波長(λ)的1/20,均勻排列整齊。包地銅皮邊緣離射頻線2W的寬度或3H的高度,H表示相鄰介質(zhì)層的總厚度。

三腔體處理

對整個RF電路,應(yīng)把不同模塊的射頻單元用腔體隔離,特別是敏感電路和強(qiáng)烈輻射源之間,在大功率的多級放大器中,也應(yīng)保證級與級之間的隔離。

整個電路支流放置好后,就是對屏蔽腔的處理,屏蔽腔體的處理有以下注意事項:

整個屏蔽腔體盡量做成規(guī)則形狀,便于鑄模。對于每一個屏蔽腔盡量做成長方形,避免正方形的屏蔽腔。

屏蔽腔的轉(zhuǎn)角采用弧形,屏蔽金屬腔體一般采用鑄造成型,弧形的拐角便于鑄造成型時候拔模。如圖12所示。

3e9d321e-6b97-11ed-8abf-dac502259ad0.jpg

圖12 腔體

屏蔽腔體的周邊是密封的,接口的線引入腔體一般采用帶狀線或微帶線,而腔體內(nèi)部不同模塊采用微帶線,不同腔體相連處采用開槽處理,開槽的寬度為3mm,微帶線走在正中間。

腔體的拐角放置3mm的金屬化孔,用來固定屏蔽殼,在每支長的腔體上也要均勻放置同等的金屬化孔,用來加固支撐作用。

腔體一般做開窗處理,便于焊接屏蔽殼,腔體上一般厚2 mm以上,腔體上加2排開窗過孔屏,過孔相互錯開,同一排過孔之間間距150MIL。

四結(jié)束語

射頻電路PCB設(shè)計成敗的關(guān)鍵在于如何減少電路輻射,從而提高抗干擾能力,但是在實際的布局與布線中一些問題的處理是相沖突的,因此如何尋求一個折中點,使整個射頻電路的綜合性能達(dá)到最優(yōu),是設(shè)計者必須要考慮的問題。

所有這些都要求設(shè)計者具有一定的實踐經(jīng)驗和工程設(shè)計能力,但是要具備這些能力,每一個設(shè)計者都不可能一蹴而就的,只有從其他人那里借鑒經(jīng)驗,加上自己的不停摸索和思考,才能不斷進(jìn)步。

文章總結(jié)了工作中的一些設(shè)計經(jīng)驗,有利于提高射頻電路PCB的抗干擾能力,幫助射頻電路設(shè)計初學(xué)者少走不必要的彎路。

PCB射頻電路四大基礎(chǔ)特性

本文從射頻界面、小的期望信號、大的干擾信號、相鄰頻道的干擾四個方面解讀射頻電路四大基礎(chǔ)特性,并給出了在PCB設(shè)計過程中需要特別注意的重要因素。

1 射頻電路仿真之射頻的界面

無線發(fā)射器和接收器在概念上,可分為基頻與射頻兩個部份?;l包含發(fā)射器的輸入信號之頻率范圍,也包含接收器的輸出信號之頻率范圍?;l的頻寬決定了數(shù)據(jù)在系統(tǒng)中可流動的基本速率。

基頻是用來改善數(shù)據(jù)流的可靠度,并在特定的數(shù)據(jù)傳輸率之下,減少發(fā)射器施加在傳輸媒介(transmission medium)的負(fù)荷。

因此,PCB設(shè)計基頻電路時,需要大量的信號處理工程知識。

發(fā)射器的射頻電路能將已處理過的基頻信號轉(zhuǎn)換、升頻至指定的頻道中,并將此信號注入至傳輸媒體中。

相反的,接收器的射頻電路能自傳輸媒體中取得信號,并轉(zhuǎn)換、降頻成基頻。

發(fā)射器有兩個主要的PCB設(shè)計目標(biāo):第一是它們必須盡可能在消耗最少功率的情況下,發(fā)射特定的功率。第二是它們不能干擾相鄰頻道內(nèi)的收發(fā)機(jī)之正常運作。

就接收器而言,有三個主要的PCB設(shè)計目標(biāo):首先,它們必須準(zhǔn)確地還原小信號;第二,它們必須能去除期望頻道以外的干擾信號;最后一點與發(fā)射器一樣,它們消耗的功率必須很小。

2 射頻電路仿真之大的干擾信號

接收器必須對小的信號很靈敏,即使有大的干擾信號(阻擋物)存在時。

這種情況出現(xiàn)在嘗試接收一個微弱或遠(yuǎn)距的發(fā)射信號,而其附近有強(qiáng)大的發(fā)射器在相鄰頻道中廣播。

干擾信號可能比期待信號大60~70 dB,且可以在接收器的輸入階段以大量覆蓋的方式,或使接收器在輸入階段產(chǎn)生過多的噪聲量,來阻斷正常信號的接收。

如果接收器在輸入階段,被干擾源驅(qū)使進(jìn)入非線性的區(qū)域,上述的那兩個問題就會發(fā)生。為避免這些問題,接收器的前端必須是非常線性的。

因此,“線性”也是PCB設(shè)計接收器時的一個重要考慮因素。

由于接收器是窄頻電路,所以非線性是以測量“交調(diào)失真(intermodulation distortion)”來統(tǒng)計的。

這牽涉到利用兩個頻率相近,并位于中心頻帶內(nèi)(in band)的正弦波或余弦波來驅(qū)動輸入信號,然后再測量其交互調(diào)變的乘積。

大體而言,SPICE是一種耗時耗成本的仿真軟件,因為它必須執(zhí)行許多次的循環(huán)運算以后,才能得到所需要的頻率分辨率,以了解失真的情形。

3 射頻電路仿真之小的期望信號

接收器必須很靈敏地偵測到小的輸入信號。一般而言,接收器的輸入功率可以小到1 μV。

接收器的靈敏度被它的輸入電路所產(chǎn)生的噪聲所限制。因此,噪聲是PCB設(shè)計接收器時的一個重要考慮因素。

而且,具備以仿真工具來預(yù)測噪聲的能力是不可或缺的。附圖一是一個典型的超外差(superheterodyne)接收器。接收到的信號先經(jīng)過濾波,再以低噪聲放大器(LNA)將輸入信號放大。

然后利用第一個本地振蕩器(LO)與此信號混合,以使此信號轉(zhuǎn)換成中頻(IF)。前端(front-end)電路的噪聲效能主要取決于LNA、混合器(mixer)和LO。

雖然使用傳統(tǒng)的SPICE噪聲分析,可以尋找到LNA的噪聲,但對于混合器和LO而言,它卻是無用的,因為在這些區(qū)塊中的噪聲,會被很大的LO信號嚴(yán)重地影響。

小的輸入信號要求接收器必須具有極大的放大功能,通常需要120 dB這么高的增益。在這么高的增益下,任何自輸出端耦合(couple)回到輸入端的信號都可能產(chǎn)生問題。

使用超外差接收器架構(gòu)的重要原因是,它可以將增益分布在數(shù)個頻率里,以減少耦合的機(jī)率。

這也使得第一個LO的頻率與輸入信號的頻率不同,可以防止大的干擾信號“污染”到小的輸入信號。

因為不同的理由,在一些無線通訊系統(tǒng)中,直接轉(zhuǎn)換(direct conversion)或內(nèi)差(homodyne)架構(gòu)可以取代超外差架構(gòu)。

在此架構(gòu)中,射頻輸入信號是在單一步驟下直接轉(zhuǎn)換成基頻,因此,大部份的增益都在基頻中,而且LO與輸入信號的頻率相同。

在這種情況下,必須了解少量耦合的影響力,并且必須建立起“雜散信號路徑(stray signal path)”的詳細(xì)模型,譬如:穿過基板(substrate)的耦合、封裝腳位與焊線(bondwire)之間的耦合、和穿過電源線的耦合。

4 射頻電路仿真之相鄰頻道的干擾

失真也在發(fā)射器中扮演著重要的角色。發(fā)射器在輸出電路所產(chǎn)生的非線性,可能使傳送信號的頻寬散布于相鄰的頻道中。這種現(xiàn)象稱為“頻譜的再成長(spectral regrowth)”。

在信號到達(dá)發(fā)射器的功率放大器(PA)之前,其頻寬被限制著;但在PA內(nèi)的“交調(diào)失真”會導(dǎo)致頻寬再次增加。如果頻寬增加的太多,發(fā)射器將無法符合其相鄰頻道的功率要求。

當(dāng)傳送數(shù)字調(diào)變信號時,實際上,是無法用SPICE來預(yù)測頻譜的再成長。因為大約有1000個數(shù)字符號(symbol)的傳送作業(yè)必須被仿真,以求得代表性的頻譜,并且還需要結(jié)合高頻率的載波,這些將使SPICE的瞬態(tài)分析變得不切實際。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4907

    瀏覽量

    94095
  • 射頻電路
    +關(guān)注

    關(guān)注

    36

    文章

    445

    瀏覽量

    44589

原文標(biāo)題:射頻電路PCB設(shè)計技巧

文章出處:【微信號:ZGDZGCS,微信公眾號:電子萬花筒】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB設(shè)計 | AI如何顛覆PCB設(shè)計?從手動布線到智能自動化的30年演進(jìn)

    BarryOlney任澳大利亞In-CircuitDesignPtyLtd(iCD)公司執(zhí)行董事。該公司深耕PCB設(shè)計服務(wù)領(lǐng)域,專門研究電路板級仿真技術(shù)。其開發(fā)的iCDDesignIntegrity
    的頭像 發(fā)表于 11-27 18:30 ?984次閱讀
    <b class='flag-5'>PCB設(shè)計</b> | AI如何顛覆<b class='flag-5'>PCB設(shè)計</b>?從手動布線到智能自動化的30年演進(jìn)

    從入門到精通:PCB設(shè)計必須遵守的5大核心原則

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計需要遵守的原則有哪些?PCB設(shè)計必須遵守的原則。在PCB設(shè)計中,為確保電路性能、可靠性和可制造性,需嚴(yán)格遵守以下核心原則: ?
    的頭像 發(fā)表于 11-13 09:21 ?396次閱讀

    PCB設(shè)計中單點接地與多點接地的區(qū)別與設(shè)計要點

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計中的單點接地與多點接地有什么區(qū)別?單點接地與多點接地區(qū)別與設(shè)計要點。在PCB設(shè)計中,接地系統(tǒng)的設(shè)計是影響電路性能的關(guān)鍵因素之一。單點接地和多點接地是兩種
    的頭像 發(fā)表于 10-10 09:10 ?908次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中單點接地與多點接地的區(qū)別與設(shè)計要點

    深度解讀PCB設(shè)計布局準(zhǔn)則

    無論您是在進(jìn)行高速設(shè)計,還是正在設(shè)計一塊高速PCB,良好的電路板設(shè)計實踐都有助于確保您的設(shè)計能夠按預(yù)期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計
    的頭像 發(fā)表于 09-01 14:24 ?7127次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計</b>布局準(zhǔn)則

    上海圖元軟件國產(chǎn)高端PCB設(shè)計解決方案

    在當(dāng)今快速發(fā)展的電子行業(yè)中,高效、精確的PCB(印刷電路板)設(shè)計工具是確保產(chǎn)品競爭力的關(guān)鍵。為滿足市場對高性能、多功能PCB設(shè)計工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國產(chǎn)高端PCB
    的頭像 發(fā)表于 08-08 11:12 ?3927次閱讀
    上海圖元軟件國產(chǎn)高端<b class='flag-5'>PCB設(shè)計</b>解決方案

    PCB設(shè)計與工藝規(guī)范

    作為一名PCB Layout工程師,印制電路板(PCB)設(shè)計是吃飯的本事。不僅要兢兢業(yè)業(yè)“拉線”,而且要有“全局意識”,清楚整個流程是怎么樣的。通常來說,電路板的設(shè)計主要包含前期準(zhǔn)備、
    的頭像 發(fā)表于 08-04 17:22 ?904次閱讀
    <b class='flag-5'>PCB設(shè)計</b>與工藝規(guī)范

    原理圖和PCB設(shè)計中的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計中的常見錯誤,整理成一份實用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?910次閱讀

    PCB設(shè)計中容易遇到的問題

    印制電路板(PCB)設(shè)計是電子產(chǎn)品開發(fā)中的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設(shè)計中容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?817次閱讀

    SMT貼片前必知!PCB設(shè)計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設(shè)計進(jìn)行審查和確認(rèn)需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計審查流程。在SMT貼片加工中,PCB設(shè)計的審查和確認(rèn)是確保加
    的頭像 發(fā)表于 04-07 10:02 ?665次閱讀

    PCB】四層電路板的PCB設(shè)計

    摘要 詳細(xì)介紹有關(guān)電路板的PCB設(shè)計過程以及應(yīng)注意的問題。在設(shè)計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優(yōu)點及不足之處;介紹PCB電路
    發(fā)表于 03-12 13:31

    中興通訊的PCB設(shè)計規(guī)范

    中興通訊的PCB設(shè)計規(guī)范
    發(fā)表于 02-08 15:31 ?9次下載

    PCB設(shè)計全攻略:必備資料與詳細(xì)流程解析

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計需要提供的資料及設(shè)計流程有哪些?PCB設(shè)計需要的資料及設(shè)計流程。在電子產(chǎn)品開發(fā)過程中,印刷電路板(PCB)的設(shè)計是一個至關(guān)重要的環(huán)節(jié)。一個
    的頭像 發(fā)表于 02-06 10:00 ?1160次閱讀

    大功率PCB設(shè)計思路與技巧

    大功率PCB設(shè)計的核心在于確保電路在高電流或高電壓條件下的可靠性和穩(wěn)定性。設(shè)計總體思維應(yīng)聚焦于熱管理、電氣性能和機(jī)械結(jié)構(gòu)的優(yōu)化。 1.熱管理:評估所有元件的熱特性,預(yù)測熱點,設(shè)計有效的散熱路徑。 2.電氣性能:考慮電壓和電流
    的頭像 發(fā)表于 01-27 17:48 ?1573次閱讀
    大功率<b class='flag-5'>PCB設(shè)計</b>思路與技巧

    電子工程師的PCB設(shè)計經(jīng)驗

    本文分享了電子工程師在PCB設(shè)計方面的經(jīng)驗,包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2353次閱讀

    Kerman的KiCad學(xué)習(xí)筆記:第6章 PCB設(shè)計流程

    電路原理圖設(shè)計的最終目的是生產(chǎn)滿足需要的PCB(印制電路板)。利用KiCad 8.0軟件可以非常輕松地從原理圖設(shè)計轉(zhuǎn)入PCB設(shè)計。KiCad 8.0為用戶提供了一個完整的
    的頭像 發(fā)表于 12-25 15:34 ?3676次閱讀
    Kerman的KiCad學(xué)習(xí)筆記:第6章 <b class='flag-5'>PCB設(shè)計</b>流程