chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片要靠這個(gè)供電革命了!

jf_BPGiaoE5 ? 來源:新電子 ? 2022-12-22 10:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

芯片供電網(wǎng)絡(luò)(Power Delivery Network, PDN)的設(shè)計(jì)目標(biāo)是以最高效率為芯片上的主動(dòng)元件提供所需的電源(VDD)與參考電壓(VSS)。一直以來,業(yè)界都是利用后段制程(BEOL),在晶圓正面布線,透過這些低電阻的導(dǎo)線來供應(yīng)電力給芯片(圖1)。但也因?yàn)槿绱?,芯片?nèi)的供電網(wǎng)絡(luò)與信號網(wǎng)絡(luò)(即芯片內(nèi)的信號線)必須共用相同的元件空間。

18a2de34-813f-11ed-8abf-dac502259ad0.jpg

圖1.傳統(tǒng)的芯片正面供電網(wǎng)絡(luò)

但隨著制程節(jié)點(diǎn)往前推進(jìn),把電源網(wǎng)絡(luò)實(shí)作在芯片正面,遇到越來越多挑戰(zhàn),使得業(yè)界開始探索把供電網(wǎng)絡(luò)轉(zhuǎn)移到背面的可能性,從而讓晶背供電(Backside PDN)成為熱門的技術(shù)議題。本文將先從傳統(tǒng)PDN所遇到的挑戰(zhàn)談起,進(jìn)一步探討晶背供電技術(shù)的優(yōu)勢,以及這項(xiàng)技術(shù)未來的發(fā)展重點(diǎn)。

傳統(tǒng)PDN布線面臨諸多挑戰(zhàn)

為了將電力從封裝傳輸至芯片中的電晶體,電子必須經(jīng)由金屬導(dǎo)線和通孔,穿越15~20層BEOL堆疊。然而,越接近電晶體,線寬和通孔就越窄,電阻值也因而上升,這使得電子在向下傳輸?shù)倪^程中,會出現(xiàn)IR壓降現(xiàn)象,導(dǎo)致電力損失產(chǎn)生。

除了電力損失之外,PDN占用的空間也是一個(gè)問題。當(dāng)電子快到達(dá)電晶體,例如抵達(dá)標(biāo)準(zhǔn)元件層時(shí),電子會進(jìn)入由BEOL制程所制造Mint金屬層,進(jìn)而分配給負(fù)責(zé)提供工作電壓與接地電壓的電源軌。然后,這些電源軌會透過互連網(wǎng)絡(luò),連接到每一個(gè)電晶體的源極與汲極,完成供電任務(wù)。但這些電源軌會占用元件周圍及標(biāo)準(zhǔn)單元(Standard Cell)之間的空間。

然而,隨著制程技術(shù)世代交替,傳統(tǒng)后段制程的元件架構(gòu)難以跟上電晶體的微縮速度。如今,芯片內(nèi)部的電源線路,在布線復(fù)雜的后段制程上,往往占據(jù)了至少20%的繞線資源,如何解決信號網(wǎng)絡(luò)跟供電網(wǎng)絡(luò)之間的資源排擠問題,變成芯片設(shè)計(jì)者所面臨的主要挑戰(zhàn)之一。此外,電源線和接地線在標(biāo)準(zhǔn)單元設(shè)計(jì)上占了很大空間,使得元件很難進(jìn)一步微縮。就系統(tǒng)設(shè)計(jì)而言,因?yàn)楣β拭芏群虸R壓降急劇增加,從穩(wěn)壓器到電晶體的功率損失就很難控制在10%以下,帶給工程師嚴(yán)峻挑戰(zhàn)。

晶背供電網(wǎng)絡(luò)具有雄厚潛力

把芯片內(nèi)的PDN從正面移到背面,也就是所謂的晶背PDN(圖2),可以解決上述問題。若能將供電網(wǎng)絡(luò)與信號網(wǎng)絡(luò)分離,把電源線路全部移至晶圓背面,就能對標(biāo)準(zhǔn)單元進(jìn)行直接供電,不僅導(dǎo)線更寬、電阻更低,而且電子還不需層層穿越后段制程的元件堆疊。如以一來,不僅緩解了IR壓降問題,讓PDN的效能獲得改善,同時(shí)也避免了后段制程的布線壅塞問題。如果設(shè)計(jì)得當(dāng),晶背PDN甚至還能進(jìn)一步減少標(biāo)準(zhǔn)單元的高度。

18b497e6-813f-11ed-8abf-dac502259ad0.jpg

圖2 把供電網(wǎng)絡(luò)從正面轉(zhuǎn)移到背面,讓供電網(wǎng)絡(luò)跟信號網(wǎng)絡(luò)分離,可帶來諸多效益

要把PDN從芯片正面轉(zhuǎn)移到背面,需要兩項(xiàng)關(guān)鍵技術(shù),分別是埋入式電源軌(BPR)與納米硅穿孔(nTSV),其結(jié)構(gòu)示意如圖3。

18c6a274-813f-11ed-8abf-dac502259ad0.jpg

圖3 晶背供電網(wǎng)絡(luò)結(jié)構(gòu)的示意圖,最頂端的Nanosheet電晶體藉由埋入式電源軌跟納米硅穿孔,連接到位于芯片背部的互聯(lián)線路

埋入式電源軌是一種微縮化技術(shù),可以進(jìn)一步降低標(biāo)準(zhǔn)單元的高度,并減緩IR壓降問題。這些電源軌是埋在電晶體下方的導(dǎo)線,一部份藏在硅基板內(nèi),另一部份則在淺溝槽隔離氧化層內(nèi)。它們?nèi)〈藗鹘y(tǒng)后段制程在標(biāo)準(zhǔn)單元布下的電源線與接地線。

將供電網(wǎng)絡(luò)的實(shí)作從后段制程移到前段制程,是劃時(shí)代之舉。這種作法能有效減少M(fèi)int層的元件堆疊數(shù)量,進(jìn)而微縮標(biāo)準(zhǔn)單元尺寸。還有一點(diǎn),如果電源軌設(shè)計(jì)在標(biāo)準(zhǔn)單元的垂直向,還能放寬導(dǎo)線,進(jìn)而減緩IR壓降。

在2019年的IEEE國際電子研究會議(IEDM)上,imec攜手硅智財(cái)公司Arm,預(yù)測晶背供電技術(shù)所能帶來的效能升級。Arm在其開發(fā)與采用先進(jìn)設(shè)計(jì)規(guī)則的中央處理器(CPU)上進(jìn)行模擬,并比較「傳統(tǒng)供電」、「晶圓正面供電結(jié)合埋入式電源軌」、「晶背供電搭配納米硅穿孔與埋入式電源軌」這三種供電網(wǎng)絡(luò)實(shí)作方法的優(yōu)劣。

模擬結(jié)果顯示,就供電效率來看,第三種明顯勝過其它實(shí)作方法。芯片上的動(dòng)態(tài)IR壓降熱力圖(圖4)顯示,與傳統(tǒng)的正面供電網(wǎng)絡(luò)相比,導(dǎo)入埋入式電源軌后,IR壓降最多可以減至1.7倍。但埋入式電軌結(jié)合晶背供電網(wǎng)絡(luò)的性能表現(xiàn)更佳,電壓損耗大幅下降7倍。

18d955f4-813f-11ed-8abf-dac502259ad0.jpg

圖4 三種不同供電方法的動(dòng)態(tài)IR壓降模擬熱力圖

晶背PDN制程解析

接下來,我們會說明晶背供電網(wǎng)絡(luò)的其中一項(xiàng)應(yīng)用案例:納米硅穿孔在超薄膜晶圓的背面進(jìn)行制造,并與埋入式電源軌連接。我們以在晶圓正面制造的FinFET為例,這些元件透過埋入式電源軌與納米硅穿孔,連接到晶圓背面。其制程步驟如圖5。

18f4393c-813f-11ed-8abf-dac502259ad0.jpg

圖5 晶背供電網(wǎng)絡(luò)制程包含與納米硅穿孔相連的埋入式電源軌。為了方便說明,步驟2和步驟3的部分細(xì)節(jié)與步驟1雷同,故省略,包含連接埋入式電源軌與元件

步驟1:在晶圓正面制程導(dǎo)入埋入式電軌

首先,在12吋硅晶圓上成長一層硅鍺(SiGe)層。這層硅鍺材料在接下來進(jìn)行晶圓研磨(步驟2)時(shí)可以當(dāng)作蝕刻停止層。接下來,在硅鍺層上方成長一層薄膜硅覆蓋層,這時(shí)才算開始制造元件與埋入式電源軌。埋入式電源軌在進(jìn)行淺溝槽隔離后才確定圖形。這些溝槽在硅覆蓋層內(nèi)蝕刻成形,并以氧化物(襯墊層)與金屬材料(例如鎢或釕)填充。通常,這些電源軌的最大線寬為30nm,最大間距為100nm。接著在金屬材料挖洞,并覆蓋一層介電材料。元件(本文指的是FinFET)的制造是在布下埋入式電源軌之后,而這些電源軌透過連接到BPR的通孔(via-to-BPR, VBPR)與M0A層的導(dǎo)線,與電晶體的源極和汲極連接。最后進(jìn)行銅金屬化。

步驟2:晶圓接合與研磨

載有元件與埋入式電源軌的晶圓接著翻到另一面,讓用來制造主動(dòng)元件的晶圓正面與未圖形化的載板接合。先在室溫下采用SiCN熔接制程(Fusion Bonding),然后在250℃下進(jìn)行退火,第一片晶圓的背面就能研磨到硅鍺層,也就是蝕刻停止層。晶圓研磨步驟結(jié)合了化學(xué)機(jī)械研磨(CMP)與濕式、干式蝕刻技術(shù),依序進(jìn)行晶背薄化處理。接著,移除硅鍺層,晶圓處理就緒,準(zhǔn)備進(jìn)入納米硅穿孔制程。

步驟3:制造納米硅穿孔并連接到埋入式電源軌

先在晶背長出一層鈍化層,隨后采用一種能從晶背穿透硅材進(jìn)行對準(zhǔn)的微影制程,進(jìn)行納米硅穿孔的圖形化。這里所用的蝕刻技術(shù)可以穿透硅材(深度達(dá)到數(shù)百納米)來制造納米硅穿孔,這些通孔最后落在埋入式電源軌上,并以氧化物與金屬鎢填充。

在這個(gè)特殊案例中,納米硅穿孔的間距為200nm,完全沒占用到標(biāo)準(zhǔn)單元的空間。最終是制造單層或多層的金屬層,這些位于晶背的元件層會透過納米硅穿孔,與晶圓正面的埋入式電源軌實(shí)現(xiàn)通電。

鎖定三大關(guān)鍵步驟進(jìn)一步改良

導(dǎo)入晶背供電網(wǎng)絡(luò)意味著增加制程步驟。這幾年來,imec展示了不少關(guān)鍵技術(shù),逐步處理這些新增制程步驟所帶來的挑戰(zhàn)。

為埋入式電源軌引進(jìn)新金屬材料

就先前提議的制程,埋入式電源軌會在制成元件前,于前段制程制造。也就是說,這些金屬導(dǎo)線必須在后續(xù)進(jìn)行元件制造的步驟時(shí)承受高溫。對芯片制造商來說,這就跟數(shù)十年前在后段制程導(dǎo)入銅材料一樣,極具顛覆性。

因此,埋入式電源軌的材料選擇至關(guān)重要。imec可以整合以不同耐火金屬制成的埋入式電源軌,包含釕(Ru)和鎢(W)等高度耐熱的金屬元素。為了避免前段制程的材料受到污染,imec研究團(tuán)隊(duì)還額外增加了覆蓋層來包覆這些金屬導(dǎo)線。

imec相信,就性能升級與微縮化而言,結(jié)合埋入式電源軌與納米硅穿孔的發(fā)展?jié)摿κ挚捎^。晶背供電網(wǎng)絡(luò)還有其它做法,但是有的會犧牲供電效能、標(biāo)準(zhǔn)單元面積,或是增加前段制程的復(fù)雜度。

提高晶圓研磨精準(zhǔn)度

為了將納米硅穿孔連接至后續(xù)制造的銅導(dǎo)線,并降低其電阻,進(jìn)而減緩IR壓降,我們必須更精準(zhǔn)地控制晶圓薄化的厚度,研磨至數(shù)百納米。這就限制了晶圓厚度的容許差異,但在進(jìn)行不同道研磨步驟時(shí)就可能出現(xiàn)變異性。imec攜手合作伙伴,致力于改良蝕刻制程的化學(xué)溶液。例如,最后一道濕式蝕刻能夠展現(xiàn)高度選擇性,干凈去除硅鍺層。在晶圓研磨的最后一步,硅鍺層被移除,這時(shí)需要一種對硅材具備高度選擇性的專用化學(xué)物質(zhì)。這樣才能確保硅覆蓋層能夠平滑露出,厚度差異小于40nm。

不過,在硅基板高度薄化的情況下,元件本身的溫度變化所造成的熱沖擊(Thermal Impact)會變得更加明顯。這是需要審慎評估的一點(diǎn)。初步模擬結(jié)果顯示,晶背的導(dǎo)線可協(xié)助從橫向散逸熱能,因此對整體散熱效果能帶來許多助益,從而緩解了熱沖擊的疑慮。其它與散熱有關(guān)的模擬工作仍在進(jìn)行,以獲取更多這方面的資訊。

提高晶圓接合對位精度

晶圓接合步驟會讓主動(dòng)式元件所在的第一層晶圓產(chǎn)生形變,進(jìn)而在微影方面帶來技術(shù)挑戰(zhàn)。因?yàn)橐诰A研磨后,從晶背進(jìn)行納米硅穿孔的圖形化,故微影技術(shù)需要更高精確度,才能讓納米硅穿孔與下層的埋入式電源軌對準(zhǔn)。因?yàn)檫@些元件特征都算是標(biāo)準(zhǔn)單元設(shè)計(jì),對準(zhǔn)精度應(yīng)該優(yōu)于10nm。但是傳統(tǒng)的微影對準(zhǔn)技術(shù)不足以準(zhǔn)確校正晶圓接合的形變。

值得慶幸的是,晶圓接合技術(shù)已有多項(xiàng)進(jìn)展,對準(zhǔn)誤差和失真都已大幅下降。此外,透過先進(jìn)的微影校正技術(shù),納米硅穿孔對準(zhǔn)埋入式電源軌的誤差可以降至10nm以下。

新增制程不影響元件電性

在前段制程添加埋入式電源軌、晶圓研磨跟納米硅穿孔這些新步驟,會影響前段制程所制造出的元件的電性嗎?這點(diǎn)想必是很多半導(dǎo)體制程工程師都會有的疑問。

為了找出解答,imec近期開發(fā)了測試元件,采用上述制程與經(jīng)過改良的做法。該元件是微型FinFET(圖6),利用精確的對準(zhǔn)能力,將納米硅穿孔從晶背連接至320nm深的埋入式電源軌。電源軌透過MOA層與VO通孔連接到晶圓正面的導(dǎo)線。借此,研究人員就能比較測試元件在進(jìn)行后段制程前后的電性差異。結(jié)果顯示,只要在制程最后進(jìn)行退火,就能取得FinFET的最佳性能,不受埋入式電源軌與后段制程影響。

1908a52a-813f-11ed-8abf-dac502259ad0.jpg

圖6 微型FinFET測試元件的穿透式電子顯微鏡(TEM)圖,可見其與晶圓正面和背面相連

先進(jìn)邏輯與3D SoC率先獲益

有些芯片廠商已經(jīng)宣布將在2nm及未來技術(shù)節(jié)點(diǎn)的邏輯芯片制程,也就是Nanosheet電晶體世代導(dǎo)入晶背供電技術(shù)。不過,這項(xiàng)新興的布線技術(shù)其實(shí)可以應(yīng)用在更廣泛的電晶體架構(gòu)上。imec認(rèn)為,未來業(yè)界將發(fā)展出具備6T的Nanosheet電晶體,若結(jié)合埋入式電源軌設(shè)計(jì),標(biāo)準(zhǔn)單元高度可望降至6T以下。

其實(shí),晶背供電技術(shù)的應(yīng)用不僅限于2D芯片,未來還有可能用來提升3D系統(tǒng)單芯片(SoC)的性能。想像未來的3D SoC能將部分甚至所有的記憶體元件移到芯片上層,邏輯元件則在下層,如圖7。

19253456-813f-11ed-8abf-dac502259ad0.jpg

圖7 導(dǎo)入晶背供電網(wǎng)絡(luò)的3D SoC示意圖

技術(shù)上,這是可以透過晶圓接合技術(shù)實(shí)現(xiàn)的。把邏輯元件與記憶體分別置于不同晶圓的正面,再將兩片晶圓正面接合。這時(shí),兩片晶圓的背面變成3D SoC的外側(cè)。接著就是思考如何善用邏輯元件那片晶圓的背面,才能把電源連接到核心邏輯電路。其實(shí),透過2D SoC技術(shù)就能做到這點(diǎn),但主要差別是前面提到的載板晶圓,本來是為了晶圓研磨而設(shè)計(jì),但現(xiàn)在則是以記憶體那片晶圓來取代。

雖然目前還未進(jìn)入實(shí)驗(yàn),初步評估這套做法在IR壓降方面的發(fā)展可期。透過先進(jìn)制程研究用的設(shè)計(jì)流程套件(PDK),上述解決方案在邏輯與記憶體堆疊(Memory-on-logic)的芯片分區(qū)設(shè)計(jì)上進(jìn)行驗(yàn)證。結(jié)果顯示,結(jié)合晶背供電網(wǎng)絡(luò)、納米硅穿孔與埋入式電源軌的元件性能頗富前景:與傳統(tǒng)從晶圓正面供電的做法相比,底層元件的平均IR壓降減少81%,峰值減少77%。因此,晶背供電技術(shù)特別適合用于先進(jìn)CMOS的3D IC設(shè)計(jì)。

不論是2D或3D芯片設(shè)計(jì),晶背空間還能有其它的延伸應(yīng)用,像是增設(shè)I/O或靜電保護(hù)(ESD)等元件。舉例來說,imec結(jié)合了晶背供電技術(shù)與2.5D元件:一顆柱狀且由金屬—絕緣體—金屬(MIM)組成的去耦電容。該元件將電容密度提升了4~5倍,利于進(jìn)一步控制IR壓降。這些研究成果皆源自經(jīng)過實(shí)驗(yàn)數(shù)據(jù)校正的IR壓降模型。

晶背供電帶來諸多優(yōu)勢發(fā)展?jié)摿χ档闷诖?/p>

新一代芯片很可能打破傳統(tǒng),從晶圓背面供電。晶背供電網(wǎng)絡(luò)的設(shè)計(jì)包含在晶圓背面制造金屬導(dǎo)線、埋入式電源軌與納米硅穿孔,具備多項(xiàng)發(fā)展優(yōu)勢,不僅能減少IR壓降、紓解后段制程的布線壓力,還能幫助微縮標(biāo)準(zhǔn)單元。關(guān)鍵的制程技術(shù)包含整合埋入式電源軌、晶圓接合、晶圓研磨與納米硅穿孔制程,全都在進(jìn)行研發(fā)改良,為將來應(yīng)用在先進(jìn)邏輯元件與3D SOC做準(zhǔn)備。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53183

    瀏覽量

    453751
  • 電阻
    +關(guān)注

    關(guān)注

    88

    文章

    5700

    瀏覽量

    177023
  • 電力
    +關(guān)注

    關(guān)注

    8

    文章

    2307

    瀏覽量

    52111

原文標(biāo)題:芯片要靠這個(gè)供電革命了!

文章出處:【微信號:光刻人的世界,微信公眾號:光刻人的世界】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    ASP4644芯片在雷達(dá)FPGA供電系統(tǒng)中的適配與性能分析

    本文系統(tǒng)性地分析國科安芯推出的ASP4644芯片在雷達(dá)FPGA供電系統(tǒng)中的適配性與性能表現(xiàn)。
    的頭像 發(fā)表于 10-14 17:09 ?259次閱讀

    ADXRS645的高溫陀螺儀傳感器芯片是否正常使用的檢測問題,如何確定這個(gè)芯片是否是好的?

    問題1:在常溫靜止下,開始給陀螺儀芯片供電,芯片的輸出引腳剛開始是在1.78~2.05v之間跳動(dòng),20s時(shí)間后芯片輸出變成了0.35v左右變動(dòng),并且每次重新通電都這樣;在自檢ST1通電
    發(fā)表于 07-28 06:24

    抗輻照芯片在低軌衛(wèi)星星座CAN總線通訊及供電系統(tǒng)的應(yīng)用探討

    直接影響到衛(wèi)星的穩(wěn)定性和使用壽命。本文綜合分析抗輻照芯片在低軌衛(wèi)星星座CAN總線通訊及供電系統(tǒng)中的應(yīng)用現(xiàn)狀和前景。通過對相關(guān)試驗(yàn)報(bào)告、數(shù)據(jù)手冊和芯片測試報(bào)告的深入研究,探討了抗輻照
    的頭像 發(fā)表于 07-11 14:45 ?376次閱讀

    請問,這個(gè)是什么芯片?謝謝

    請問,這個(gè)是什么芯片?謝謝
    發(fā)表于 07-02 15:55

    通過stm32控制AD9914遇到芯片問題

    各位大佬,請教一個(gè)問題,就是我使用了AD9914這個(gè)芯片,使用100M晶振提供時(shí)鐘信號。想經(jīng)過內(nèi)部的倍頻產(chǎn)生2.4的系統(tǒng)時(shí)鐘。芯片供電沒有問題3.3V和1.8V。但是引腳沒有短路的情
    發(fā)表于 06-04 11:08

    AD7124邏輯供電能否大于AVDD?

    HI,最近想用AD7124做設(shè)計(jì),想采集真雙極性的電源,選分離電源±1.8V供電。因?yàn)橥ㄐ诺闹骺?b class='flag-5'>芯片邏輯電平是3.3V,所以IOVDD用了3.3V供電。我看規(guī)格書種有寫,IOVDD不
    發(fā)表于 04-15 06:20

    OP1177雙電源供電方式有沒有推薦的供電電路,采用哪款DCDC轉(zhuǎn)換芯片和LDO?

    大佬們好,我現(xiàn)在打算用OP1177作為AD7606的前端調(diào)理電路,請問OP1177在雙電源供電模式下有沒有推薦的供電電路,采用哪種DCDC轉(zhuǎn)換芯片和LDO比較好
    發(fā)表于 03-24 07:02

    通過AD芯片的哪些參數(shù)可以推算出對AD芯片供電的電源的紋波和噪聲的要求???

    哪位大神可以說一下,通過AD芯片的哪些參數(shù)可以推算出對AD芯片供電的電源的紋波和噪聲的要求???多謝了。。。 例如ADS1256
    發(fā)表于 01-10 07:09

    Matter 1.4推動(dòng)智能家居節(jié)能革命

    無論是何種電子產(chǎn)品,它們都有一個(gè)共同點(diǎn):需要能源供應(yīng)。然而對于電池供電的設(shè)備來說,能源使用效率更顯得至關(guān)重要。如何在有限的用電量中最大化使用效率,是技術(shù)創(chuàng)新者們不斷探索的方向。日前連接標(biāo)準(zhǔn)聯(lián)盟(CSA)發(fā)布全新的 Matter 1.4 技術(shù),為智能家居帶來了一次
    的頭像 發(fā)表于 01-03 09:32 ?797次閱讀

    使用SN65LBC184D設(shè)計(jì)板子的時(shí)候,供電電壓腳飛線,為什么?

    最近使用SN65LBC184D芯片,設(shè)計(jì)板子的時(shí)候,供電電壓腳飛線,漏接5V供電,我查看了數(shù)據(jù)手冊,里面提供的電壓范圍是4.75V-
    發(fā)表于 12-23 07:11

    tvp7002這個(gè)器件數(shù)據(jù)手冊標(biāo)注的供電電壓是1.9V,使用1.8V的話有影響嗎?

    您好,想問下tvp7002這個(gè)器件數(shù)據(jù)手冊標(biāo)注的供電電壓是1.9V(典型值),1.8V最低值,那我這邊由于這一路電源需要跟他人芯片共電源,所以只能是1.8V,這樣的話會有影響嗎?謝謝
    發(fā)表于 12-02 08:01

    單電源供電線性光耦如何實(shí)現(xiàn)雙向放大?

    逆變器輸出電流檢測芯片ACPL-C790是一款單電源供電輸入輸出都是雙極性的放大芯片; 請問單電源供電是如何放大雙極性輸入信號的,尤其這個(gè)
    發(fā)表于 11-28 17:14

    ADS1298電流超過10mA可能損壞芯片,請問這個(gè)芯片還能正常工作嗎?

    ,DVDD電流1mA. 1.根據(jù)datasheet absolute rating 電流超過10mA,可能損壞芯片,請問這個(gè)芯片還能正常工作嗎? 2.根據(jù)我的測量:VCAP3=3.0V,正確的數(shù)值應(yīng)該是
    發(fā)表于 11-19 06:05

    求助,關(guān)于ADS8638的HVDD和HVSS供電問題求解

    芯片描述HVDD和HVSS最大供電電壓分別不能超過+15V個(gè)-15V。考慮用15V開關(guān)電源給其供電,開關(guān)電源的電壓精度是正負(fù)2%,也就是0.3V的偏差,這個(gè)會對
    發(fā)表于 11-14 06:12

    AI算力芯片供電電源測試?yán)?費(fèi)思低壓大電流系列電子負(fù)載

    AI算力芯片作為驅(qū)動(dòng)復(fù)雜計(jì)算任務(wù)的核心引擎,其性能與穩(wěn)定性成為了決定應(yīng)用成敗的關(guān)鍵因素。而在這背后,供電電源的穩(wěn)定性和高效性則是保障AI算力芯片持續(xù)、穩(wěn)定工作的基石。今天,我們就來揭秘一款專為AI算力
    的頭像 發(fā)表于 10-25 11:26 ?1936次閱讀
    AI算力<b class='flag-5'>芯片</b><b class='flag-5'>供電</b>電源測試?yán)?費(fèi)思低壓大電流系列電子負(fù)載