chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

集成式Hi-Z緩沖器助力于解決復(fù)合環(huán)路實施的復(fù)雜難題

python爬蟲知識分享 ? 來源:python爬蟲知識分享 ? 作者:python爬蟲知識分享 ? 2022-12-22 17:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

為了可靠地捕獲高頻信號和快速瞬態(tài)脈沖,示波器和有源探頭等寬帶寬數(shù)據(jù)采集系統(tǒng)需要滿足以下要求的高性能模擬前端(AFE)信號鏈:

(至少)支持1 VPP信號,以確保高信噪比。

支持直流到500MHz的高輸入阻抗(高阻態(tài)),以防止加載待測器件。

提供低噪聲和低失真,以保持高信號保真度。

提供高直流精度。

克服這些設(shè)計難題的一種方法是建立基于復(fù)合環(huán)路的方案,使低頻和高頻信號鏈交錯,以獲得直流精度和較寬的大信號帶寬。

由于部署滿足系統(tǒng)要求的基于復(fù)合環(huán)路的電路非常復(fù)雜,工程師通常需要設(shè)計定制的應(yīng)用特定集成電路ASIC)或使用多個分立式元件,如圖1所示。這兩種方案都存在弊端,包括需要專門的ASIC專業(yè)知識,同時還會增加設(shè)計復(fù)雜性。這兩種方案還需要在性能和成本方面進行權(quán)衡:分立式實施比ASIC成本低,但不符合性能等級的要求。

poYBAGOkJ_-AUv1dAAAxvU9F9X4642.png

圖1:具有精密放大器模擬前端的分立式緩沖器復(fù)合環(huán)路

本文將探討與全新BUF802 Hi-Z緩沖器單芯片實施相比,分立式緩沖器復(fù)合環(huán)路實施存在的設(shè)計難題。

分立式緩沖器復(fù)合環(huán)路架構(gòu)

圖1中Hi-Z AFE的分立式實施使用在復(fù)合環(huán)路中配置的精密放大器和基于分立式結(jié)型場效應(yīng)晶體管(JFET)的源極跟隨器電路。環(huán)路將輸入信號分離為低頻和高頻分量,通過兩個不同的電路將兩個分量傳遞到輸出(傳輸功能),并將它們重新組合,呈現(xiàn)為凈輸出信號,如圖2所示。

pYYBAGOkKACAH1HKAABL0qDoHYk605.png

圖2:分立式復(fù)合環(huán)路低頻和高頻路徑

低頻路徑提供了網(wǎng)絡(luò)轉(zhuǎn)輸功能良好的直流精度,而基于JFET源極跟隨器的高頻路徑為網(wǎng)絡(luò)傳輸功能提供了較寬的大信號帶寬以及低噪聲和低失真。圖2所示電路的一個主要難題是實現(xiàn)兩條路徑的順利交錯,以確保平坦的頻率響應(yīng)。兩條路徑的傳輸功能中的任何不匹配都將導(dǎo)致網(wǎng)絡(luò)傳輸功能頻率響應(yīng)中斷,從而喪失信號保真度。

復(fù)合環(huán)路架構(gòu)的目標

在直流或低頻下,CHF(高頻電容器)處于開路狀態(tài),電壓輸出(VOUT)由低頻路徑中的精密放大器控制。α和β電阻網(wǎng)絡(luò)之比可控制直流或低頻增益。

在高頻下,由于增益帶寬產(chǎn)品的限制,CHF短路和精密放大器會用盡帶寬。分立式緩沖器充當(dāng)JFET源,負-正-負發(fā)射極跟隨器確定VOUT。在圖3中,分立式緩沖器級稱為增益(G),用于確定高頻路徑增益。

poYBAGOkKACAJiCZAABjfp5dk_s476.png

圖3:分立式緩沖器復(fù)合環(huán)路架構(gòu)

在中頻下,由于低頻和高頻路徑可確定輸出,因此為了確保平坦的頻率響應(yīng),請務(wù)必對極點和零點的單獨增益和交互進行調(diào)優(yōu)。由于具有相同的分量,中頻下的增益均衡難以實現(xiàn),CHF和RHF(高頻電阻)將確定低頻和高頻路徑的極點,如圖4所示。

pYYBAGOkKAGATMqQAAB8L9fJ42I329.png

圖4:分立式緩沖器頻率響應(yīng)

復(fù)合環(huán)路應(yīng)具有平坦的頻率響應(yīng)和較高的交叉頻率區(qū)域,以便降低1/f噪聲并實現(xiàn)快速過驅(qū)恢復(fù)。

分立式實施的復(fù)雜性

由于低頻路徑和高頻路徑相互依賴(如圖5所示),為實現(xiàn)平坦的頻率響應(yīng),CHF和CF(補償電容器)的值達到了數(shù)十納法。但這些值致使交叉頻率范圍從幾十赫茲達到幾百赫茲,因而限制了信號鏈的直流噪聲性能。

poYBAGOkKAGAf8rLAAAxw09aGeo410.png

圖5:低頻和高頻路徑的相互依賴

以分立方式實施復(fù)合環(huán)路的另一難題是精密放大器開環(huán)增益的極點以及由RHF和CHF 組成的電阻器-電容器網(wǎng)絡(luò)的極點會導(dǎo)致低頻路徑中形成雙極點網(wǎng)絡(luò),從而導(dǎo)致不穩(wěn)定。在精密放大器(圖3中名為“γ網(wǎng)絡(luò)”)上實施附加網(wǎng)絡(luò)可以針對這種不穩(wěn)定現(xiàn)象提供補償,但為了實現(xiàn)更平坦的頻率響應(yīng),還需要進行調(diào)優(yōu),這就導(dǎo)致在工作范圍內(nèi)建立平坦的頻率響應(yīng)時的復(fù)雜性進一步增加。

使用BUF802實施復(fù)合環(huán)路

實施分立式復(fù)合環(huán)路的主要限制之一是低頻和高頻路徑之間相互依賴,并需要增加γ網(wǎng)絡(luò)進行補償,而TI的全新BUF802高阻態(tài)緩沖器在器件中內(nèi)置了輔助路徑。將精密放大器的輸出連接到輔助路徑會形成復(fù)合環(huán)路,同時可確保低頻和高頻路徑之間相互隔離。隔離不同頻率的路徑可建立更高交叉頻率的區(qū)域,并且無需γ網(wǎng)絡(luò)和補償電路。低頻和高頻信號分量在BUF802內(nèi)部重新組合,在OUT引腳上重新呈現(xiàn),如圖6所示。

pYYBAGOkKAKAaBiwAABWd88B0ac300.png

圖6:具有內(nèi)部BUF802的復(fù)合環(huán)路精密放大器

結(jié)語

BUF802等集成式Hi-Z緩沖器有助于解決基于復(fù)合環(huán)路實施的復(fù)雜難題。BUF802的集成保護功能(如輸入/輸出鉗位)有助于保護信號鏈中的后續(xù)級,減少過驅(qū)恢復(fù)時間和輸入電容,并提高系統(tǒng)可靠性。

考慮在當(dāng)下應(yīng)用場景中使用AFE時,您還必須考慮未來的測量需求,未來通常需要更高的帶寬。BUF802具備的功能和優(yōu)勢可顯著提高測量精度,確保系統(tǒng)設(shè)計投資可滿足未來測試要求。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 緩沖器
    +關(guān)注

    關(guān)注

    6

    文章

    2215

    瀏覽量

    48702
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    NL17SZ07非反相開漏緩沖器技術(shù)解析與應(yīng)用指南

    緩沖器無鉛、無鹵素、無BFR,符合 RoHS 標準。這些設(shè)備適用于多種應(yīng)用,包括 嵌入系統(tǒng)、汽車、工業(yè)和LED燈。
    的頭像 發(fā)表于 11-22 11:36 ?1063次閱讀
    NL17SZ07非反相開漏<b class='flag-5'>緩沖器</b>技術(shù)解析與應(yīng)用指南

    使用有源緩沖器提高相移全橋效率

    傳統(tǒng)上,要限制輸出整流上的最大電壓應(yīng)力,需要無源緩沖器,例如電阻-電容器-二極管 (RCD) 緩沖器,但使用無源緩沖器將消耗功率,從而導(dǎo)
    的頭像 發(fā)表于 11-12 09:30 ?4012次閱讀
    使用有源<b class='flag-5'>緩沖器</b>提高相移全橋效率

    時鐘緩沖器的應(yīng)用場景及如何選擇合適的時鐘緩沖器?

    時鐘緩沖器廣泛應(yīng)用于各種電子系統(tǒng)中,以下是一些典型的應(yīng)用場景:1.通信設(shè)備:在高速通信設(shè)備中,時鐘信號的質(zhì)量直接影響數(shù)據(jù)傳輸?shù)臏蚀_性。時鐘緩沖器通過優(yōu)化信號完整性,確保通信系統(tǒng)的穩(wěn)定性和可靠性。2.
    的頭像 發(fā)表于 10-30 14:12 ?194次閱讀
    時鐘<b class='flag-5'>緩沖器</b>的應(yīng)用場景及如何選擇合適的時鐘<b class='flag-5'>緩沖器</b>?

    DAC53204-Q1 與 DAC63204-Q1 技術(shù)文檔總結(jié)

    。DACx3204-Q1器件支持Hi-Z掉電模式和斷電條件下的Hi-Z輸出。DAC輸出提供力檢測選項,用作可編程比較和電流吸收。多功能 GPIO、功能生成和 NVM 使這些智能 D
    的頭像 發(fā)表于 10-29 09:23 ?409次閱讀
    DAC53204-Q1 與 DAC63204-Q1 技術(shù)文檔總結(jié)

    DAC63004W 12 位四通道智能 DAC 技術(shù)總結(jié)

    Hi-Z掉電模式和斷電條件下的Hi-Z輸出。DAC輸出提供力檢測選項,用作可編程比較和電流吸收。多功能 GPIO、功能生成和 NVM 使這些智能 DAC 能夠?qū)崿F(xiàn)無處理
    的頭像 發(fā)表于 10-28 14:46 ?406次閱讀
    DAC63004W 12 位四通道智能 DAC 技術(shù)總結(jié)

    DAC63202W 智能數(shù)模轉(zhuǎn)換(DAC)技術(shù)總結(jié)

    該DAC63202W是一款 12 位、雙通道、緩沖、電壓輸出和電流輸出智能數(shù)模轉(zhuǎn)換 (DAC)。DAC63202W器件支持Hi-Z掉電模式和斷電條件下的Hi-Z輸出。DAC輸出提供力
    的頭像 發(fā)表于 10-28 10:06 ?405次閱讀
    DAC63202W 智能數(shù)模轉(zhuǎn)換<b class='flag-5'>器</b>(DAC)技術(shù)總結(jié)

    ?LMV112 40 MHz雙時鐘緩沖器技術(shù)文檔總結(jié)

    LMV112 是一款高速雙時鐘緩沖器,專為便攜通信和精確的多時鐘系統(tǒng)而設(shè)計。LMV112集成了兩個40 MHz低噪聲緩沖器,可優(yōu)化應(yīng)用并優(yōu)于大型分立式解決方案。該器件可在基帶和振蕩
    的頭像 發(fā)表于 09-22 10:08 ?553次閱讀
    ?LMV112 40 MHz雙時鐘<b class='flag-5'>緩沖器</b>技術(shù)文檔總結(jié)

    ?LMH2180 75 MHz雙時鐘緩沖器技術(shù)文檔總結(jié)

    LMH2180是一款高速雙時鐘緩沖器,專為便攜通信和 需要多個精確多時鐘系統(tǒng)的應(yīng)用。該LMH2180集成了兩個 75 MHz 低電平 帶有獨立關(guān)斷引腳的噪聲緩沖器
    的頭像 發(fā)表于 09-18 14:35 ?547次閱讀
    ?LMH2180 75 MHz雙時鐘<b class='flag-5'>緩沖器</b>技術(shù)文檔總結(jié)

    浙江賽思電子時鐘緩沖器的應(yīng)用條件

    在電子系統(tǒng)設(shè)計中,時鐘信號的穩(wěn)定與可靠性對于整個系統(tǒng)的正常運行至關(guān)重要。為了確保時鐘信號在傳輸過程中不會受到干擾或延遲,工程師們通常會使用一種名為“時鐘緩沖器”的裝置。本文將探討時鐘緩沖器的應(yīng)用條件
    的頭像 發(fā)表于 09-04 15:01 ?612次閱讀
    浙江賽思電子時鐘<b class='flag-5'>緩沖器</b>的應(yīng)用條件

    Texas Instruments SN74ACT17六路緩沖器數(shù)據(jù)手冊

    Texas Instruments SN74ACT17六路緩沖器包括六個獨立的CMOS邏輯緩沖器,具有TTL兼容的施密特觸發(fā)輸入。這些緩沖器可在短時間內(nèi)支持高達 ±75mA輸出驅(qū)動(
    的頭像 發(fā)表于 07-15 10:00 ?580次閱讀
    Texas Instruments SN74ACT17六路<b class='flag-5'>緩沖器</b>數(shù)據(jù)手冊

    Texas Instruments SN74LV8T240-EP八通道反相緩沖器/驅(qū)動數(shù)據(jù)手冊

    Texas Instruments SN74LV8T240-EP八通道反相緩沖器/驅(qū)動包含八個獨立的反相線路驅(qū)動,具有3態(tài)輸出。每個通道執(zhí)行正邏輯布爾函數(shù)Y = A。這些通道分為四組,其中一個
    的頭像 發(fā)表于 07-05 10:44 ?576次閱讀
    Texas Instruments SN74LV8T240-EP八通道反相<b class='flag-5'>緩沖器</b>/驅(qū)動<b class='flag-5'>器</b>數(shù)據(jù)手冊

    CY7C68013A-128AXC電源電壓達到動作范圍(3.0Vmin)之前的期間I/O是HI-Z狀態(tài)嗎?

    確認CY7C68013A-128AXC產(chǎn)品的式樣時,式樣書上標明電源投入→RESET解除為止期間,I/O應(yīng)該是HI-Z, 現(xiàn)在想確認一下 電源電壓達到動作范圍(3.0Vmin)之前的期間I/O是HI-Z狀態(tài)嗎?實物確認的時候發(fā)現(xiàn),電源在1.6V到3.3V期間,I/Opin
    發(fā)表于 06-04 06:22

    時鐘緩沖器在現(xiàn)代化建設(shè)中的作用

    時鐘緩沖器作為現(xiàn)代電子技術(shù)中的一項關(guān)鍵元件,其在信息化建設(shè)和智能化發(fā)展中所扮演的角色日益凸顯。隨著社會的不斷發(fā)展,人們對信息傳輸?shù)乃俣群蜏蚀_性要求越來越高,時鐘緩沖器以其獨有的功能,確保了數(shù)據(jù)傳輸
    的頭像 發(fā)表于 05-27 14:08 ?501次閱讀
    時鐘<b class='flag-5'>緩沖器</b>在現(xiàn)代化建設(shè)中的作用

    74HC4050緩沖器規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《74HC4050緩沖器規(guī)格書.pdf》資料免費下載
    發(fā)表于 02-07 15:51 ?0次下載
    74HC4050<b class='flag-5'>緩沖器</b>規(guī)格書

    高度ADC輸入緩沖器作用是什么?

    高速ADC內(nèi)部都集成了輸入緩沖器,我想知道輸入緩沖器作用是什么,對信號動態(tài)范圍有多大改善,對噪聲抑制有什么幫助?
    發(fā)表于 01-15 06:24