chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence Allegro PCB多根走線及其間距設(shè)置

凡億PCB ? 來源:未知 ? 2022-12-24 11:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Cadence Allegro PCB多根走線及其間距設(shè)置

在進(jìn)行PCB布線的時(shí)候,當(dāng)遇到一把一把的總線的時(shí)候,如果是一根一根線的去走,是很費(fèi)時(shí)間的,所以呢,這里講解一下,在Allegro中如何去進(jìn)行多根走線以及在走線的過程中如何對(duì)一組線的間距進(jìn)行設(shè)置,具體的操作步驟如下所示:

第一步,進(jìn)行多根走線時(shí)候,先要將一組線從不同的區(qū)域扇出,比如BGA區(qū)域,一根一根的從BGA區(qū)域扇出,先拉到一個(gè)位置,如圖1所示,我們多根走線都是如此處理,優(yōu)先將一組總線添加Bus屬性以后,然后都拉到一個(gè)位置,為多根走線做準(zhǔn)備;

9a423f50-833a-11ed-bfe3-dac502259ad0.png

圖1多根走線前所有走線扇出示意圖

第二步,執(zhí)行走線命令Route-Connect,進(jìn)行走線,框選需要多根走線的線頭位置,全部選中,然后走線,這樣就可以實(shí)現(xiàn)多根走線,如圖2所示;

9a61c384-833a-11ed-bfe3-dac502259ad0.png

圖2多根走線示意圖

第三步,多根走線以后,如果是需要調(diào)整這一組走線的間距,在多根走線過程中點(diǎn)擊鼠標(biāo)右鍵,在彈出的菜單中選擇布線間距Route Spacing,如圖3所示;

9a7b0f2e-833a-11ed-bfe3-dac502259ad0.png

圖3多根走線間距調(diào)整示意圖

執(zhí)行上述菜單命令之后,在彈出的對(duì)話框中可以選擇間距,有三個(gè)可供選擇的選項(xiàng),如圖4所示,具體的含義是:

  • Cureent Space:指就按照當(dāng)前扇出的間距布線;

  • Minimum DRC:指就按照滿足DRC要求的情況下,按最小間距去布線;

  • User-defined:按照用于自定義的間距進(jìn)行布線,在下方的Space欄可以輸入間距,走線就會(huì)按照設(shè)置的間距進(jìn)行布線。

9a930b24-833a-11ed-bfe3-dac502259ad0.png

圖4多根走線間距設(shè)置示意圖

聲明: 本文凡億教育原創(chuàng)文章,轉(zhuǎn)載請(qǐng)注明來源!投稿/招聘/廣告/課程合作/資源置換請(qǐng)加微信:13237418207往期文章 精彩回顧

Cadence Allegro如何對(duì)比兩份PCB文件差異

Cadence Allegro單個(gè)元器件的PCB封裝更新操作

Mentor PADS如何保存元件類型到庫中

Altium Designer走差分線出現(xiàn)網(wǎng)格是什么原因?

Altium Designer 軟件的自定義快捷鍵

點(diǎn)擊“閱讀原文”查看更多干貨文章


原文標(biāo)題:Cadence Allegro PCB多根走線及其間距設(shè)置

文章出處:【微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23647

    瀏覽量

    418202

原文標(biāo)題:Cadence Allegro PCB多根走線及其間距設(shè)置

文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例

    【EMC技術(shù)案例】共模電感與電源模塊之間PCB導(dǎo)致RE超標(biāo)案例
    的頭像 發(fā)表于 09-28 15:05 ?302次閱讀
    【EMC技術(shù)案例】共模電感與電源模塊之間<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>導(dǎo)致RE超標(biāo)案例

    技術(shù)資訊 I Allegro 設(shè)計(jì)中的約束設(shè)計(jì)

    ,能夠在的時(shí)候清楚的知道目標(biāo)在哪里,允許的誤差是多少、最小間距等。上期我們介紹了如何使用cadenceAllegro的規(guī)則“約束”孔,實(shí)現(xiàn)一鍵式快速生成孔;本期我
    的頭像 發(fā)表于 09-05 15:19 ?587次閱讀
    技術(shù)資訊 I <b class='flag-5'>Allegro</b> 設(shè)計(jì)中的<b class='flag-5'>走</b><b class='flag-5'>線</b>約束設(shè)計(jì)

    allegro軟件命令下參數(shù)不顯示如何解決

    PCB設(shè)計(jì)中,命令是頻繁使用的功能之一。執(zhí)行走命令后,通常會(huì)在Options面板中顯示線寬、層、角度等設(shè)置選項(xiàng),用于調(diào)整
    的頭像 發(fā)表于 06-05 09:30 ?1191次閱讀
    <b class='flag-5'>allegro</b>軟件<b class='flag-5'>走</b><b class='flag-5'>線</b>命令下參數(shù)不顯示如何解決

    Cadence SPB OrCAD Allegro24.1安裝包

    包括電路設(shè)計(jì)、仿真分析、PCB布線以及封裝技術(shù)等多種應(yīng)用,Cadence 已于2024年9月份發(fā)布了最新的Cadence SPB OrCAD X and Allegro X v24.1
    發(fā)表于 05-22 16:45 ?24次下載

    Altium PCB間距規(guī)則設(shè)置詳解

    PCB設(shè)計(jì)中,“間距”絕對(duì)是個(gè)繞不開的重要話題。
    的頭像 發(fā)表于 04-15 16:18 ?4126次閱讀
    Altium <b class='flag-5'>PCB</b><b class='flag-5'>間距</b>規(guī)則<b class='flag-5'>設(shè)置</b>詳解

    一個(gè)很好的pcb過孔等計(jì)算小軟體

    一個(gè)很好的pcb過孔等計(jì)算小軟體*附件:Saturn_PCB_Toolkit_V8.31_Setup.zip
    發(fā)表于 03-27 16:19

    AD軟件快捷鍵設(shè)置和導(dǎo)入方法

    的快捷鍵功能都設(shè)置相同了,這樣換EDA軟件使用沒有太大壓力。但還有不少人不知道,下面就談下AD快捷鍵的設(shè)置方法。AD軟件本身有默認(rèn)的快捷鍵,比如,同時(shí)Alt+P+T(大小寫均可),
    發(fā)表于 03-26 10:03

    PCB Layout中的三種策略

    布線(Layout)是PCB設(shè)計(jì)工程師最基本的工作技能之一。的好壞將直接影響到整個(gè)系統(tǒng)的性能,大多數(shù)高速的設(shè)計(jì)理論也要最終經(jīng)過Layout得以實(shí)現(xiàn)并驗(yàn)證,由此可見,布線在高速PCB
    發(fā)表于 03-13 11:35

    PCB,盲目拉線,拉了也是白拉!

    是: i. 加大平行布線的間距,遵循3W規(guī)則; ii. 在平行線間插入接地的隔離線 iii. 減小布線層與地平面的距離。 3、 布線的一般規(guī)則要求 a) 相鄰平面方向成正交結(jié)構(gòu)。避免將不同的信號(hào)
    發(fā)表于 03-06 13:53

    PCB設(shè)計(jì)中的電氣間距:電壓安全與可靠性保障

    PCB設(shè)計(jì)中,電壓與間距是確保電路安全運(yùn)行的關(guān)鍵因素。不同電氣間距類型包括間距
    的頭像 發(fā)表于 03-03 18:28 ?1443次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)中的電氣<b class='flag-5'>間距</b>:電壓安全與可靠性保障

    PCB設(shè)計(jì)中的電氣間距:電壓安全與可靠性保障

    PCB設(shè)計(jì)中,電壓與間距是確保電路安全運(yùn)行的關(guān)鍵因素。不同電氣間距類型包括間距、
    的頭像 發(fā)表于 02-28 18:30 ?21次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)中的電氣<b class='flag-5'>間距</b>:電壓安全與可靠性保障

    光纖內(nèi)的芯有多少

    光纖內(nèi)的芯數(shù)量并不是固定的,它取決于光纖的類型、應(yīng)用場(chǎng)景以及設(shè)計(jì)需求。以下是對(duì)光纖內(nèi)線芯數(shù)量的詳細(xì)分析: 一、常見光纖類型
    的頭像 發(fā)表于 01-06 10:18 ?5916次閱讀

    PCB與電磁兼容:如何巧妙平衡與協(xié)同

    PCB,本質(zhì)上是在電路板上通過蝕刻銅箔形成的導(dǎo)線,負(fù)責(zé)在眾多電子元件之間精準(zhǔn)無誤地傳導(dǎo)電流與信號(hào)。來與捷邦小編一起了解PCB
    的頭像 發(fā)表于 12-25 11:15 ?680次閱讀

    是否存在有關(guān) PCB 電感的經(jīng)驗(yàn)法則?

    本文要點(diǎn)PCB具有電感和電容,這兩者共同決定了的阻抗。有時(shí),了解
    的頭像 發(fā)表于 12-13 16:54 ?3545次閱讀
    是否存在有關(guān) <b class='flag-5'>PCB</b> <b class='flag-5'>走</b><b class='flag-5'>線</b>電感的經(jīng)驗(yàn)法則?

    allegro 設(shè)置gnd-earth距離其他區(qū)域120mil的間距,但是只單層避開了,其它層沒避開!

    allegro 設(shè)置gnd-earth距離其他區(qū)域120mil的間距,但是只單層避開了,其它層沒避開!
    發(fā)表于 11-09 14:58