chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

從賽靈思FPGA設計流程看懂FPGA設計

FPGA之家 ? 來源:FPGA之家 ? 2023-01-04 13:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思FPGA設計流程看懂FPGA設計

1.XILINXISE傳統(tǒng)FPGA設計流程

利用Xilinx ISE軟件開發(fā)FPGA的基本流程包括代碼輸入、功能仿真、綜合、綜合后仿真、實現、布線后仿真與驗證和下班調試等步驟。如下圖所示。

7eaa7ea8-8bf3-11ed-bfe3-dac502259ad0.jpg

1)電路設計或代碼輸入

FPGA的設計可以直接畫原理圖,但是這種方法在比較復雜的系統(tǒng)的情況下,原理圖相當復雜,所以慢慢被淘汰,ISE保留這一功能。

現在FPGA的設計輸入主要是Verilog和VHDL硬件語言。Verilog語言語法簡單,在亞洲區(qū)域使用比較廣泛;

VHDL被IEEE和美國國防部確認為標準硬件描述語言,在歐洲區(qū)域比較常見。

2)功能仿真

在基本的FPGA模塊編寫完成后,要使用仿真工具對設計的模塊進行仿真,驗證模塊的基本功能是否符合設計。功能仿真也被稱為前仿真。常用的仿真工具有

Model Tech公司的Modelsim, Synopsys公司的VCS,Cadence公司的NC-Verilog和NC-VHDL。功能仿真可以加快FPGA的設計,減少設計過程中的錯誤。

3)綜合

綜合優(yōu)化(Synthesize)是將硬件語言或原理圖等設計輸入翻譯成由與,或,非門、RAM、觸發(fā)器等基本邏輯單元組成的邏輯連接(網表),并根據約束條件優(yōu)化生成的邏輯連接,輸出edf和edn等文件。

4)實現

實現可理解為利用實現工具把邏輯映射到目標器件結構的資源中,決定邏輯的最佳布局,選擇邏輯與輸入輸出功能連接的布線通道進行連線,并產生相應文件(如配置文件與相關報告)。通??煞譃槿缦挛鍌€步驟。(1)轉換:將多個設計文件進行轉換并合并到一個設計庫文件中。(2)映射:將網表中邏輯門映射成物理元素,即把邏輯設計分割到構成可編程邏輯陣列內的可配置邏輯塊與輸入輸出塊及其它資源中的過程。(3)布局與布線:布局是指從映射取出定義的邏輯和輸入輸出塊,并把它們分配到FPGA內部的物理位置,通?;谀撤N先進的算法,如最小分割、模擬退火和一般的受力方向張弛等來完成;布線是指利用自動布線軟件使用布線資源選擇路徑試著完成所有的邏輯連接。因最新的設計實現工具是時序驅動的,即在器件的布局布線期間對整個信號通道執(zhí)行時序分析,因此可以使用約束條件操作布線軟件,完成設計規(guī)定的性能要求。在布局布線過程中,可同時提取時序信息形成報靠。(4)時序提取:產生一反標文件,供給后續(xù)的時序仿真使用。(5)配置:產生FPGA配置時的需要的位流文件。在實現過程中可以進行選項設置。因其支持增量設計,可以使其重復多次布線,且每次布線利用上一次布線信息以使布線更優(yōu)或達到設計目標。在實現過程中應設置默認配置的下載形式,以使后續(xù)位流下載正常。

5)時序分析在設計實現過程中,在映射后需要對一個設計的實際功能塊的延時和估計的布線延時進行時序分析;而在布局布線后,也要對實際布局布線的功能塊延時和實際布線延時進行靜態(tài)時序分析。從某種程序來講,靜態(tài)時序分析可以說是整個FPGA設計中最重要的步驟,它允許設計者詳盡地分析所有關鍵路徑并得出一個有次序的報告,而且報告中含有其它調試信息,比如每個網絡節(jié)點的扇出或容性負載等。靜態(tài)時序分析器可以用來檢查設計的邏輯和時序,以便計算各通中性能,識別可靠的蹤跡,檢測建立和保持時間的配合,時序分析器不要求用戶產生輸入激勵或測試矢量。雖然Xilinx與Altera在FPGA開發(fā)套件上擁有時序分析工具,但在擁有第三方專門時序分析工具的情況下,僅利用FPGA廠家設計工具進行布局布線,而使用第三方的專門時序分析工具進行時序分析,一般FPGA廠商在其設計環(huán)境下皆有與第三方時序分析工具的接口。Synopsys公司的PrimeTime是一個很好的時序分析工具,利用它可以達到更好的效果。將綜合后的網表文件保存為db格式,可在PrimeTime環(huán)境下打開。利用此軟件查看關鍵路徑或設計者感興趣的通路的時序,并對其進行分析,再次對原來的設計進行時序結束,可以提高工作主頻或減少關鍵路徑的躚時。與綜合過程相似,靜態(tài)時序分析也是一個重復的過程,它與布局布線步驟緊密相連,這個操作通常要進行多次直到時序約束得到很好的滿足。
在綜合與時序仿真過程中交互使用PrimeTime進行時序分析,滿足設計要求后即可進行FPGA芯片投片前的最終物理驗證。

6)調試與加載配置

設計開發(fā)的最后步驟就是在線調試或者將生成的配置文件寫入芯片中進行測試。在ISE中使用iMPACT。

2.XILINXVIVADO傳統(tǒng)FPGA設計流程

Xilinx針對7系列FPGA、Zynq-7000 SOC FPGA和UltraScale芯片,為提升設計、集成和實現的效率,推出了全新的開發(fā)工具Vivado。

使用Vivado設計FPGA的基本流程如下圖

7ec87f5c-8bf3-11ed-bfe3-dac502259ad0.jpg

在設計輸入階段,除傳統(tǒng)的HDL代碼,Vivado還可以接受Vivado HLS生成的HDL代碼、System Generator模型輸出文件、IP Integrator模型以及IP。

在Vivado下,約束(時序約束和物理約束)采用XDC(xilinx Design Constraints)。

3.SOCFPGA設計流程

針對SOC FPGA的開發(fā),xilinx在Vivado中專門設置了一個工具IP Integrator。

IP Integrator作為IP集成工具,以圖形化、模塊化的方式在設計中添加IP、連接端口。

7ed27048-8bf3-11ed-bfe3-dac502259ad0.jpg

Zynq芯片由兩部分組成,分別是PS和PL兩部分,相應地需要硬件編程和軟件編程。硬件編程使用Vivado,軟件編程使用SDK,具體流程見下圖。

7ef2758c-8bf3-11ed-bfe3-dac502259ad0.jpg

借助Matlab完成Zynq開發(fā),如下圖。在Matlab下即可完成算法建模到C代碼和RTL代碼的生成。

7eff158a-8bf3-11ed-bfe3-dac502259ad0.jpg

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1656

    文章

    22292

    瀏覽量

    630420
  • 賽靈思
    +關注

    關注

    33

    文章

    1797

    瀏覽量

    133159
  • 仿真
    +關注

    關注

    53

    文章

    4409

    瀏覽量

    137677

原文標題:從賽靈思FPGA設計流程看懂FPGA設計

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    FPGA DSP原語使用方法

    在現代數字信號處理(DSP)應用中,FPGA(現場可編程門陣列)憑借其高度并行性、可定制性和靈活性,已成為加速信號處理任務的核心硬件平臺之一。
    的頭像 發(fā)表于 12-10 10:32 ?1137次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>FPGA</b> DSP原語使用方法

    Sapphire SoC中RISC-V平臺級中斷控制器深度解析

    隨著 RISC -V處理器在 FPGA 領域的廣泛應用,易 FPGA 的 Sapphire RISC-V 內核憑借軟硬核的靈活支持,為開發(fā)者提供多樣選擇。本文深入探討 Sapph
    的頭像 發(fā)表于 11-08 09:35 ?6978次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b>Sapphire SoC中RISC-V平臺級中斷控制器深度解析

    FPGA板下載運行調試流程

    今天主要介紹一下整個FPGA板下載運行調試流程。 1、首先,參考網址https://doc.nucleisys.com/hbirdv2/soc_peripherals/ips.html#gpio 第
    發(fā)表于 10-29 06:57

    FPGA板下載調試流程

    今天主要介紹一下整個FPGA板下載運行調試流程。 1、首先,參考網址https://doc.nucleisys.com/hbirdv2/soc_peripherals/ips.html#gpio 第
    發(fā)表于 10-29 06:37

    助力上海集成電路緊缺人才培訓項目順利結課

    的核心企業(yè),易深度參與本次培訓,技術理論到實戰(zhàn)操作全程賦能,與學員們共同探索FPGA的創(chuàng)新應用與未來潛力。
    的頭像 發(fā)表于 10-13 14:59 ?632次閱讀

    2025 FPGA技術研討會成都站圓滿收官

    金秋九月,芯聚蓉城。9月16日下午,易(Elitestek)在成都希頓酒店成功舉辦了以“蓉芯聚力·易啟未來”為主題的技術研討會。本次盛會吸引了成都及周邊地區(qū)眾多行業(yè)工程師、技術愛好者及合作伙伴
    的頭像 發(fā)表于 09-18 11:42 ?3020次閱讀

    題補充說明】2025全國大學生FPGA創(chuàng)新設計競賽紫光同創(chuàng)杯賽

    題發(fā)布】2025年全國大學生FPGA創(chuàng)新設計競賽紫光同創(chuàng)杯賽邀您鴻圖展翼共赴芯程!【題知多少】紫光同創(chuàng)題答疑專場|2025年全國大學生嵌入式芯片與系統(tǒng)設計競賽
    的頭像 發(fā)表于 09-12 16:03 ?1679次閱讀
    【<b class='flag-5'>賽</b>題補充說明】2025全國大學生<b class='flag-5'>FPGA</b>創(chuàng)新設計競賽紫光同創(chuàng)杯賽

    特威第二屆機器視覺大會即將舉辦

    去年盛夏,首屆易特威機器視覺技術大會點燃了行業(yè)創(chuàng)新的火花。易驚艷亮相的 TJ375 FPGA
    的頭像 發(fā)表于 08-13 09:53 ?711次閱讀

    題知多少】 紫光同創(chuàng)題答疑專場|2025年全國大學生嵌入式芯片與系統(tǒng)設計競賽FPGA賽道

    紫光同創(chuàng)賽道答疑專場來啦!2025年全國大學生嵌入式芯片與系統(tǒng)設計競賽報名已拉開帷幕,FPGA賽道的挑戰(zhàn)與創(chuàng)新并存。近期,我們收到許多關于題的咨詢,小眼睛科技團隊第一時間整理了大家的疑問,并帶來
    的頭像 發(fā)表于 08-06 11:02 ?3257次閱讀
    【<b class='flag-5'>賽</b>題知多少】 紫光同創(chuàng)<b class='flag-5'>賽</b>題答疑專場|2025年全國大學生嵌入式芯片與系統(tǒng)設計競賽<b class='flag-5'>FPGA</b>賽道

    FPGA 40周年!面向未來的FPGA,AMD聚焦邊緣智能與異構計算

    電子發(fā)燒友網報道(文/黃晶晶)(Xilinx)推出的第一款FPGA芯片XC2064于1985年6月問世,它有600個門,64個可配置邏輯塊,運行頻率為70MHz。這款現場可編程門
    的頭像 發(fā)表于 06-24 18:17 ?5479次閱讀

    【經驗分享】玩轉FPGA串口通信:“幻覺調試”到代碼解析

    FPGA開發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對C語言轉戰(zhàn)FPGA的“寶貝們”來說,適應流水線(pipeline)編程可能需要點時間。上篇點燈代碼解讀了基礎,而如果能親
    的頭像 發(fā)表于 06-05 08:05 ?887次閱讀
    【經驗分享】玩轉<b class='flag-5'>FPGA</b>串口通信:<b class='flag-5'>從</b>“幻覺調試”到代碼解析

    Xilinx Ultrascale系列FPGA的時鐘資源與架構解析

    Ultrascale是開發(fā)的支持包含步進功能的增強型FPGA架構,相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發(fā)表于 04-24 11:29 ?2110次閱讀
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的時鐘資源與架構解析

    2025 FPGA技術研討會北京站圓滿結束

    2025FPGA技術研討會北京站于4月10日在北京麗亭華苑酒店圓滿結束!本次研討會吸引了來自全國各地的行業(yè)專家、工程師及企業(yè)代表踴躍參與,現場座無虛席,氣氛熱烈。
    的頭像 發(fā)表于 04-16 09:14 ?1159次閱讀

    國產EDA億?接入DeepSeek

    國產EDA軟件億(eLinx)軟件接入DeepSeek,為EDA行業(yè)注入變革性力量,開啟FPGA應用開發(fā)的嶄新篇章。通過集成DeepSeek插件,eLinx軟件構建起連接FPGA
    的頭像 發(fā)表于 02-21 17:26 ?1325次閱讀
    國產EDA億<b class='flag-5'>靈</b><b class='flag-5'>思</b>?接入DeepSeek

    低溫失效的原因,有沒有別的方法或者一些見解?

    低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測了電流和電壓都正常,頻率也都正常,頻率不是F
    發(fā)表于 12-30 16:28