chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

3D IC先進(jìn)封裝的發(fā)展趨勢(shì)和對(duì)EDA的挑戰(zhàn)

旺材芯片 ? 來(lái)源:半導(dǎo)體產(chǎn)業(yè)縱橫編輯部 ? 2023-01-29 09:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在SoC的設(shè)計(jì)階段需要克服可靠性問(wèn)題,而在2.5D和3D方面則需要解決系統(tǒng)級(jí)封裝和模塊仿真的問(wèn)題。

隨著人工智能、大數(shù)據(jù)、云計(jì)算、異構(gòu)計(jì)算等行業(yè)的快速發(fā)展,先進(jìn)封裝技術(shù)已經(jīng)占據(jù)了技術(shù)與市場(chǎng)規(guī)模上的制高點(diǎn),3D IC是電子設(shè)計(jì)從芯片設(shè)計(jì)走向系統(tǒng)設(shè)計(jì)的一個(gè)重要支點(diǎn),也是整個(gè)半導(dǎo)體產(chǎn)業(yè)的轉(zhuǎn)折點(diǎn),相關(guān)EDA解決工具也是必備的戰(zhàn)略技術(shù)點(diǎn),不過(guò)隨著封裝技術(shù)的演進(jìn)對(duì)EDA也提出了更大的挑戰(zhàn)。

3D IC先進(jìn)封裝對(duì)EDA的挑戰(zhàn)及如何應(yīng)對(duì)

隨著集成電路制程工藝逼近物理尺寸極限,2.5D/3D封裝,芯粒(Chiplet)、晶上系統(tǒng)(SoW)等先進(jìn)封裝成為了提高芯片集成度的新方向,并推動(dòng)EDA方法學(xué)創(chuàng)新。這也使得芯片設(shè)計(jì)不再是單芯片的問(wèn)題,而逐漸演變成多芯片系統(tǒng)工程。新的問(wèn)題隨之出現(xiàn),先進(jìn)封裝中的大規(guī)模數(shù)據(jù)讀取顯示,高密度硅互連拼裝、高性能良率低功耗需求對(duì)EDA算法引擎提出了更高的要求。

芯和半導(dǎo)體技術(shù)總監(jiān)蘇周祥在2022年EDA/IP與IC設(shè)計(jì)論壇中提出,在SoC的設(shè)計(jì)階段需要克服可靠性問(wèn)題,而在2.5D和3D方面需要解決的問(wèn)題則是系統(tǒng)級(jí)封裝和模塊仿真。

容易出現(xiàn)以下問(wèn)題:

多個(gè)點(diǎn)工具形成碎片化的2.5D/3D IC 解決方案:每個(gè)點(diǎn)工具都有自己的接口與模型;各個(gè)工具之間的交互寫(xiě)作不順暢、缺少自動(dòng)化;

在2.5D/3D IC 設(shè)計(jì)過(guò)程中,不能再設(shè)計(jì)初期就考慮Power/Signal/Thermal的影響,而且不能協(xié)同分析;

多個(gè)點(diǎn)工具形成了很多不同的接口,文本與文件格式的轉(zhuǎn)換,各種不同的格式轉(zhuǎn)換使精度收到損失。

作為應(yīng)對(duì),2.5D/3D IC先進(jìn)封裝需要一個(gè)新的EDA平臺(tái)。在架構(gòu)方面,需要考慮包括系統(tǒng)級(jí)連接、堆棧管理、層次化設(shè)計(jì);物理實(shí)現(xiàn)需要:包括協(xié)同設(shè)計(jì)環(huán)境、跨領(lǐng)域工程變更、多芯片3D布局規(guī)劃和布線、統(tǒng)一數(shù)據(jù)庫(kù);分析解決需要包括片上和封裝電磁分析、芯片封裝聯(lián)合仿真、多物理分析、與布局布線工具無(wú)縫集成;驗(yàn)證方面,則需要芯片工藝約束、封裝制造設(shè)計(jì)規(guī)則、芯片3D組裝約束、芯片數(shù)據(jù)通信協(xié)議。

3D封裝的發(fā)展?jié)摿薮?/p>

隨著對(duì)性能有極致追求,需要把晶體管的密度做得越來(lái)越高,速度越來(lái)越快。另外數(shù)據(jù)處理應(yīng)用中,數(shù)據(jù)交互將對(duì)帶寬、吞吐量和速度提出更高的要求,會(huì)導(dǎo)致芯片會(huì)越來(lái)越復(fù)雜、越來(lái)越大,要求遠(yuǎn)遠(yuǎn)超過(guò)了目前的工藝節(jié)點(diǎn)能夠滿足的PPA目標(biāo)和成本,這種情況下用 Chiplet和3D IC技術(shù)的應(yīng)用就首當(dāng)其沖。

目前,云計(jì)算、大數(shù)據(jù)分析、神經(jīng)網(wǎng)絡(luò)訓(xùn)練、人工智能推理、先進(jìn)智能手機(jī)上的移動(dòng)計(jì)算甚至自動(dòng)駕駛汽車,都在推動(dòng)計(jì)算向極限發(fā)展。面對(duì)更多樣化的計(jì)算應(yīng)用需求,先進(jìn)封裝技術(shù)成為持續(xù)優(yōu)化芯片性能和成本的關(guān)鍵創(chuàng)新路徑。

2021 年全球封裝市場(chǎng)規(guī)模約達(dá) 777 億美元。其中,先進(jìn)封裝全球市場(chǎng)規(guī)模約 350 億美元。預(yù)計(jì)到 2025年先進(jìn)封裝的全球市場(chǎng)規(guī)模將達(dá)到 420 億美元,2019-2025 年全球先進(jìn)封裝市場(chǎng)的 CAGR 約 8%。相比同期整體封裝市場(chǎng)和傳統(tǒng)封裝市場(chǎng),先進(jìn)封裝市場(chǎng)增速更為顯著。

2.5D/3DIC類型及生態(tài)標(biāo)準(zhǔn)

2.5D/3D IC當(dāng)前先進(jìn)封裝的類型主要包括:

臺(tái)積電 3D Fabric:CowoS、INFO

英特爾:EMIB、Foveros

三星:I-Cube

ASE:FOCos

Amkor:SWIFT

2.5D/3D IC先進(jìn)封裝數(shù)據(jù)接口的生態(tài)標(biāo)準(zhǔn)有:

Die-Die Interface

Protocol

Security

Bring up

Form Factors

Testability

ESD

Packaging

Collateral/Models

結(jié)語(yǔ)

最后,先進(jìn)封裝可以推動(dòng)半導(dǎo)體向前發(fā)展,高技術(shù)門(mén)檻提高板塊估值。后摩爾時(shí)代CMOS技術(shù)發(fā)展速度放緩,成本卻顯著上升。2.5D/3D IC先進(jìn)封裝可以通過(guò)小型化和多集成的特點(diǎn)顯著優(yōu)化芯片性能和繼續(xù)降低成本,未來(lái)封裝技術(shù)的進(jìn)步將成為芯片性能推升的重要途徑,2.5D/3D IC先進(jìn)封裝的功能定位升級(jí),已成為提升電子系統(tǒng)級(jí)性能的關(guān)鍵環(huán)節(jié)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    8995

    瀏覽量

    147176
  • 3D封裝
    +關(guān)注

    關(guān)注

    9

    文章

    146

    瀏覽量

    28109
  • 大數(shù)據(jù)
    +關(guān)注

    關(guān)注

    64

    文章

    8994

    瀏覽量

    142411
  • 先進(jìn)封裝
    +關(guān)注

    關(guān)注

    2

    文章

    501

    瀏覽量

    871

原文標(biāo)題:3D IC先進(jìn)封裝的發(fā)展趨勢(shì)和對(duì)EDA的挑戰(zhàn)

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AD 3D封裝庫(kù)資料

    ?AD ?PCB 3D封裝
    發(fā)表于 08-27 16:24 ?2次下載

    華大九天推出芯粒(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計(jì)解決方案Empyrean Storm

    隨著“后摩爾時(shí)代”的到來(lái),芯粒(Chiplet)與 2.5D/3D 先進(jìn)封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過(guò)異構(gòu)集成將不同的芯片模塊化組合,依托2.5
    的頭像 發(fā)表于 08-07 15:42 ?3304次閱讀
    華大九天推出芯粒(Chiplet)與2.5<b class='flag-5'>D</b>/<b class='flag-5'>3D</b><b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>版圖設(shè)計(jì)解決方案Empyrean Storm

    先進(jìn)封裝工藝面臨的挑戰(zhàn)

    先進(jìn)制程遭遇微縮瓶頸的背景下,先進(jìn)封裝朝著 3D 異質(zhì)整合方向發(fā)展,成為延續(xù)摩爾定律的關(guān)鍵路徑。3D
    的頭像 發(fā)表于 04-09 15:29 ?719次閱讀

    3D閃存的制造工藝與挑戰(zhàn)

    3D閃存有著更大容量、更低成本和更高性能的優(yōu)勢(shì),本文介紹了3D閃存的制造工藝與挑戰(zhàn)。
    的頭像 發(fā)表于 04-08 14:38 ?1553次閱讀
    <b class='flag-5'>3D</b>閃存的制造工藝與<b class='flag-5'>挑戰(zhàn)</b>

    混合信號(hào)設(shè)計(jì)的概念、挑戰(zhàn)發(fā)展趨勢(shì)

    本文介紹了集成電路設(shè)計(jì)領(lǐng)域中混合信號(hào)設(shè)計(jì)的概念、挑戰(zhàn)發(fā)展趨勢(shì)。
    的頭像 發(fā)表于 04-01 10:30 ?907次閱讀

    工業(yè)電機(jī)行業(yè)現(xiàn)狀及未來(lái)發(fā)展趨勢(shì)分析

    過(guò)大數(shù)據(jù)分析的部分觀點(diǎn),可能對(duì)您的企業(yè)規(guī)劃有一定的參考價(jià)值。點(diǎn)擊附件查看全文*附件:工業(yè)電機(jī)行業(yè)現(xiàn)狀及未來(lái)發(fā)展趨勢(shì)分析.doc 本文系網(wǎng)絡(luò)轉(zhuǎn)載,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問(wèn)題,請(qǐng)第一時(shí)間告知,刪除內(nèi)容!
    發(fā)表于 03-31 14:35

    西門(mén)子EDA工具如何助力行業(yè)克服技術(shù)挑戰(zhàn)

    西門(mén)子EDA工具以其先進(jìn)的技術(shù)和解決方案,在全球半導(dǎo)體設(shè)計(jì)領(lǐng)域扮演著舉足輕重的角色。本文將從汽車IC、3D IC
    的頭像 發(fā)表于 03-20 11:36 ?1742次閱讀

    如何看待2025年金屬3D打印行業(yè)的趨勢(shì)挑戰(zhàn)?

    南極熊導(dǎo)讀:中國(guó)金屬3D打印廠商已經(jīng)在全球占據(jù)重要的組成部分。國(guó)外行業(yè)大咖如何看待2025年金屬3D打印行業(yè)的趨勢(shì)挑戰(zhàn)
    的頭像 發(fā)表于 03-14 09:59 ?1046次閱讀
    如何看待2025年金屬<b class='flag-5'>3D</b>打印行業(yè)的<b class='flag-5'>趨勢(shì)</b>與<b class='flag-5'>挑戰(zhàn)</b>?

    3D IC背后的驅(qū)動(dòng)因素有哪些?

    3D多芯片設(shè)計(jì)背后的驅(qū)動(dòng)因素以及3D封裝的關(guān)鍵芯片到芯片和接口IP要求。3D多芯片設(shè)計(jì)的市場(chǎng)預(yù)測(cè)顯示,硅片的設(shè)計(jì)和交付方式將發(fā)生前所未有的變化。IDTechEx預(yù)測(cè)到2028年Chip
    的頭像 發(fā)表于 03-04 14:34 ?731次閱讀
    <b class='flag-5'>3D</b> <b class='flag-5'>IC</b>背后的驅(qū)動(dòng)因素有哪些?

    2.5D3D封裝技術(shù)介紹

    整合更多功能和提高性能是推動(dòng)先進(jìn)封裝技術(shù)的驅(qū)動(dòng),如2.5D3D封裝。 2.5D/
    的頭像 發(fā)表于 01-14 10:41 ?2216次閱讀
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b>技術(shù)介紹

    技術(shù)前沿:半導(dǎo)體先進(jìn)封裝從2D3D的關(guān)鍵

    技術(shù)前沿:半導(dǎo)體先進(jìn)封裝從2D3D的關(guān)鍵 半導(dǎo)體分類 集成電路封測(cè)技術(shù)水平及特點(diǎn)?? ? 1. 發(fā)展概述 ·自20世紀(jì)90年代以來(lái),集成電
    的頭像 發(fā)表于 01-07 09:08 ?2560次閱讀
    技術(shù)前沿:半導(dǎo)體<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>從2<b class='flag-5'>D</b>到<b class='flag-5'>3D</b>的關(guān)鍵

    先進(jìn)封裝的核心概念、技術(shù)和發(fā)展趨勢(shì)

    先進(jìn)封裝簡(jiǎn)介 先進(jìn)封裝技術(shù)已成為半導(dǎo)體行業(yè)創(chuàng)新發(fā)展的主要推動(dòng)力之一,為突破傳統(tǒng)摩爾定律限制提供了新的技術(shù)手段。本文探討
    的頭像 發(fā)表于 12-18 09:59 ?1688次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>的核心概念、技術(shù)和<b class='flag-5'>發(fā)展趨勢(shì)</b>

    揭秘3D集成晶圓鍵合:半導(dǎo)體行業(yè)的未來(lái)之鑰

    將深入探討3D集成晶圓鍵合裝備的現(xiàn)狀及研究進(jìn)展,分析其技術(shù)原理、應(yīng)用優(yōu)勢(shì)、面臨的挑戰(zhàn)以及未來(lái)發(fā)展趨勢(shì)。
    的頭像 發(fā)表于 11-12 17:36 ?2041次閱讀
    揭秘<b class='flag-5'>3D</b>集成晶圓鍵合:半導(dǎo)體行業(yè)的未來(lái)之鑰

    EDA行業(yè)發(fā)展趨勢(shì)

    電子設(shè)計(jì)自動(dòng)化(EDA)是電子系統(tǒng)設(shè)計(jì)和制造過(guò)程中不可或缺的一部分。隨著技術(shù)的不斷進(jìn)步和市場(chǎng)需求的日益增長(zhǎng),EDA行業(yè)也在不斷發(fā)展和演變。 1. 集成化和平臺(tái)化 隨著集成電路(IC)設(shè)
    的頭像 發(fā)表于 11-08 13:45 ?1567次閱讀

    先進(jìn)封裝的技術(shù)趨勢(shì)

    半導(dǎo)體封裝已從傳統(tǒng)的 1D PCB 設(shè)計(jì)發(fā)展到晶圓級(jí)的尖端 3D 混合鍵合。這一進(jìn)步允許互連間距在個(gè)位數(shù)微米范圍內(nèi),帶寬高達(dá) 1000 GB/s,同時(shí)保持高能效。
    的頭像 發(fā)表于 11-05 11:22 ?1180次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>的技術(shù)<b class='flag-5'>趨勢(shì)</b>