chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado怎么避免信號(hào)被優(yōu)化掉

FPGA之家 ? 來(lái)源:FPGA之家 ? 2023-01-31 18:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

剛寫(xiě)了一段 Verilog代碼,辛辛苦苦花了很長(zhǎng)時(shí)間綜合,在debug的過(guò)程中,卻找不到需要debug的信號(hào)了,查看網(wǎng)表發(fā)現(xiàn)沒(méi)有?

這種情況是因?yàn)槲覀兊哪承┲虚g信號(hào)被優(yōu)化掉了。

被優(yōu)化掉的原因有可能是你這個(gè)信號(hào)確實(shí)對(duì)后面的輸出沒(méi)用,我寫(xiě)的這個(gè)項(xiàng)目由于還在中間過(guò)程,功能還沒(méi)有完善,所以不想把大量的中間信號(hào)作為輸出,所以被優(yōu)化掉了,以至于在debug過(guò)程中找不到這些信號(hào)。

如何解決這個(gè)問(wèn)題呢?

很簡(jiǎn)單,最常用的就是在變量定義的時(shí)候添加語(yǔ)句:

(* keep = "true" *)

例如:

8a15322a-9679-11ed-bfe3-dac502259ad0.png

這樣即可,從網(wǎng)表中可以找到這些變量了。

8a38ab6a-9679-11ed-bfe3-dac502259ad0.png

當(dāng)然還有其他辦法,例如:

1、 信號(hào)前面將keep hierarchy選擇yes ,或者選擇soft(在綜合時(shí)保持層次),這樣有利于你從模塊中找到你想抓取的信號(hào)和信號(hào)名不被更改。

(* keep_hierarchy = "yes" *)module fre( a, b, c, d);

or

(* keep_hierarchy = "yes" *)fre fre_inst( a, b, c, d);

2、 信號(hào)前面使用(* DONT_TOUCH= “{TRUE|FALSE}” *),可以防止信號(hào)在綜合,以及布局布線(xiàn)的時(shí)候被優(yōu)化掉。

(* dont_touch = "true" *) wire a;

不在話(huà)下。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 信號(hào)
    +關(guān)注

    關(guān)注

    11

    文章

    2908

    瀏覽量

    79873
  • DEBUG
    +關(guān)注

    關(guān)注

    3

    文章

    95

    瀏覽量

    21304
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    852

    瀏覽量

    70760

原文標(biāo)題:Vivado中如何避免信號(hào)被優(yōu)化掉?

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    程序運(yùn)行速度很慢如何優(yōu)化?

    頻率: 過(guò)高頻率的中斷會(huì)占用大量CPU時(shí)間。優(yōu)化ISR代碼,使其盡可能短小精悍。能合并的中斷盡量合并。 使用RTOS特性: 如果使用了RTOS,確保任務(wù)優(yōu)先級(jí)設(shè)置合理,避免高優(yōu)先級(jí)任務(wù)長(zhǎng)時(shí)間阻塞低優(yōu)先級(jí)任務(wù)。利用信號(hào)量、消息隊(duì)列
    發(fā)表于 11-17 06:12

    開(kāi)源RISC-V處理器(蜂鳥(niǎo)E203)學(xué)習(xí)(二)修改FPGA綜合環(huán)境(移植到自己的Xilinx FPGA板卡)

    的板卡只有125M單端時(shí)鐘,所以約束的修改如下圖所示,為了避免混淆直接將時(shí)鐘信號(hào)名都改了。 這里需要修改腳本,如圖修改ip.tcl腳本,這個(gè)生成vivado的IP,添加如下兩行腳本,配置
    發(fā)表于 10-31 08:46

    信號(hào)樣品在比表面與孔徑分析中的數(shù)據(jù)處理與增強(qiáng)技巧

    壓制干擾噪聲”,通過(guò)優(yōu)化數(shù)據(jù)采集環(huán)節(jié)、升級(jí)處理策略,讓微弱信號(hào)轉(zhuǎn)化為可靠的結(jié)構(gòu)信息,為材料特性判斷提供支撐。? 數(shù)據(jù)采集優(yōu)化:為弱信號(hào)“打底護(hù)航”? 弱
    的頭像 發(fā)表于 10-29 09:32 ?214次閱讀
    弱<b class='flag-5'>信號(hào)</b>樣品在比表面與孔徑分析中的數(shù)據(jù)處理與增強(qiáng)技巧

    如何使用Nexys Video開(kāi)發(fā)板移植e203

    的管腳從input中去掉,可以改成wire類(lèi)型避免報(bào)錯(cuò),如CLK32768KHZ信號(hào);另外需要加一個(gè)時(shí)鐘分頻模塊,產(chǎn)生32.768kHz的時(shí)鐘 clk_div u_32768_clk( .clk
    發(fā)表于 10-27 06:26

    vivado上進(jìn)行benchmark跑分(微架構(gòu)優(yōu)化之前)

    已有的vivado工程中將simulation文件加入sim_source: 將top.v加入,并設(shè)置到頂層: 修改tb_top.v文件(https://www.rvmcu.com
    發(fā)表于 10-24 09:39

    vcs和vivado聯(lián)合仿真

    我們?cè)谧鰠①愓n題的過(guò)程中發(fā)現(xiàn),上FPGA開(kāi)發(fā)板跑系統(tǒng)時(shí),有時(shí)需要添加vivado的ip核。但是vivado仿真比較慢,vcs也不能直接對(duì)添加了vivado ip核的soc系統(tǒng)進(jìn)行仿真。在這種情況下
    發(fā)表于 10-24 07:28

    Vivado浮點(diǎn)數(shù)IP核的握手信號(hào)

    Vivado浮點(diǎn)數(shù)IP核的握手信號(hào) 我們的設(shè)計(jì)方案中,F(xiàn)PU計(jì)算單元將收到的三條數(shù)據(jù)和使能信號(hào)同步發(fā)給20多個(gè)模塊,同時(shí)只有一個(gè)模塊時(shí)鐘使能,進(jìn)行計(jì)算,但結(jié)果都會(huì)保留,發(fā)給數(shù)選。計(jì)
    發(fā)表于 10-24 07:01

    Vivado浮點(diǎn)數(shù)IP核的一些設(shè)置注意點(diǎn)

    信號(hào):(輸出ready可選擇) 以資源或性能作為優(yōu)化目標(biāo)也是可選的: 運(yùn)算周期數(shù)也可調(diào),越復(fù)雜的計(jì)算可選擇的最大周期數(shù)越大: 控制信號(hào)有時(shí)鐘使能和復(fù)位: 計(jì)算異常,不同的計(jì)算有不同的異常
    發(fā)表于 10-24 06:25

    Nucleistudio+Vivado協(xié)同仿真教程

    內(nèi)部ROM啟動(dòng),故需要修改 .cfg 配置文件,位置如下? 雙擊打開(kāi)后,將劃線(xiàn)的flash啟動(dòng)部分注釋 然后修改Build選項(xiàng),使反匯編生成機(jī)器指令文件:右鍵工程,點(diǎn)擊properties 在
    發(fā)表于 10-23 06:22

    vivado仿真時(shí)GSR信號(hào)的影響

    利用vivado進(jìn)行設(shè)計(jì)xilinx FPGA時(shí),寫(xiě)完設(shè)計(jì)代碼和仿真代碼后,點(diǎn)擊run simulation(啟動(dòng)modelsim進(jìn)行仿真)。
    的頭像 發(fā)表于 08-30 14:22 ?1213次閱讀
    <b class='flag-5'>vivado</b>仿真時(shí)GSR<b class='flag-5'>信號(hào)</b>的影響

    信號(hào)發(fā)生器如何與波束賦形算法配合優(yōu)化

    結(jié)果調(diào)整算法參數(shù)(如權(quán)值量化位數(shù)、更新周期),迭代優(yōu)化性能。 3. 動(dòng)態(tài)場(chǎng)景優(yōu)化信號(hào)發(fā)生器模擬用戶(hù)移動(dòng)性 挑戰(zhàn):波束賦形算法需實(shí)時(shí)跟蹤移動(dòng)用戶(hù)的位置變化,避免波束失配導(dǎo)致的
    發(fā)表于 08-08 14:41

    Vivado無(wú)法選中開(kāi)發(fā)板的常見(jiàn)原因及解決方法

    在使用 AMD Vivado Design Suite 對(duì)開(kāi)發(fā)板(Evaluation Board)進(jìn)行 FPGA 開(kāi)發(fā)時(shí),我們通常希望在創(chuàng)建工程時(shí)直接選擇開(kāi)發(fā)板,這樣 Vivado 能夠自動(dòng)配置
    的頭像 發(fā)表于 07-15 10:19 ?1566次閱讀
    <b class='flag-5'>Vivado</b>無(wú)法選中開(kāi)發(fā)板的常見(jiàn)原因及解決方法

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
    的頭像 發(fā)表于 05-19 14:22 ?1159次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> Design Suite Synth的結(jié)果

    使用DDS生成三個(gè)信號(hào)并在Vivado中實(shí)現(xiàn)低通濾波器

    本文使用 DDS 生成三個(gè)信號(hào),并在 Vivado 中實(shí)現(xiàn)低通濾波器。低通濾波器將濾除相關(guān)信號(hào)。
    的頭像 發(fā)表于 03-01 14:31 ?2655次閱讀
    使用DDS生成三個(gè)<b class='flag-5'>信號(hào)</b>并在<b class='flag-5'>Vivado</b>中實(shí)現(xiàn)低通濾波器

    當(dāng)DeepSeek問(wèn)到:如何優(yōu)化112Gbps信號(hào)過(guò)孔阻抗?

    當(dāng)高速先生問(wèn)DeepSeek如何優(yōu)化112Gbps信號(hào)過(guò)孔阻抗時(shí),得到的答案是這樣的……
    的頭像 發(fā)表于 02-11 14:03 ?785次閱讀
    當(dāng)DeepSeek<b class='flag-5'>被</b>問(wèn)到:如何<b class='flag-5'>優(yōu)化</b>112Gbps<b class='flag-5'>信號(hào)</b>過(guò)孔阻抗?