chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado怎么避免信號(hào)被優(yōu)化掉

FPGA之家 ? 來源:FPGA之家 ? 2023-01-31 18:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

剛寫了一段 Verilog代碼,辛辛苦苦花了很長(zhǎng)時(shí)間綜合,在debug的過程中,卻找不到需要debug的信號(hào)了,查看網(wǎng)表發(fā)現(xiàn)沒有?

這種情況是因?yàn)槲覀兊哪承┲虚g信號(hào)被優(yōu)化掉了。

被優(yōu)化掉的原因有可能是你這個(gè)信號(hào)確實(shí)對(duì)后面的輸出沒用,我寫的這個(gè)項(xiàng)目由于還在中間過程,功能還沒有完善,所以不想把大量的中間信號(hào)作為輸出,所以被優(yōu)化掉了,以至于在debug過程中找不到這些信號(hào)。

如何解決這個(gè)問題呢?

很簡(jiǎn)單,最常用的就是在變量定義的時(shí)候添加語句:

(* keep = "true" *)

例如:

8a15322a-9679-11ed-bfe3-dac502259ad0.png

這樣即可,從網(wǎng)表中可以找到這些變量了。

8a38ab6a-9679-11ed-bfe3-dac502259ad0.png

當(dāng)然還有其他辦法,例如:

1、 信號(hào)前面將keep hierarchy選擇yes ,或者選擇soft(在綜合時(shí)保持層次),這樣有利于你從模塊中找到你想抓取的信號(hào)和信號(hào)名不被更改。

(* keep_hierarchy = "yes" *)module fre( a, b, c, d);

or

(* keep_hierarchy = "yes" *)fre fre_inst( a, b, c, d);

2、 信號(hào)前面使用(* DONT_TOUCH= “{TRUE|FALSE}” *),可以防止信號(hào)在綜合,以及布局布線的時(shí)候被優(yōu)化掉。

(* dont_touch = "true" *) wire a;

不在話下。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 信號(hào)
    +關(guān)注

    關(guān)注

    11

    文章

    2871

    瀏覽量

    79290
  • DEBUG
    +關(guān)注

    關(guān)注

    3

    文章

    95

    瀏覽量

    21123
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    844

    瀏覽量

    70071

原文標(biāo)題:Vivado中如何避免信號(hào)被優(yōu)化掉?

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    vivado仿真時(shí)GSR信號(hào)的影響

    利用vivado進(jìn)行設(shè)計(jì)xilinx FPGA時(shí),寫完設(shè)計(jì)代碼和仿真代碼后,點(diǎn)擊run simulation(啟動(dòng)modelsim進(jìn)行仿真)。
    的頭像 發(fā)表于 08-30 14:22 ?842次閱讀
    <b class='flag-5'>vivado</b>仿真時(shí)GSR<b class='flag-5'>信號(hào)</b>的影響

    信號(hào)發(fā)生器如何與波束賦形算法配合優(yōu)化

    結(jié)果調(diào)整算法參數(shù)(如權(quán)值量化位數(shù)、更新周期),迭代優(yōu)化性能。 3. 動(dòng)態(tài)場(chǎng)景優(yōu)化信號(hào)發(fā)生器模擬用戶移動(dòng)性 挑戰(zhàn):波束賦形算法需實(shí)時(shí)跟蹤移動(dòng)用戶的位置變化,避免波束失配導(dǎo)致的
    發(fā)表于 08-08 14:41

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
    的頭像 發(fā)表于 05-19 14:22 ?840次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> Design Suite Synth的結(jié)果

    使用DDS生成三個(gè)信號(hào)并在Vivado中實(shí)現(xiàn)低通濾波器

    本文使用 DDS 生成三個(gè)信號(hào),并在 Vivado 中實(shí)現(xiàn)低通濾波器。低通濾波器將濾除相關(guān)信號(hào)
    的頭像 發(fā)表于 03-01 14:31 ?2225次閱讀
    使用DDS生成三個(gè)<b class='flag-5'>信號(hào)</b>并在<b class='flag-5'>Vivado</b>中實(shí)現(xiàn)低通濾波器

    當(dāng)DeepSeek問到:如何優(yōu)化112Gbps信號(hào)過孔阻抗?

    當(dāng)高速先生問DeepSeek如何優(yōu)化112Gbps信號(hào)過孔阻抗時(shí),得到的答案是這樣的……
    的頭像 發(fā)表于 02-11 14:03 ?589次閱讀
    當(dāng)DeepSeek<b class='flag-5'>被</b>問到:如何<b class='flag-5'>優(yōu)化</b>112Gbps<b class='flag-5'>信號(hào)</b>過孔阻抗?

    如何避免labview生成的exewindows防護(hù)系統(tǒng)自動(dòng)刪除

    為啥labview生成的exewindows認(rèn)為是病毒,自動(dòng)刪除掉,如何避免
    發(fā)表于 01-20 16:04

    AFE7070輸出含有的本振信號(hào)比較強(qiáng),怎么可以抑制

    輸出的含有本振信號(hào)比較強(qiáng),問一下怎么可以抑制,還是寄存器沒有配置好,調(diào)節(jié)IQ相位差會(huì)有一定的效果,但是輸出本振頻點(diǎn)仍然效果不夠理想。
    發(fā)表于 12-26 08:01

    PCB設(shè)計(jì)中的Stub對(duì)信號(hào)傳輸?shù)挠绊?/a>

    PCB設(shè)計(jì)中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長(zhǎng)度和幾何形狀來降低它們對(duì)信號(hào)的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    PCB設(shè)計(jì)中的Stub對(duì)<b class='flag-5'>信號(hào)</b>傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    提高網(wǎng)絡(luò)性能的阻抗優(yōu)化技巧

    電路布線過程中,應(yīng)盡量減少信號(hào)線和地線之間的距離,以減小信號(hào)線和參考地之間的電感。 避免信號(hào)線與高速或高頻信號(hào)線、電源線、邊沿、換層或阻抗轉(zhuǎn)
    的頭像 發(fā)表于 12-10 10:09 ?1173次閱讀

    Vivado之實(shí)現(xiàn)布局布線流程介紹

    一、前言 本文將介紹Vivado進(jìn)行綜合,以及布局布線的內(nèi)部流程,熟悉該流程后結(jié)合Settings中對(duì)應(yīng)的配置選項(xiàng),對(duì)于時(shí)序收斂調(diào)試將更具有針對(duì)性。 二、Implementation(實(shí)現(xiàn)) 實(shí)現(xiàn)
    的頭像 發(fā)表于 12-06 09:08 ?2193次閱讀
    <b class='flag-5'>Vivado</b>之實(shí)現(xiàn)布局布線流程介紹

    壓力傳感器在安裝時(shí)如何避免信號(hào)干擾?

    壓力傳感器在安裝時(shí)如何避免信號(hào)干擾?
    的頭像 發(fā)表于 11-27 15:01 ?1443次閱讀
    壓力傳感器在安裝時(shí)如何<b class='flag-5'>避免</b><b class='flag-5'>信號(hào)</b>干擾?

    vivado導(dǎo)入舊版本的項(xiàng)目,IP核心鎖。

    vivado導(dǎo)入其他版本的項(xiàng)目的時(shí)候,IP核鎖,無法解開,請(qǐng)問該如何解決。 使用軟件:vivado 2019.2 導(dǎo)入項(xiàng)目使用版本:vivado 2018
    發(fā)表于 11-08 21:29

    如何應(yīng)對(duì)UWB室內(nèi)定位信號(hào)遮擋

    定位。面對(duì)這一問題,我們可以采取以下幾種策略:優(yōu)化基站布局:在部署UWB基站時(shí),應(yīng)盡量選擇信號(hào)傳播較好的位置,避免信號(hào)大型障礙物遮擋。同時(shí)
    的頭像 發(fā)表于 11-01 11:25 ?1096次閱讀
    如何應(yīng)對(duì)UWB室內(nèi)定位<b class='flag-5'>信號(hào)</b><b class='flag-5'>被</b>遮擋

    如何優(yōu)化adc的采樣率

    重要參數(shù),它決定了信號(hào)數(shù)字化的頻率。根據(jù)奈奎斯特定理,為了避免混疊效應(yīng),采樣率至少應(yīng)為信號(hào)中最高頻率成分的兩倍。然而,實(shí)際應(yīng)用中,為了獲得更好的信號(hào)質(zhì)量,采樣率通常會(huì)更高。 采樣率
    的頭像 發(fā)表于 10-31 11:04 ?2129次閱讀

    Vivado使用小技巧

    有時(shí)我們對(duì)時(shí)序約束進(jìn)行了一些調(diào)整,希望能夠快速看到對(duì)應(yīng)的時(shí)序報(bào)告,而又不希望重新布局布線。這時(shí),我們可以打開布線后的dcp,直接在Vivado Tcl Console里輸入更新后的時(shí)序約束。如果調(diào)整
    的頭像 發(fā)表于 10-24 15:08 ?1304次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧