chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB板中的抗干擾該如何設(shè)計?

jf_EPM6D1nS ? 來源:衡麗 ? 作者:衡麗 ? 2023-05-10 09:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

抗干擾問題是現(xiàn)代電路設(shè)計中一個很重要的環(huán)節(jié),它直接反映了整個系統(tǒng)的性能和工作的可靠性。對PCB工程師來說,抗干擾設(shè)計是大家必須要掌握的重點和難點。

PCB板中干擾的存在

在實際研究中發(fā)現(xiàn),PCB板的設(shè)計主要有四方面的干擾存在:電源噪聲、傳輸線干擾、耦合和電磁干擾(EMI)。

1 電源噪聲

高頻電路中,電源所帶有的噪聲對高頻信號影響尤為明顯。因此,首先要求電源是低噪聲的。在這里,干凈的地和干凈的電源同樣重要。

316fb06e-ee4e-11ed-90ce-dac502259ad0.jpg

電源特性

2 傳輸線

在PCB中只可能出現(xiàn)兩種傳輸線:帶狀線和微波線,傳輸線最大的問題就是反射,反射會引發(fā)出很多問題,例如負(fù)載信號將是原信號與回波信號的疊加,增加信號分析的難度;反射會引起回波損耗(回?fù)p),其對信號產(chǎn)生的影響與加性噪聲干擾產(chǎn)生的影響同樣嚴(yán)重。

3 耦合

干擾源產(chǎn)生的干擾信號是通過一定的耦合通道對電控系統(tǒng)發(fā)生電磁干擾作用的。

干擾的耦合方式無非是通過導(dǎo)線、空間、公共線等作用在電控系統(tǒng)上。分析下來主要有以下幾種:直接耦合、公共阻抗耦合、電容耦合、電磁感應(yīng)耦合、輻射耦合等。

318fef1e-ee4e-11ed-90ce-dac502259ad0.jpg

公共阻抗耦合

4 電磁干擾(EMI)

電磁干擾EMI有傳導(dǎo)干擾和輻射干擾兩種。傳導(dǎo)干擾是指通過導(dǎo)電介質(zhì)把一個電網(wǎng)絡(luò)上的信號耦合(干擾)到另一個電網(wǎng)絡(luò)。

輻射干擾是指干擾源通過空間把其信號耦合(干擾)到另一個電網(wǎng)絡(luò)。

在高速PCB及系統(tǒng)設(shè)計中,高頻信號線、集成電路的引腳、各類接插件等都可能成為具有天線特性的輻射干擾源,能發(fā)射電磁波并影響其他系統(tǒng)或本系統(tǒng)內(nèi)其他子系統(tǒng)的正常工作。

PCB及電路抗干擾措施

印制電路板的抗干擾設(shè)計與具體電路有著密切的關(guān)系,接下來,我們僅就PCB抗干擾設(shè)計的幾項常用措施做一些說明。

1 電源線設(shè)計

根據(jù)印制線路板電流的大小,盡量加租電源線寬度,減少環(huán)路電阻。同時、使電源線、地線的走向和數(shù)據(jù)傳遞的方向一致,這樣有助于增強抗噪聲能力。

2 地線設(shè)計地線設(shè)計的原則

(1)數(shù)字地與模擬地分開。若線路板上既有邏輯電路又有線性電路,應(yīng)使它們盡量分開。低頻電路的地應(yīng)盡量采用單點并聯(lián)接地,實際布線有困難時可部分串聯(lián)后再并聯(lián)接地。高頻電路宜采用多點串聯(lián)接地,地線應(yīng)短而租,高頻元件周圍盡量用柵格狀大面積地箔公眾號芯片電子之家。

(2)接地線應(yīng)盡量加粗。若接地線用很紉的線條,則接地電位隨電流的變化而變化,使抗噪性能降低。因此應(yīng)將接地線加粗,使它能通過三倍于印制板上的允許電流。如有可能,接地線應(yīng)在2~3mm以上。

(3)接地線構(gòu)成閉環(huán)路。只由數(shù)字電路組成的印制板,其接地電路布成團(tuán)環(huán)路大多能提高抗噪聲能力。

3 退藕電容配置

PCB設(shè)計的常規(guī)做法之一是在印制板的各個關(guān)鍵部位配置適當(dāng)?shù)耐伺弘娙?。退藕電容的一般配置原則是:

(1)電源輸入端跨接10 ~100uf的電解電容器。如有可能,接100uF以上的更好。

(2)原則上每個集成電路芯片都應(yīng)布置一個0.01pF的瓷片電容,如遇印制板空隙不夠,可每4~8個芯片布置一個1 ~ 10pF的鉭電容。

(3)對于抗噪能力弱、關(guān)斷時電源變化大的器件,如 RAM、ROM存儲器件,應(yīng)在芯片的電源線和地線之間直接接入退藕電容。

(4)電容引線不能太長,尤其是高頻旁路電容不能有引線。

4 PCB設(shè)計中消除電磁干擾的方法

(1)減小環(huán)路:每個環(huán)路都相當(dāng)于一個天線,因此我們需要盡量減小環(huán)路的數(shù)量,環(huán)路的面積以及環(huán)路的天線效應(yīng)。確保信號在任意的兩點上只有唯一的一條回路路徑,避免人為環(huán)路,盡量使用電源層。

(2)濾波:在電源線上和在信號線上都可以采取濾波來減小EMI,方法有三種:去耦電容、EMI濾波器、磁性元件。

31a6a5d8-ee4e-11ed-90ce-dac502259ad0.jpg

濾波器的類型

(3)屏蔽。

(4)盡量降低高頻器件的速度。

(5)增加PCB板的介電常數(shù),可防止靠近板的傳輸線等高頻部分向外輻射;增加PCB板的厚度,盡量減小微帶線的厚度,可以防止電磁線的外溢,同樣可以防止輻射。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4365

    文章

    23483

    瀏覽量

    409438
  • PCB板
    +關(guān)注

    關(guān)注

    27

    文章

    1473

    瀏覽量

    53441
  • 電路設(shè)計
    +關(guān)注

    關(guān)注

    6705

    文章

    2537

    瀏覽量

    214612
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3748

    瀏覽量

    131058
  • 抗干擾
    +關(guān)注

    關(guān)注

    4

    文章

    326

    瀏覽量

    35183

原文標(biāo)題:PCB板中的抗干擾該如何設(shè)計?

文章出處:【微信號:衡麗,微信公眾號:衡麗】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    說說PCB抗干擾設(shè)計 PCB設(shè)計消除電磁干擾的方法

    抗干擾問題是現(xiàn)代電路設(shè)計中一個很重要的環(huán)節(jié),它直接反映了整個系統(tǒng)的性能和工作的可靠性。對PCB工程師來說,抗干擾設(shè)計是大家必須要掌握的重點和難點。PCB
    的頭像 發(fā)表于 11-05 10:54 ?2244次閱讀
    說說<b class='flag-5'>PCB</b>的<b class='flag-5'>抗干擾</b>設(shè)計 <b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>中</b>消除電磁<b class='flag-5'>干擾</b>的方法

    PCB抗干擾設(shè)計

    PCB抗干擾設(shè)計摘 要:電磁干擾對電子系統(tǒng)有著危害和影響,結(jié)合PCB 設(shè)計的經(jīng)驗,包括器件的選擇、元器件的布置、導(dǎo)線的敷設(shè)等等,可得出有效的抗干擾
    發(fā)表于 10-21 09:37

    射頻PCB電路抗干擾設(shè)計

    干擾抗干擾才華,直接關(guān)系到所規(guī)劃電路的功能。故在進(jìn)行射頻電路規(guī)劃時除了要考慮一般PCB規(guī)劃時的布局外,主要還須考慮怎樣減小射頻電路
    發(fā)表于 06-08 14:48

    PCB設(shè)計原則和抗干擾措施

    PCB設(shè)計原則和抗干擾措施   印制電路(PCB)是電子產(chǎn)品電路元件和器件的支撐件.它提供電路元件和器件之間的電氣連接。隨著
    發(fā)表于 11-16 16:52 ?772次閱讀

    PCB及電路抗干擾措施

        印制電路抗干擾設(shè)計與具體電路有著密切的關(guān)系,這里僅就PCB抗干擾設(shè)計的幾項常用措施做一些說明。     1.
    發(fā)表于 10-22 16:25 ?1061次閱讀

    PCB及電路抗干擾措施及電源線設(shè)計

      印刷電路抗干擾設(shè)計與具體電路有著密切的關(guān)系,這里僅就PCB抗干擾設(shè)計的幾項常用措施作一些說明。
    發(fā)表于 06-05 14:11 ?1555次閱讀

    列車用高速數(shù)字pcb電路抗干擾設(shè)計

    列車用高速數(shù)字pcb電路抗干擾設(shè)計,下來看看。
    發(fā)表于 03-29 15:24 ?20次下載

    線路pcb設(shè)計過程抗干擾設(shè)計規(guī)則原理

    線路pcb設(shè)計過程抗干擾設(shè)計規(guī)則原理。
    發(fā)表于 03-29 15:11 ?21次下載

    PCB抗干擾技術(shù)設(shè)計

    PCB抗干擾技術(shù)設(shè)計,有參考價值
    發(fā)表于 12-16 22:04 ?0次下載

    基于DSP的高速PCB抗干擾設(shè)計

    基于DSP的高速PCB抗干擾設(shè)計
    發(fā)表于 03-04 17:56 ?0次下載

    在電路設(shè)計抗干擾的措施有哪些

    PCB的設(shè)計 ,隨著頻率的迅速提高 ,將出現(xiàn)與低頻 PCB設(shè)計所不同的諸多干擾 ,并且 ,
    的頭像 發(fā)表于 08-08 14:57 ?1.4w次閱讀

    PCB及電路是如何抗干擾

    印制電路抗干擾設(shè)計與具體電路有著密切的關(guān)系,這里僅就PCB抗干擾設(shè)計的幾項常用措施做一些說明。
    發(fā)表于 08-29 09:41 ?1399次閱讀

    PCB設(shè)計電路的抗干擾措施

    抗干擾問題是現(xiàn)代 電路 設(shè)計中非常重要的一個環(huán)節(jié)。它直接反映了整個系統(tǒng)的性能和可靠性。對于 PCB 工程師來說,抗干擾設(shè)計是每個人都必須掌握的重點和難點。 印刷電路
    的頭像 發(fā)表于 08-31 11:50 ?3692次閱讀

    PCB抗干擾電路設(shè)計的問題與措施

    抗干擾問題是現(xiàn)代電路設(shè)計中一個很重要的環(huán)節(jié),它直接反映了整個系統(tǒng)的性能和工作的可靠性。對PCB工程師來說,抗干擾設(shè)計是大家必須要掌握的重點和難點。
    的頭像 發(fā)表于 04-25 17:49 ?3774次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>板</b><b class='flag-5'>抗干擾</b>電路設(shè)計<b class='flag-5'>中</b>的問題與措施

    線路PCB設(shè)計過程抗干擾設(shè)計規(guī)則原理

    印制電路PCB)是電子產(chǎn)品電路元件和器件的支撐件。它提供電路元件和器件之間的電氣連接。隨著電于技術(shù)的飛速發(fā)展,PGB的密度越來越高。PCB設(shè)計的好壞對
    發(fā)表于 08-02 14:33 ?970次閱讀