chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Sigrity PowerDC是如何計算IR Drop Margin?

Mijia329 ? 來源:電子匯 ? 2023-05-12 14:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

IR Drop仿真是一個系統(tǒng)層面的問題,需要考慮完整的Power Distribution System(PDS)鏈路上所有壓降,并以此來優(yōu)化每顆器件所接收到的供電電壓。

在設計設計中所有的電源供電芯片在相應的設計下都有一個標稱的輸出電壓與電壓波動范圍(可能是由于芯片本身或所用分壓電阻誤差造成)。每顆SINK芯片也有標稱的正常工作的電壓與上下容限范圍。我們需要根據(jù)這些給定條件結(jié)合PowerDC仿真結(jié)果來判斷PDS設計是否符合要求。

典型的PowerDC仿真流程:

16a95480-f081-11ed-90ce-dac502259ad0.png

案例1:實際電壓低于正常額定電壓

如下圖所示的一個PCB板,一個VRM同時給兩個SINK供電,SINK1通過一個被動元件(如磁珠或電阻等)與VRM連接,SINK2直接通過PCB敷銅與VRM連接。假設VRM輸出電壓為1.5V,輸出容限為0%,SINK1和SINK2額定供電電壓為1.5V, 容限為1%,供電電流分別為5A和0.2A。

16b11eb8-f081-11ed-90ce-dac502259ad0.png

PowerDC的仿真結(jié)果如下圖所示,SINK1和SINK2結(jié)果都為FAIL。那么PowerDC軟件是如何計算Margin值的呢?

16b6e1ea-f081-11ed-90ce-dac502259ad0.png

當實際電壓低于正常額定電壓時,Margin通過下面公式計算:

Margin = (Actual voltage + SinkLowerTolerance) – (Normal voltage + VRMoutputTolerance)

因此以U2為例計算得到U2的Margin為:

U2_margin = [1.42763 + (1.5 * 1%)] – [1.5 + (1.5*0%)]

= 1.44263 – 1.5 = –0.05737V

當Margin為負時則說明IR Drop仿真結(jié)果Fail, 在PowerDC報告中會出現(xiàn)一個紅色的叉叉。

案例2:實際電壓高于正常額定電壓

假設有一個PCB設計如下圖所示, 包含一個VRM和4個SINK芯片,VRM與SINK的設計參數(shù)見下圖仿真結(jié)果表格所設。

16bd4788-f081-11ed-90ce-dac502259ad0.png

PowerDC最終的仿真結(jié)果顯示所有SINK的IR Drop仿真結(jié)果都PASS,那這些Margin值又是如何計算出來的呢?

16c32b76-f081-11ed-90ce-dac502259ad0.png

當實際電壓高于正常額定電壓時,Margin通過下面公式計算:

Margin = (Normal voltage + SinkUpperTolerance) – (Actual voltage + VRMoutputTolerance)

因此以SINK_U_flash1為例計算得到SINK_U_flash1的Margin為:

SINK_U_flash1_margin = [3.3 + (3.3 * 1.2121%)] – [3.31945 + (3.3*0%)]

= 3.33999996 – 3.31945 = 0.020548V

當Margin為負時則說明IR Drop仿真結(jié)果Pass, 在PowerDC報告中會出現(xiàn)一個綠色的勾。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB板
    +關(guān)注

    關(guān)注

    27

    文章

    1473

    瀏覽量

    53412
  • 仿真
    +關(guān)注

    關(guān)注

    52

    文章

    4269

    瀏覽量

    135732
  • PCB設計
    +關(guān)注

    關(guān)注

    396

    文章

    4800

    瀏覽量

    90239
  • DC
    DC
    +關(guān)注

    關(guān)注

    10

    文章

    3684

    瀏覽量

    681768
  • 電源供電
    +關(guān)注

    關(guān)注

    0

    文章

    170

    瀏覽量

    22460

原文標題:Sigrity PowerDC是如何計算IR Drop Margin?

文章出處:【微信號:電子匯,微信公眾號:電子匯】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    談談芯片設計中的IR-drop

    什么是IR-drop?其實,IR這個詞并不是什么縮寫,這里的I就是指電流,R是指電阻,他們放在一起相乘,得出來的結(jié)果就是電壓。
    發(fā)表于 06-16 09:26 ?8868次閱讀
    談談芯片設計中的<b class='flag-5'>IR-drop</b>

    什么是DC IR Drop?DC IR Drop仿真有何意義?

    DC即Direct Current,直流電,電流方向不隨時間發(fā)生改變;IR Drop中的I指電流,R指電阻,I與R相乘即為電壓,IR Drop就是電壓降;
    的頭像 發(fā)表于 09-28 11:34 ?5916次閱讀
    什么是DC <b class='flag-5'>IR</b> <b class='flag-5'>Drop</b>?DC <b class='flag-5'>IR</b> <b class='flag-5'>Drop</b>仿真有何意義?

    Cadence_Sigrity_Seminar

    Cadence_Sigrity_Seminar,Cadence_Sigrity_Seminar
    發(fā)表于 05-15 11:02

    Sigrity_PCB_PI-SI_分析工具介紹

    Sigrity_PCB_PI-SI_分析工具介紹
    發(fā)表于 01-14 02:53 ?0次下載

    Cadence Sigrity PowerDC應用程序的用戶手冊資料免費下載

    PowerDC是業(yè)界唯一一款電熱協(xié)同仿真工具,能夠給出在考慮電熱相互影響的情況下,整板的直流電壓降,電流密度分布,溫度熱量分布以及所有過孔通過電流的情況,并基于仿真結(jié)果給出最優(yōu)的VRM感應線放置位置。PowerDC也可以為封裝設計提取標準的JEDEC熱阻模型。
    發(fā)表于 03-12 08:00 ?97次下載
    Cadence <b class='flag-5'>Sigrity</b> <b class='flag-5'>PowerDC</b>應用程序的用戶手冊資料免費下載

    PowerDC直流仿真操作說明詳細概述

    本文檔的主要內(nèi)容詳細介紹的是PowerDC直流仿真操作說明詳細概述。一、仿真文件格式轉(zhuǎn)換 1、將brd文件轉(zhuǎn)換為PowerDC能夠識別的spd仿真文件, 雙擊,通過SPDLinks將PCB文件轉(zhuǎn)換成Sigrity專用的仿真文
    發(fā)表于 04-14 08:00 ?0次下載
    <b class='flag-5'>PowerDC</b>直流仿真操作說明詳細概述

    電源完整性之Cadence Sigrity Power DC_IR_Drop仿真

    之前和大家分享過電源完整性之仿真設計原理鏈接: link.今天接著上一篇文章總結(jié)一下電源直流壓降的的仿真操作流程及一些simulation中的設置參數(shù),用到的時候Cadence Sigrity
    發(fā)表于 11-09 19:51 ?51次下載
    電源完整性之Cadence <b class='flag-5'>Sigrity</b> Power DC_<b class='flag-5'>IR_Drop</b>仿真

    IR Drop對芯片性能及功能的影響

    之前做過一個項目,有個模塊例化了10次,流片回來測試,有9個正常工作,另外一個工作不起來。這時這個模塊的負責人就來找我,問到:IR仿真時這10個模塊結(jié)果是怎樣的?測試有問題那個是IR最差的那個
    的頭像 發(fā)表于 04-03 09:56 ?5338次閱讀

    IR Drop與封裝分析

    大部分從事后端設計的同行應該沒有接觸過帶封裝的IR Drop分析(模塊級別的IR分析不需要考慮封裝),一般只有PA工程師、后端項目經(jīng)理、封裝同事等才會接觸這一部分內(nèi)容。
    的頭像 發(fā)表于 04-21 09:31 ?3779次閱讀

    IR Drop對芯片性能及功能的影響

    之前做過一個項目,有個模塊例化了10次,流片回來測試,有9個正常工作,另外一個工作不起來。這時這個模塊的負責人就來找我,問到:IR仿真時這10個模塊結(jié)果是怎樣的?
    的頭像 發(fā)表于 06-16 10:00 ?2249次閱讀
    <b class='flag-5'>IR</b> <b class='flag-5'>Drop</b>對芯片性能及功能的影響

    IR Drop與封裝(一)

    大部分從事后端設計的同行應該沒有接觸過帶封裝的IR Drop分析(模塊級別的IR分析不需要考慮封裝),一般只有PA工程師、后端項目經(jīng)理、封裝同事等才會接觸這一部分內(nèi)容。
    發(fā)表于 06-16 10:05 ?1577次閱讀
    <b class='flag-5'>IR</b> <b class='flag-5'>Drop</b>與封裝(一)

    技術(shù)資訊 | PowerDC直流壓降分析

    位置。PowerDC也可以為封裝設計提取標準的JEDEC熱阻模型。PowerDC解決了當前PCB電路板上低壓大電流和封裝產(chǎn)品的IR-Drop直流壓降分析、電壓、電流
    的頭像 發(fā)表于 03-01 10:26 ?4714次閱讀
    技術(shù)資訊 | <b class='flag-5'>PowerDC</b>直流壓降分析

    2022 Sigrity Aurora SPB 17.4 版本更新 I IR Drop 直流電壓降仿真支持自動剪切功能

    Allegro和Sigrity軟件最新發(fā)布了一系列的產(chǎn)品更新(SPB17.4QIR4release)。我們將通過實例講解、視頻演示讓您深入了解AllegroPCBEditor
    的頭像 發(fā)表于 09-13 11:31 ?2654次閱讀
    2022 <b class='flag-5'>Sigrity</b> Aurora SPB 17.4 版本更新 I <b class='flag-5'>IR</b> <b class='flag-5'>Drop</b> 直流電壓降仿真支持自動剪切功能

    芯片的IR drop是什么意思呢?

    IR這個詞并不是什么縮寫,這里的I就是指電流,R是指電阻,他們放在一起相乘,得出來的結(jié)果就是電壓。
    的頭像 發(fā)表于 12-06 14:33 ?2340次閱讀

    緩解高性能存算一體芯片IR-drop問題的軟硬件協(xié)同設計

    IR-drop)問題日益成為制約其性能、能效與可靠性的關(guān)鍵瓶頸,而傳統(tǒng)電路級優(yōu)化方法往往需在功耗、性能或面積上做出妥協(xié),難以實現(xiàn)系統(tǒng)化解決。
    的頭像 發(fā)表于 07-11 15:11 ?86次閱讀
    緩解高性能存算一體芯片<b class='flag-5'>IR-drop</b>問題的軟硬件協(xié)同設計