chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

從AMD CPU IO Die演進看高速接口IP發(fā)展趨勢

ruikundianzi ? 來源:IP與SoC設(shè)計 ? 2023-05-17 14:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在前文《片內(nèi)封裝級互聯(lián)—奎芯Chiplet D2D 接口技術(shù)》中有提及Chiplet其實不是新技術(shù)了,FPGA很早的時候就采用Chiplet技術(shù),甚至用了3D的封裝,但是這些產(chǎn)品的出貨量比較小,也不具備典型性,直到15,16年AMD ZEN系列處理器出來后,這個技術(shù)才被廣泛的傳播開來。所以小編今天想從AMD 霄龍?zhí)幚砥鲗ν獍l(fā)布的一些公開信息中,通過分析AMD霄龍?zhí)幚砥鲀?nèi)部Chiplet結(jié)構(gòu)的演變,來看看能有什么新發(fā)現(xiàn)。

4ced74b2-f474-11ed-90ce-dac502259ad0.png

4d0aa1a4-f474-11ed-90ce-dac502259ad0.png

Zen是AMD開發(fā)的全新x86處理器核心,是一種微處理器架構(gòu),采用Zen微架構(gòu)的處理器名氣最大當屬霄龍(針對服務(wù)器的平臺)和銳龍(針對桌面的平臺),而從霄龍二代和銳龍三代開始,AMD采用就采用CPU die + IO die 的Chiplet組合方式來擴展CPU算力,其中CPU die簡稱CCD(Zen架構(gòu)將以四個核心為一個群組,AMD將其稱為“CPU Complex”(CCX),也就是“CPU復合體”的意思,每兩個CCX組合成一個CCD),IO die簡稱IOD。

可以看到霄龍3代和2代的核心參數(shù)改變不大,3代CCD和2代的CCD都是采用臺積電7nm的工藝,但是從Zen2架構(gòu)到Zen3架構(gòu)的改變還是蠻大的,比如AMD將原來Zen2 CCX中三級緩存16MB+16MB拆分設(shè)計改成1個32MB+,以降低內(nèi)核對三級緩存的訪問延遲。3代霄龍的IOD從2代采用的GF14nm工藝升級到12nm工藝,GF12/14nm應(yīng)該是一個節(jié)點,12nm是14nm的改良版,能夠獲得更緊湊的面積和更低的功耗,IOD的結(jié)構(gòu)和功能并沒有明顯的改變。

霄龍4代相比3代提升還是很明顯的,首先支持最大核心數(shù)從64核提升到96核,也就是單IOD最多可支持12個CCD的組合,一共有13個Chiplet小芯片構(gòu)成。CCD也從臺積電的7nm升級到5nm,IOD的升級尤為明顯,由于GF不再涉足7nm Finfet及更先進的工藝,IOD也采用了臺積電的6nm工藝,片上內(nèi)存,PCIe等接口都獲得了極大提升。

4d1b996e-f474-11ed-90ce-dac502259ad0.jpg

圖3:霄龍二代IOD的內(nèi)部照

4d35f85e-f474-11ed-90ce-dac502259ad0.png

圖4:霄龍二代IOD的功能框圖

圖3是一個二代霄龍IOD的內(nèi)部照,IOD擁有 83.4億個晶體管、416平方毫米,左右兩側(cè)紫色的是分成八組的雙通道DDR4的PHY,總位寬576-bit,最高頻率3200Mhz,緊挨著DDR PHY的標注MC的是DDR控制器;中間上下紅色的是支持PCIe Gen4 的SerDes PHY,總計128條;在旁邊紫色標注CCD IFOP PHY的部分則是GMI2接口的PHY,通過AMD Infinity Fabric技術(shù)連接CCD和IOD,可以理解為AMD的D2D的接口。

4d520ca6-f474-11ed-90ce-dac502259ad0.jpg

圖5:Zen 4架構(gòu)下霄龍4代和銳龍7000系列的IOD

IEEE ISSCC 2023國際固態(tài)電路大會上,AMD披露了部分霄龍4代IOD的信息,可以看到臺積電6nm工藝下霄龍4代IOD的面積僅為24.8×15.6=386.88平方毫米,多支持4個CCD的情況下面積依舊小于2代的IOD,總計約110億個晶體管,晶體管密度提升顯著。同時這邊還披露了銳龍7000系列的IOD,也是基于6nm工藝,但是桌面應(yīng)用中的核顯集成在IOD中,所以結(jié)構(gòu)上不能簡單的認為是霄龍4代IOD的簡化版。

4d665c60-f474-11ed-90ce-dac502259ad0.png

圖6:銳龍IOD的詳細布局圖+霄龍4代IOD的渲染圖

目前由于未能找到霄龍4代IOD的實圖,輔以圖6右側(cè)AMD渲染美圖替代,圖6左側(cè)是銳龍IOD的詳細布局圖,我們借其標注的一些接口來看看4代霄龍IOD有哪些提升。

內(nèi)存接口方面,霄龍4代擁有12 通道 DDR5-4800,從通道個數(shù)上比上一代多50%,AMD還將從DDR4-3200速度提高到DDR5-4800速度,從而大幅提升每通道帶寬。

霄龍4代利用出色的SerDes性能,每個處理器依舊是128通道,64(或4×16)支持xGMI(插槽到插座Infinity Fabric)和PCIe Gen5(霄龍二代和三代是PCIe Gen4)。其他64個通道支持xGMI,PCIe,CXL和SATA。另外還有一些額外的PCIe3.0*8的通道,支持SATA低速傳輸,霄龍2代和3代中則有4個。

GMI接口也從GMI2升級到GMI3了,第四代 EPYC(霄龍)CPU 可將 8 核 CCD 的數(shù)量從 4 個擴展到 12 個,4* CCD 變體(最多 32 個內(nèi)核)有一個有趣的技巧,它們可以為每個 CCD 獲得 2 倍的 IO 芯片鏈接,也就是單CCD可以通過兩個GMI3鏈路連接到IOD,而12 和 8 CCD 變體只有一個 GMI3 鏈路連接到 IO芯片。

AMD采用Chiplet技術(shù)打造CPU的策略所引發(fā)的市場關(guān)注和業(yè)績來看,已經(jīng)形成了正向的反饋。IOD可以選擇最適合的工藝節(jié)點,不用緊跟CPU core采用最先進的工藝節(jié)點,可以每兩三代處理器更新的時候再做一次大的迭代,性價比簡直拉滿。從二代霄龍的IOD可以看到占據(jù)芯片面積最大的部分是各類高速接口的PHY,其次是它們的控制器電路,在數(shù)據(jù)大爆炸的時代,高性能計算離不開高速接口IP的支持,從高速接口IP占據(jù)IOD芯片面積的比例,其重要性已不言而喻。奎芯科技在DDR類和SerDes類接口均有布局,已陸續(xù)研發(fā)推出LPDDR、HBM、PCIe、SerDes、MIPI、USB、ONFI等IP和解決方案,針對大算力芯片Chiplet應(yīng)用,奎芯科技可以提供M2LINK-D2D的方案,采用DDR架構(gòu),支持UCIe和中國Chiplet互聯(lián)標準。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17648

    瀏覽量

    190280
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9449

    瀏覽量

    156153
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1849

    瀏覽量

    154931

原文標題:從AMD CPU IO Die演進看高速接口IP發(fā)展趨勢

文章出處:【微信號:IP與SoC設(shè)計,微信公眾號:IP與SoC設(shè)計】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    歷史首次!AMD服務(wù)器CPU市占率達50%

    英特爾持平。根據(jù)AMD的數(shù)據(jù)顯示,自EPYC CPU推出以來,其在服務(wù)器領(lǐng)域的市場份額由2018年的2%提升到2024年上半年的34%。在持平之后未來競爭將變得更加激烈。 ? ? ? 回每一代
    的頭像 發(fā)表于 08-11 03:20 ?9975次閱讀
    歷史首次!<b class='flag-5'>AMD</b>服務(wù)器<b class='flag-5'>CPU</b>市占率達50%

    電磁環(huán)境模擬及偵察系統(tǒng)的作用、技術(shù)特點及未來發(fā)展趨勢

    電磁環(huán)境模擬及偵察系統(tǒng)的作用、技術(shù)特點及未來發(fā)展趨勢
    的頭像 發(fā)表于 12-07 11:30 ?44次閱讀
    電磁環(huán)境模擬及偵察系統(tǒng)的作用、技術(shù)特點及未來<b class='flag-5'>發(fā)展趨勢</b>

    AI工藝優(yōu)化與協(xié)同應(yīng)用的未來發(fā)展趨勢是什么?

    AI 工藝優(yōu)化與協(xié)同應(yīng)用在制造業(yè)、醫(yī)療、能源等眾多領(lǐng)域已經(jīng)展現(xiàn)出巨大潛力,未來,它將在技術(shù)融合、應(yīng)用拓展、產(chǎn)業(yè)生態(tài)等多方面迎來新的發(fā)展趨勢
    的頭像 發(fā)表于 08-28 09:49 ?737次閱讀
    AI工藝優(yōu)化與協(xié)同應(yīng)用的未來<b class='flag-5'>發(fā)展趨勢</b>是什么?

    2D 到 3.5D 封裝演進中焊材的應(yīng)用與發(fā)展

    2D 到 3.5D 封裝的演進過程中,錫膏、助焊劑、銀膠、燒結(jié)銀等焊材不斷創(chuàng)新和發(fā)展,以適應(yīng)日益復雜的封裝結(jié)構(gòu)和更高的性能要求。作為焊材生產(chǎn)企業(yè),緊跟封裝技術(shù)發(fā)展趨勢,持續(xù)投入研發(fā)
    的頭像 發(fā)表于 08-11 15:45 ?1246次閱讀
    <b class='flag-5'>從</b> 2D 到 3.5D 封裝<b class='flag-5'>演進</b>中焊材的應(yīng)用與<b class='flag-5'>發(fā)展</b>

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個 HLS IP,通過 AXI4 接口存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學運算,然后將數(shù)據(jù)寫回存儲器。接著會在
    的頭像 發(fā)表于 06-13 09:50 ?1294次閱讀
    如何使用<b class='flag-5'>AMD</b> Vitis HLS創(chuàng)建HLS <b class='flag-5'>IP</b>

    物聯(lián)網(wǎng)未來發(fā)展趨勢如何?

    近年來,物聯(lián)網(wǎng)行業(yè)以其驚人的增長速度和無限的潛力成為了全球科技界的焦點。它正在改變我們的生活方式、商業(yè)模式和社會運轉(zhuǎn)方式。那么,物聯(lián)網(wǎng)行業(yè)的未來發(fā)展趨勢將會是怎樣的呢?讓我們一同探尋其中的奧秘
    發(fā)表于 06-09 15:25

    動態(tài)IP技術(shù)演進網(wǎng)絡(luò)基石到智能連接時代的創(chuàng)新引擎

    在萬物互聯(lián)的智能時代,IP地址早已突破"網(wǎng)絡(luò)身份證"的單一屬性,成為支撐數(shù)字化變革的核心基礎(chǔ)設(shè)施。動態(tài)IP技術(shù)作為網(wǎng)絡(luò)資源分配的底層邏輯,正經(jīng)歷著工具性功能向智能化服務(wù)的深刻轉(zhuǎn)型。本文將從技術(shù)
    的頭像 發(fā)表于 05-20 16:16 ?448次閱讀

    混合信號設(shè)計的概念、挑戰(zhàn)與發(fā)展趨勢

    本文介紹了集成電路設(shè)計領(lǐng)域中混合信號設(shè)計的概念、挑戰(zhàn)與發(fā)展趨勢。
    的頭像 發(fā)表于 04-01 10:30 ?1210次閱讀

    工業(yè)電機行業(yè)現(xiàn)狀及未來發(fā)展趨勢分析

    過大數(shù)據(jù)分析的部分觀點,可能對您的企業(yè)規(guī)劃有一定的參考價值。點擊附件查看全文*附件:工業(yè)電機行業(yè)現(xiàn)狀及未來發(fā)展趨勢分析.doc 本文系網(wǎng)絡(luò)轉(zhuǎn)載,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請第一時間告知,刪除內(nèi)容!
    發(fā)表于 03-31 14:35

    PID發(fā)展趨勢分析

    摘要:文檔中簡要回顧了 PID 控制器的發(fā)展歷程,綜述了 PID 控制的基礎(chǔ)理論。對 PID 控制今后的發(fā)展進行了展望。重點介紹了比例、積分、微分基本控制規(guī)律,及其優(yōu)、缺點。關(guān)鍵詞:PID 控制器 PID 控制 控制 回顧 展望
    發(fā)表于 02-26 15:27

    CPU到GPU:渲染技術(shù)的演進趨勢

    渲染技術(shù)是計算機圖形學的核心內(nèi)容之一,它是將三維場景轉(zhuǎn)換為二維圖像的過程。渲染技術(shù)一直在不斷演進,最初的CPU渲染到后來的GPU渲染,性能和質(zhì)量都有了顯著提升。一、
    的頭像 發(fā)表于 02-21 11:11 ?1377次閱讀
    <b class='flag-5'>從</b><b class='flag-5'>CPU</b>到GPU:渲染技術(shù)的<b class='flag-5'>演進</b>和<b class='flag-5'>趨勢</b>

    Profinet站轉(zhuǎn)EtherNet/IP站網(wǎng)關(guān)

    作為PN IO站,接PN主站設(shè)備,比如西門子PLC等;在EtherNet/IP側(cè)做為EtherNet/IP站,接EtherNet/
    的頭像 發(fā)表于 01-21 17:16 ?854次閱讀
    Profinet<b class='flag-5'>從</b>站轉(zhuǎn)EtherNet/<b class='flag-5'>IP</b><b class='flag-5'>從</b>站網(wǎng)關(guān)

    電力電子技術(shù)的應(yīng)用與發(fā)展趨勢

    本文探討了電力電子技術(shù)在不同領(lǐng)域的應(yīng)用情況,并對其未來發(fā)展趨勢進行了分析,旨在為相關(guān)行業(yè)的發(fā)展提供參考。 關(guān)鍵詞 :電力電子技術(shù);應(yīng)用;發(fā)展趨勢 一、電力電子技術(shù)的應(yīng)用 發(fā)電領(lǐng)域 直流勵磁的改進
    的頭像 發(fā)表于 01-17 10:18 ?2760次閱讀

    富士通預測2025年AI領(lǐng)域的發(fā)展趨勢

    過去一年中,人工智能技術(shù)飛速發(fā)展,在各行各業(yè)都收獲了巨大進展。面對即將到來的2025年,富士通技術(shù)研發(fā)團隊的專家對AI領(lǐng)域的發(fā)展趨勢進行了展望,讓我們來看看未來一年,有哪些重要趨勢值得關(guān)注。
    的頭像 發(fā)表于 12-27 11:23 ?1397次閱讀

    USB Type-C接口快充協(xié)議芯片的特點與發(fā)展趨勢

    現(xiàn)代設(shè)備快充的核心技術(shù)之一。為了滿足用戶對充電速度和效率的需求,USB Type-C接口快充協(xié)議芯片應(yīng)運而生。本文將深入分析USB Type-C接口快充協(xié)議芯片的特點,并展望其未來發(fā)展趨勢。
    的頭像 發(fā)表于 12-18 14:36 ?1808次閱讀
    USB Type-C<b class='flag-5'>接口</b>快充協(xié)議芯片的特點與<b class='flag-5'>發(fā)展趨勢</b>