chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

使用Synopsys VIP和測試套件進行驗證

星星科技指導員 ? 來源:synopsys ? 作者:synopsys ? 2023-05-26 14:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCI Express 0.32規(guī)范將比特率提高一倍,達到每通道128GT/s,為x16 Link(16通道)提供約<>GB/s的帶寬。下圖提供了不同 PCIe 代的比特率和帶寬的比較。

poYBAGRwT5OACkNpAAPOpMj4Qe0077.png

PCIe 物理層在以 128.130 GT/s 數據速率運行時將使用 32b/0b 編碼。此新數據速率將與先前的數據速率向后兼容。PCIe 鏈路將以 0.2 GT/s 的速度訓練到 L5 狀態(tài),就像以前一樣,然后移動到更高的數據速率。采用 1b/2b 編碼和 8b/10b 編碼的 TS128 和 TS130 有序集得到增強,包括 32.0 GT/s 數據速率支持。均衡階段類似于上一代 8.0 GT/s 和 16.0 GT/s 數據速率。在以 0.2 GT/s 的速度對 L5 進行初始鏈路訓練后,鏈路將以 8.0 GT/s 的速度執(zhí)行均衡,然后依次執(zhí)行 16.0 GT/s 和 32.0 GT/s 均衡。當支持 32.0 GT/s 時,以較低的數據速率跳過(或重新排序)均衡是一項可選功能。除了跳過均衡的此選項外,還將通過鏈路訓練協(xié)商備用協(xié)議。

采用 128b/130b 編碼的 ElEOS 有序集擴展為包括更長的 0 和 1 運行長度。 在 32.0 GT/s 時,添加了另外 19 組具有各種預設的順應性模式。添加了新的擴展功能結構和幾個寄存器字段,以容納32.0 GT/s的數據速率。對于 32.0 GT/s 的數據速率,接收器和重定時器的通道裕量支持預計不會改變。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5434

    瀏覽量

    124544
  • PCI
    PCI
    +關注

    關注

    5

    文章

    679

    瀏覽量

    132095
  • PCIe
    +關注

    關注

    16

    文章

    1342

    瀏覽量

    85169
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    基于C的測試驗證套件集成到常規(guī)UVM測試平臺的方法

    Systemverilog [1]和 UVM [2]為驗證團隊提供結構和規(guī)則。它使得在許多測試中能獲得一致的結果,并可以在團隊之間共享驗證。許多驗證團隊都在使用由C代碼編寫的
    發(fā)表于 12-15 07:38

    如何使用Xilinx AXI VIP對自己的設計搭建仿真驗證環(huán)境的方法

    使用Vivado生成AXI VIP(AXI Verification IP)來對自己設計的AXI接口模塊進行全方位的驗證(如使用VIP的Master、Passthrough、Slave
    發(fā)表于 10-09 16:08

    Synopsys為更快速的SoC驗證推出下一代驗證IP

    新思科技有限公司(Synopsys, Inc., 納斯達克股票市場代碼:SNPS)日前宣布:推出基于全新VIPER架構的DiscoveryTM 系列驗證知識產權(Verification IP,簡稱VIP)。
    發(fā)表于 03-14 12:08 ?752次閱讀

    基于FPGA的PCIe總線接口的DMA控制器的實現并進行仿真驗證

    本文實現的基于FPGA的PCIe總線接口的DMA控制器是在Altera PHY IP和Synopsys Core IP的基礎上實現的,利用Synopsys VIP驗證環(huán)境
    的頭像 發(fā)表于 01-11 10:57 ?1.4w次閱讀
    基于FPGA的PCIe總線接口的DMA控制器的實現并<b class='flag-5'>進行</b>仿真<b class='flag-5'>驗證</b>

    Synopsys為Arm AMBA CXS的VIP提供EDA驗證解決方案

    新思科技為下一代ArmAMBA協(xié)議(包括AMBA CXS)提供了廣泛的驗證解決方案。 更令人振奮的是,新思科技還為基于Arm的協(xié)議提供了驗證自動化解決方案,包括用于測試平臺生成的VC
    發(fā)表于 10-15 09:37 ?4453次閱讀

    4-AMBA VIP 編程接口

    關于我:2020屆雙非學校材料專業(yè)畢業(yè),現在已轉行芯片驗證,入職兩個月。最近MCU項目在用Synopsys公司的VIP,正好自己在看AMBA的VIP,就整理一下:4-介紹AMBA Sy
    發(fā)表于 12-08 16:21 ?10次下載
    4-AMBA <b class='flag-5'>VIP</b> 編程接口

    開始使用AXI VIP,對UVM有一些基本的了解

    SynopsysVIP 以 SystemVerilog 包的形式提供。這些包為 VIP 定義唯一的命名空間,但為了使 VIP 更易于使用,可以將
    的頭像 發(fā)表于 05-25 14:44 ?9204次閱讀

    覆蓋模型 – 填補內存VIP的漏洞

    Synopsys 內存模型 (VIP) 具有內置的驗證計劃、功能和定時覆蓋模型,可加速覆蓋收斂。提供覆蓋模型是為了幫助跨配置設置、模式寄存器設置、功能和時序參數的多種組合運行完整的驗證
    的頭像 發(fā)表于 05-25 16:19 ?1116次閱讀
    覆蓋模型 – 填補內存<b class='flag-5'>VIP</b>的漏洞

    使用Synopsys VIP簽署PCIe 5.0驗證

    PCI Express? 5.0規(guī)范,達到32GT / s的傳輸速率,同時保持低功耗和與前幾代技術的向后兼容性。為此,Synopsys 還宣布與 Astera Labs 合作開發(fā)業(yè)界首款 PCIe
    的頭像 發(fā)表于 05-26 10:41 ?2740次閱讀
    使用<b class='flag-5'>Synopsys</b> <b class='flag-5'>VIP</b>簽署PCIe 5.0<b class='flag-5'>驗證</b>

    NVMe VIP驗證功能

    我用一個或多或少完整的NVMe VIP測試用例示例結束了我的上一篇博客文章,試圖展示從基本設置到執(zhí)行NVM寫入然后讀取的所有內容。我們將在這里稍微改變一下,從 NVMe 命令轉移到一些可用于協(xié)助您測試
    的頭像 發(fā)表于 05-26 16:36 ?1918次閱讀
    NVMe <b class='flag-5'>VIP</b>:<b class='flag-5'>驗證</b>功能

    新思科技NVMe VIP:高層次視圖

    Synopsys NVMe 驗證 IP (VIP) 是一個綜合測試工具,由兩個主要子系統(tǒng)組成——第一個是 SVC(系統(tǒng)驗證組件),第二個
    的頭像 發(fā)表于 05-26 17:41 ?3025次閱讀
    新思科技NVMe <b class='flag-5'>VIP</b>:高層次視圖

    MIPI聲線測試套件

    通常,驗證IP和設計集成需要深入了解協(xié)議和方法。這需要投入大量時間來建立內部專業(yè)知識。為了加快這一過程,Synopsys 的 Soundwire VIP 解決方案采用 100% 原生
    的頭像 發(fā)表于 05-26 18:08 ?1294次閱讀
    MIPI聲線<b class='flag-5'>測試</b><b class='flag-5'>套件</b>

    AMD如何將Synopsys AI驗證工具用于測試

    , VSO.ai)。任何新功能的真正考驗都是由真正的客戶在真正的設計中的使用,這也是本文的主題。請繼續(xù)閱讀,了解AMD如何將Synopsys AI驗證工具用于測試。
    的頭像 發(fā)表于 09-21 14:43 ?2008次閱讀
    AMD如何將<b class='flag-5'>Synopsys</b> AI<b class='flag-5'>驗證</b>工具用于<b class='flag-5'>測試</b>

    三星電子采納新思科技Synopsys.ai EDA套件,完成GAA制程驗證

    據新思科技介紹,他們的 Synopsys.ai EDA 套件專為 CPU 高效運行而設計,為三星的 GAA 節(jié)點帶來了卓越的 PPA(性能、功耗和面積)表現。
    的頭像 發(fā)表于 05-06 11:23 ?703次閱讀

    新思科技VSO.ai如何顛覆芯片驗證

    隨著片上系統(tǒng)(SoC)復雜性不斷增加,IP的復雜性與驗證難度以及用于驗證VIP的開發(fā)要求也日益提高。不斷發(fā)展的協(xié)議標準要求為IP和VIP提供動態(tài)
    的頭像 發(fā)表于 05-21 14:49 ?414次閱讀
    新思科技VSO.ai如何顛覆芯片<b class='flag-5'>驗證</b>